那曲檬骨新材料有限公司

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>VHDL/Verilog/EDA源碼>

ISE環(huán)境下基于Verilog代碼的仿真測試pdf下載

大?。?/span>311KB 人氣: 2018-02-24 需要積分:3
{$username}的空間

用戶級別:注冊會員

貢獻文章:

貢獻資料:

ISE環(huán)境下基于Verilog代碼的仿真測試

ISE 環(huán)境下基于 Verilog 代碼的仿真測試 在 Verilog 源代碼編寫完畢后,需要編寫測試平臺來驗證所設計的模塊是否 滿足要求。ISE 軟件提供了兩種測試平臺的建立方法,一種是使用 HDL Bencher 的圖形化波形編輯功能編寫,即波形圖仿真;另一種就是利用 HDL 語言,即代 碼仿真。由于后者功能更加強大,所以這里舉例介紹基于 Verilog 語言的測試平 臺建立方法。 本例為一個計數(shù)分頻時序電路,主要是將 10MHz 的時鐘頻率分頻為 500KHz 的時鐘,源代碼的編寫過程中需要定義一個計數(shù)器,以便準確獲得 1/20 分頻。

第一步:建立工程后,編寫如下源代碼:

module fenpin(RESET,F10M,F500K);

input F10M,RESET; output F500K;

reg F500K;

reg[7:0] j;

always@(posedge F10M)

if(!RESET)

begin F500K<=0;

j<=0;

end

else

begin if(j==19) begin j<=0; F500K<=~F500K;

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?
      百家乐官网棋牌官网| 百家乐官网网站程序| 网址百家乐官网的玩法技巧和规则| TT百家乐现金网| 威尼斯人娱乐城老品牌值得信赖| 博九| 百家乐官网时时彩网站| 博狗玩百家乐好吗| 大发888真钱娱乐| 百家乐官网拍是什么| 金字塔百家乐官网的玩法技巧和规则| 百家乐牌路图表下| 皇冠赔率| 百家乐官网筹码套装| 百家乐投注科学公式| 德州扑克打法| 百家乐官网心得打法| 合乐8百家乐娱乐城| 仕达屋娱乐城| 百家乐官网打水套利| 迪威百家乐娱乐平台| 象棋赌博网| 百家乐官网巴厘岛娱乐城| 百家乐游戏玩法规则| 庄闲和| 大家旺百家乐官网的玩法技巧和规则| 红9百家乐的玩法技巧和规则| 望谟县| 百家乐玩法有技巧| 云鼎娱乐城优惠活动| 大中华百家乐官网的玩法技巧和规则 | 博发百家乐的玩法技巧和规则 | 威尼斯人娱乐场的微博| 威尼斯人娱乐城会员注册| 百家乐官网翻天粤语下载| 百家乐赢钱秘籍鹰| 百家乐官网小游戏开发| 澳门百家乐路单怎么看| 科技| 现场百家乐牌路分析| 188比分直播网|