電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。
(1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。
(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
電子工程師如何降低噪聲與電磁干擾,這里有30條實踐經驗(3) 盡量為繼電器等提供某種形式的阻尼。
(4) 使用滿足系統要求的最低頻率時鐘。
(5) 時鐘產生器盡量靠近到用該時鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線將時鐘區圈起來,時鐘線盡量短。
(7) I/O驅動電路盡量靠近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(8) MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
(10) 印制板盡量使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合。
(11) 印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
電子工程師如何降低噪聲與電磁干擾,這里有30條實踐經驗(13) 時鐘、總線、片選信號要遠離I/O線和接插件。
(14) 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。
(15) 對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。
(16) 時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。
(17) 元件引腳盡量短,去耦電容引腳盡量短。
(18) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。
(19) 對噪聲敏感的線不要與大電流,高速開關線平行。
(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21) 弱信號電路,低頻電路周圍不要形成電流環路。
(22) 任何信號都不要形成環路,如不可避免,讓環路區盡量小。
(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。
(25)盡量減少印制導線的不連續性,例如導線寬度不要突變,導線的拐角應大于90度禁止環狀走線等。
(26)時鐘信號引線最容易產生電磁輻射干擾,走線時應與地線回路相靠近,驅動器應緊挨著連接器。
(27)總線驅動器應緊挨其欲驅動的總線。對于那些離開印制電路板的引線,驅動器應緊緊挨著連接器。
(28)數據總線的布線應每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流。
(29)將數字電路與模擬電路分開。電路板上既有高速邏輯電路,又有線性電路,應使它們盡量分開,而兩者的地線不要相混,分別與電源端地線相連。要盡量加大線性電路的接地面積。
(30)盡量加粗接地線,若接地線很細,接地電位則隨電流的變化而變化,致使電子設備的定時信號電平不穩,抗噪聲性能變壞。因此應將接地線盡量加粗。如有可能,接地線的寬度應大于3mm。
責任編輯:ct
-
pcb
+關注
關注
4326文章
23160瀏覽量
399950 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43177
發布評論請先 登錄
相關推薦
開關電源PCB板的EMI抑制與抗干擾設計
![開關電源<b class='flag-5'>PCB</b>板的EMI抑制與<b class='flag-5'>抗干擾</b>設計](https://file1.elecfans.com/web3/M00/06/59/wKgZO2eJwl6Aewv4AAARcIAYt_s744.png)
如何有效提升晶振的抗干擾能力可以采取以下措施
![如何有效提升晶振的<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b><b class='flag-5'>可以</b>采取以下措施](https://file1.elecfans.com/web2/M00/0B/4B/wKgZomcxqNSAGKdIAADGHapI3YI089.png)
TAS5711聲音卡卡的,有沒有加強抗干擾的方法?
TAS5711怎樣調整LRC解決抗干擾問題?
如何提高PCB電路板抗干擾的能力
GY10-F100-DL磁感應開關抗干擾能力強有什么影響
LM386在電源干擾嚴重的環境下,抗干擾能力不強,輸出較大,有什么可以替代的嘛?
如何通過增強抗干擾能力提高LoRa通信效果
![如何通過增強<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b>提高LoRa通信效果](https://file1.elecfans.com/web2/M00/01/8D/wKgaomawlsKAeyncAABZOuq8rqQ357.png)
如何提高LoRa抗干擾能力來提升通信質量的幾種技術分享
stm32f105主控作為傳感器信號采集器,精度和抗干擾怎樣?
STM32抗干擾能力如何?
ZR執行器的抗干擾能力:穩定運行的關鍵
![ZR執行器的<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b>:穩定運行的關鍵](https://file1.elecfans.com/web2/M00/C2/C1/wKgaomXe202Ad6w1AAHO2u1e7DY949.png)
評論