那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析直角走線對高速PCB設(shè)計的影響

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-17 15:42 ? 次閱讀

高頻傳輸介質(zhì)使接收器難以解釋正確的信息。由于傳輸介質(zhì),發(fā)生以下傳輸損耗:

1.1 介電吸收:高頻介質(zhì)中的信號使PCB介電材料吸收信號能量。它降低了信號強度。只能通過選擇理想的PCB材料來控制它。

1.2集膚效應(yīng):高頻信號還負責產(chǎn)生電流值變化的波形。此類信號具有其自感值,該值會在高頻下引發(fā)增加的感抗。它會減少PCB表面的導(dǎo)電面積,增加電阻并降低信號強度。可以通過增加磁道寬度來減小趨膚效應(yīng),但并非總是可行的。

高速PCB設(shè)計中的衰減控制

除了精心選擇PCB絕緣體材料和走線布局外,還可以通過包括可編程差分輸出電壓,預(yù)加重和接收器均衡來降低信號衰減。差分輸出電壓的增加有助于改善接收器處的信號。預(yù)加重是僅通過增加第一個發(fā)射符號的電平來增強高頻信號分量的方法。接收器均衡電路衰減低頻信號分量,以覆蓋傳輸線損耗。

2.高速PCB設(shè)計中的串擾

作為電子行業(yè)的狂熱者,我們都知道電流(例如信號)何時通過電線傳播,并在其附近產(chǎn)生磁場。如果附近有兩條導(dǎo)線,則這兩個磁場有可能相互作用,從而導(dǎo)致兩個信號之間的能量交叉耦合,稱為串擾。顯著地,電感耦合(由來自空閑導(dǎo)線上的源導(dǎo)線的磁場感應(yīng)的電流)和電容耦合(當空閑導(dǎo)線暴露于與源中電壓的變化率成比例的電流量時的電場的耦合)導(dǎo)線)會導(dǎo)致串擾的能量交叉耦合。

串擾有兩種類型:垂直和水平。垂直串擾是由其他層或中間層上的信號引起的,而同一層或內(nèi)層上的信號則引起水平串擾。

注意:最大串擾值是接收器上的預(yù)期電壓與接收器閾值之間的差。

3.1高速PCB設(shè)計中的串擾控制。

可以通過增大走線間距,在各層之間放置接地層以及使用低介電材料來防止串擾。

3.1.1 跡線間距:兩條跡線之間的中心間距應(yīng)至少為其跡線寬度的3倍。在不影響兩條走線之間的距離的情況下,將走線與接地平面之間的距離減小至10密耳有助于減輕串擾。

跡線分離可以減少高速PCB中的串擾。

3.1.2 實心接地層的放置:通過在層之間放置實心接地層,可以防止不同層之間的串擾。盡管增加平面會增加成本,但它們解決了SI問題,例如控制走線阻抗,減少旁路電容器電流環(huán)路和電源阻抗等。

3.1.3 低介電常數(shù)材料:低介電常數(shù)材料可通過減少走線之間的互電容/雜散電容來克服串擾。

4.直角走線和過孔對高速PCB設(shè)計的影響

走線布線和通孔位置會通過增加反射,串擾和更改阻抗值來影響信號完整性。具有直角的走線會導(dǎo)致更多的輻射,因為它會增加拐角區(qū)域的電容值,從而導(dǎo)致特性阻抗發(fā)生變化,然后反射。

解決方案:可以通過將直角彎曲替換為兩個45度角來最小化反射。為了獲得最小的阻抗變化,圓形彎曲布線是最佳的。

在拐角處,高速信號應(yīng)改為45°彎曲。

通孔對于布線很重要,但通孔會增加電感和電容值。這會改變特性阻抗值,從而增加反射。

過孔還會增加走線長度。請勿在不同的走線中添加過孔。

5.在高速PCB設(shè)計中使用不同的布線技術(shù)

正交路由可將信號定向到不同的層上,并最大程度地減少耦合區(qū)域。

最小化信號之間的平行游程長度(>500密耳)。

減少驅(qū)動器扇出(負載數(shù)量)。
責任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23160

    瀏覽量

    399968
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    6941

    瀏覽量

    132685
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5637

    瀏覽量

    116265
收藏 人收藏

    評論

    相關(guān)推薦

    高速信號線規(guī)則有哪些

    高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線規(guī)則對于維持信號質(zhì)量、減少噪聲干擾以及優(yōu)化時序性能至關(guān)重要。本文將深入探討
    的頭像 發(fā)表于 01-30 16:02 ?212次閱讀

    高速信號越短越好嗎為什么

    高速數(shù)字電路設(shè)計中,信號的長度是一個至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性、時序準確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨之增加。本文將深入探討高速信號
    的頭像 發(fā)表于 01-30 15:56 ?97次閱讀

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計,幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計來解決。本文將詳細介紹高速PCB設(shè)計解決EMI問題的九大規(guī)則,幫助工程師們在設(shè)計中有效減少EMI的產(chǎn)生。
    的頭像 發(fā)表于 12-24 10:08 ?166次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗法則?

    本文要點PCB具有電感和電容,這兩者共同決定了的阻抗。有時,了解
    的頭像 發(fā)表于 12-13 16:54 ?1385次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗法則?

    高速PCB設(shè)計指南

    如今,可以認為大多數(shù)PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?926次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    探索電路板pcb螺旋的特點

    PCB(Printed Circuit Board)螺旋是一種在 PCB 設(shè)計中常用的布線方式。它通過將導(dǎo)線以螺旋狀的形式布置在 PCB
    的頭像 發(fā)表于 08-06 17:28 ?489次閱讀

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    的區(qū)域。由PCB設(shè)計師決定高優(yōu)先級組件。去偶電容器布置約束在第2部分“配電系統(tǒng)”中進行了描述。 2 傳輸 信號和參考平面的組合形成傳輸
    發(fā)表于 07-19 16:56

    深度論證-高速控制100歐姆阻抗一定是最好的選擇嗎?

    之后的阻抗會明確要求按照85歐姆來控制,USB阻抗會要求控制90歐姆等。除了這一部分有明確的阻抗要求外,其他沒明確要求的高速信號你們會控多少歐姆阻抗呢?就好像為什么PCB的單端走要控制50歐姆一樣,差
    發(fā)表于 05-13 17:12

    pcb螺旋的優(yōu)劣勢對比

    PCB螺旋是一種在Pcb電路板上設(shè)計的螺旋型導(dǎo)線結(jié)構(gòu)。
    的頭像 發(fā)表于 04-20 17:57 ?1254次閱讀

    pcb厚度:打造更穩(wěn)定、精準的PCB設(shè)計

    PCB是將電路設(shè)計中的電氣信號通過導(dǎo)線連接到PCB板上而形成的電路。這些導(dǎo)線被稱為“”,
    的頭像 發(fā)表于 04-15 17:43 ?1429次閱讀

    差分線兩個原則 PCB中使用差分走有什么好處?

    PCB設(shè)計中,差分走是一種常見的信號傳輸方式,它具有一系列的優(yōu)點,使得設(shè)計師在處理高速信號時更傾向于使用差分信號而非單端信號。
    的頭像 發(fā)表于 04-10 16:51 ?4023次閱讀

    如何對PCB進行差分對的操作呢?

    PCB設(shè)計中,差分對的操作是一項關(guān)鍵任務(wù),它直接影響到信號的完整性和電路的性能。差分信號通常用于高速數(shù)字通信,因為它們能夠有效地抵抗電磁干擾和提供準確的時序信號。
    的頭像 發(fā)表于 04-10 16:34 ?2825次閱讀

    差分走的原理和作用 差分走是射頻的一種嗎

    差分走是一種在高速PCB設(shè)計中常用的信號傳輸方式,它與射頻有一定的關(guān)聯(lián),但也有其獨特的特點和應(yīng)用場景。
    的頭像 發(fā)表于 04-10 16:26 ?2506次閱讀

    Altium Designer中模式的切換方法

    AD軟件提供了比較智能的模式切換功能,可以根據(jù)個人習(xí)慣進行切換,能有效的提高了PCB設(shè)計效率。
    發(fā)表于 03-28 09:37 ?1346次閱讀
    Altium Designer中<b class='flag-5'>走</b><b class='flag-5'>線</b>模式的切換方法
    真人百家乐娱乐场开户注册| 百家乐官网光纤洗牌机如何做弊| 百家乐搏牌| 娱乐城百家乐官网技巧| 线上百家乐平玩法| 百家乐官网如何看| 永利国际娱乐| 至尊百家乐娱乐网| 免佣百家乐官网规则| 大发百家乐现金网| 百家乐官网赢的秘籍在哪| 威尼斯人娱乐网可信吗| 百家乐官网如何赚洗码| 繁峙县| 威尼斯人娱乐城代理| 网络百家乐官网会输钱的多吗| 巴林左旗| 百家乐不锈钢| 线上百家乐官网平玩法| 百家乐官网的代理办法| 大发888官方指定下载| 澳门百家乐鸿福厅| 百家乐官网三珠投注法| 现金棋牌游戏| 百家乐解析| 星河百家乐官网的玩法技巧和规则| 新濠百家乐官网现金网| 大发888游戏平台hana| 百家乐出庄几率| 贵宾百家乐官网的玩法技巧和规则| 新田县| 威尼斯人娱乐备用622| 正规百家乐游戏下载| 百家乐官网六手变化混合赢家打法 | 威尼斯人娱乐城信誉最好| 做生意戴什么珠子招财| 百家乐官网哪家有优惠| 大发娱乐城开户| 至富百家乐的玩法技巧和规则| 百家乐稳赚打法| 百家乐官网长胜攻略|