那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)中涉及的10個(gè)知識(shí)點(diǎn)

454398 ? 來(lái)源:FPGA技術(shù)聯(lián)盟 ? 作者:默宸 ? 2020-11-19 15:13 ? 次閱讀

1、什么是同步邏輯和異步邏輯?

同步時(shí)序邏輯電路的特點(diǎn):電路中所有的觸發(fā)器都是與同一個(gè)時(shí)鐘或者該時(shí)鐘的衍生時(shí)鐘驅(qū)動(dòng),而且當(dāng)時(shí)鐘脈沖到來(lái)時(shí),電路的狀態(tài)才能改變。改變后的狀態(tài)將一直保持到下 一個(gè)時(shí)鐘脈沖的到來(lái),此時(shí)無(wú)論外部輸入有無(wú)變化,寄存器狀態(tài)都是穩(wěn)定的。

異步時(shí)序邏輯電路的特點(diǎn):電路中除了觸發(fā)器外,還可以有其延遲元器件,電路中沒(méi)有統(tǒng)一的時(shí)鐘,電路狀態(tài)的改變由外部輸入的變化直接引起。

同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。

2、同步電路和異步電路的區(qū)別:

同步電路:存儲(chǔ)電路中所有觸發(fā)器的時(shí)鐘輸入端都接同一個(gè)時(shí)鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時(shí)鐘脈沖信號(hào)同步。

異步電路:電路沒(méi)有統(tǒng)一的時(shí)鐘,有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連,這些觸發(fā)器的狀態(tài)變化與時(shí)鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時(shí)鐘脈沖同步。

3、時(shí)序設(shè)計(jì)的實(shí)質(zhì):

電路設(shè)計(jì)的難點(diǎn)在時(shí)序設(shè)計(jì),時(shí)序設(shè)計(jì)的實(shí)質(zhì)就是滿足每個(gè)信號(hào)的建立/保持時(shí)間的要求。

4、建立時(shí)間與保持時(shí)間的概念?

建立時(shí)間:觸發(fā)器在時(shí)鐘上升沿到來(lái)之前,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持穩(wěn)定的時(shí)間。
保持時(shí)間:觸發(fā)器在時(shí)鐘上升沿到來(lái)之后,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持穩(wěn)定的時(shí)間。

5、為什么觸發(fā)器要滿足建立時(shí)間和保持時(shí)間?

因?yàn)橛|發(fā)器內(nèi)部數(shù)據(jù)的形成是需要一定的時(shí)間的,如果不滿足建立和保持時(shí)間,觸發(fā)器將進(jìn)入亞穩(wěn)態(tài),進(jìn)入亞穩(wěn)態(tài)后觸發(fā)器的輸出將不穩(wěn)定,在 0 和 1 之間變化,這時(shí)需要經(jīng)過(guò)一個(gè)恢復(fù)時(shí)間,其輸出才能穩(wěn)定。簡(jiǎn)單的方式理解,就是時(shí)鐘采集數(shù)據(jù)時(shí)候需要在數(shù)據(jù)最穩(wěn)定的情況下進(jìn)行采集。

6、什么是亞穩(wěn)態(tài)?為什么兩級(jí)觸發(fā)器可以防止亞穩(wěn)態(tài)傳播?

亞穩(wěn)態(tài)是指觸發(fā)器無(wú)法在某個(gè)規(guī)定的時(shí)間段內(nèi)達(dá)到一個(gè)穩(wěn)定的狀態(tài)。兩級(jí)觸發(fā)器可防止亞穩(wěn)態(tài)傳播的原理:假設(shè)第一級(jí)觸發(fā)器的輸入不滿足其建立保持時(shí)間,它在第一個(gè)脈沖沿到來(lái)后輸出的數(shù)據(jù)就為亞穩(wěn)態(tài),那么在下一個(gè)脈沖沿到來(lái)之前,其輸出的亞穩(wěn)態(tài)數(shù)據(jù)在一段恢復(fù)時(shí)間后必須穩(wěn)定下來(lái),而且穩(wěn)定的數(shù)據(jù)必須滿足第二級(jí)觸發(fā)器的建立時(shí)間,如果都滿足了,在下一個(gè)脈沖沿到來(lái)時(shí),第二級(jí)觸發(fā)器將不會(huì)出現(xiàn)亞穩(wěn)態(tài),因?yàn)槠漭斎攵说臄?shù)據(jù)滿足其建立保持時(shí)間。兩級(jí)同步有效的條件:第一級(jí)觸發(fā)器進(jìn)入亞穩(wěn)態(tài)后的恢復(fù)時(shí)間 + 第二級(jí)觸發(fā)器的建立時(shí)間 <= 時(shí)鐘周期。更確切地說(shuō),輸入脈沖寬度必須大于同步時(shí)鐘周期與第一級(jí)觸發(fā)器所需的保持時(shí)間之和。最保險(xiǎn)的脈沖寬度是兩倍同步時(shí)鐘周期。 所以,這樣的同步電路對(duì)于從較慢的時(shí)鐘域來(lái)的異步信號(hào)進(jìn)入較快的時(shí)鐘域比較有效。

7、系統(tǒng)最高速度計(jì)算(最快時(shí)鐘頻率):

熟悉了建立時(shí)間、保持時(shí)間以及傳播延遲的基本概念,下面通過(guò)這三個(gè)基本參數(shù)來(lái)推導(dǎo)時(shí)鐘的最高頻率,對(duì)于同步時(shí)序邏輯電路,對(duì)時(shí)鐘激勵(lì)做出響應(yīng)的開(kāi)關(guān)事件是同時(shí)發(fā)生的,但是運(yùn)行結(jié)果必須等到下一個(gè)時(shí)鐘翻轉(zhuǎn)時(shí)才能進(jìn)入到下一級(jí),也就說(shuō),只有在當(dāng)前所有的計(jì)算都已經(jīng)完成了并且系統(tǒng)開(kāi)始閑置的時(shí)候下一輪的操作才能開(kāi)始,

因此,為了保證時(shí)序電路數(shù)據(jù)采集和處理的正確性,時(shí)鐘周期tCLK必須能容納電路中任何一級(jí)的最長(zhǎng)延時(shí)。假設(shè)該組合邏輯的最長(zhǎng)延時(shí)等于tLOGIC,那么時(shí)序電路正確工作要求的最小時(shí)鐘為:

tCLK = tCO+tLOGIC+tNET+tSU(公式1)

其中tNET為傳輸延遲,tCO 是寄存器固有的時(shí)鐘輸出延時(shí),那么通過(guò)公式1很容易得到系統(tǒng)的最高頻率fMAX,常用表示:

fMAX = 1/tCLK (公式2)

我們假設(shè)寄存器的固有最小延時(shí)時(shí)間為tCOregister,那么為了保證時(shí)序電路正常工作,還需要如下的約束:

tCOregister + tLOGIC >= tHOLD (公式3)

這一約束保證了時(shí)序元件的輸入數(shù)據(jù)在時(shí)鐘邊沿之后能夠維持足夠長(zhǎng)的時(shí)間,并且不會(huì)由于新來(lái)的數(shù)據(jù)流而過(guò)早的改變。

8、時(shí)序約束的概念和基本策略?

時(shí)序約束主要包括周期約束,偏移約束,靜態(tài)時(shí)序路徑約束三種。通過(guò)附加時(shí)序約束可以綜合布線工具調(diào)整映射和布局布線,是設(shè)計(jì)達(dá)到時(shí)序要求。

附加時(shí)序約束的一般策略是先附加全局約束,然后對(duì)快速和慢速例外路徑附加專(zhuān)門(mén)約束。附加全局約束時(shí),首先定義設(shè)計(jì)的所有時(shí)鐘,對(duì)各時(shí)鐘域內(nèi)的同步元件進(jìn)行分組, 對(duì)分組附加周期約束,然后對(duì) FPGA/CPLD 輸入輸出 PAD附加偏移約束、對(duì)全組合邏輯 的PAD TOPAD 路徑附加約束。附加專(zhuān)門(mén)約束時(shí),首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。

9、約束的作用?

1:時(shí)序約束:提高設(shè)計(jì)的工作頻率,減少系統(tǒng)布局布線時(shí)間

2:獲得正確的時(shí)序分析報(bào)告;(靜態(tài)時(shí)序分析工具以約束作為判斷時(shí)序是否滿足設(shè)計(jì)要 求的標(biāo)準(zhǔn),因此要求設(shè)計(jì)者正確輸入約束,以便靜態(tài)時(shí)序分析工具可以正確的輸出時(shí)序 報(bào)告)

3:電器約束:指定 FPGA/CPLD 的電氣標(biāo)準(zhǔn)和引腳位置。

10、FPGA 設(shè)計(jì)包括那些基本技能:

SOPC,高速串行 I/O,低功耗,可靠性,可測(cè)試性和設(shè)計(jì)驗(yàn)證流程的優(yōu)化等方面。隨著芯片工藝的提高,芯片容量、集成度都在增加,F(xiàn)PGA 設(shè)計(jì)也朝著高速、高度集成、 低功耗、高可靠性、高可測(cè)、可驗(yàn)證性發(fā)展。隨著FPGA的應(yīng)用越來(lái)越多,F(xiàn)PGA工程師在設(shè)計(jì)與驗(yàn)證方面的要求也越來(lái)越高。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2003

    瀏覽量

    61353
  • 同步電路
    +關(guān)注

    關(guān)注

    1

    文章

    60

    瀏覽量

    13350
  • 異步電路
    +關(guān)注

    關(guān)注

    2

    文章

    48

    瀏覽量

    11149
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Docker-鏡像的分層-busybox鏡像制作

    容器修改了基礎(chǔ)鏡像的內(nèi)容,比如 /etc 下的文件,這時(shí)其他容器的 /etc 是否也會(huì)被修改? 可寫(xiě)層的概念: Cpoy-on-Write 知識(shí)點(diǎn)6:制作一個(gè)busybox鏡像 1、編寫(xiě)Dockerfile ENTRYPOIN
    的頭像 發(fā)表于 01-15 10:44 ?133次閱讀
    Docker-鏡像的分層-busybox鏡像制作

    Aigtek功率放大器應(yīng)用:電感線圈的知識(shí)點(diǎn)分享

    電磁驅(qū)動(dòng)是功率放大器的一大基礎(chǔ)應(yīng)用領(lǐng)域,其中我們最常見(jiàn)的就是用功放來(lái)驅(qū)動(dòng)電感線圈,那么關(guān)于電感線圈的這10知識(shí)點(diǎn)你都知道嗎?今天Aigtek安泰電子來(lái)給大家介紹一下電感線圈的基礎(chǔ)知識(shí)
    的頭像 發(fā)表于 01-07 15:43 ?165次閱讀
    Aigtek功率放大器應(yīng)用:電感線圈的<b class='flag-5'>知識(shí)點(diǎn)</b>分享

    后悔沒(méi)有早點(diǎn)看到:天線設(shè)計(jì)知識(shí)點(diǎn)

    Cat.1 bis R13架構(gòu),天線架構(gòu)精簡(jiǎn)為單天線架構(gòu),去掉了分集接收天線,因此只需要一根天線。 ? 知識(shí)點(diǎn): Cat.1 bis相對(duì)于Cat.1的區(qū)別是,后者為兩根天線(一根主天線,一根分集天線
    的頭像 發(fā)表于 12-24 17:11 ?503次閱讀
    后悔沒(méi)有早點(diǎn)看到:天線設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>知識(shí)點(diǎn)</b>!

    硬件工程師面試基礎(chǔ)知識(shí)點(diǎn)

    一、晶振電路 大多數(shù)電子工程師都見(jiàn)過(guò)單片機(jī)如下圖所示的形式,一般單片機(jī)都會(huì)有這樣的電路。晶振的兩個(gè)引腳與芯片(如單片機(jī))內(nèi)部的反相器相連接,再結(jié)合外部的匹配電容CL1、CL2、R1、R2,組成一個(gè)
    的頭像 發(fā)表于 11-21 11:04 ?303次閱讀
    硬件工程師面試基礎(chǔ)<b class='flag-5'>知識(shí)點(diǎn)</b>

    接口測(cè)試?yán)碚摗⒁蓡?wèn)收錄與擴(kuò)展相關(guān)知識(shí)點(diǎn)

    本文章使用王者榮耀游戲接口、企業(yè)微信接口的展示結(jié)合理論知識(shí),講解什么是接口測(cè)試、接口測(cè)試?yán)碚摗⒁蓡?wèn)收錄與擴(kuò)展相關(guān)知識(shí)點(diǎn)知識(shí)學(xué)院,快來(lái)一起看看吧~
    的頭像 發(fā)表于 11-15 09:12 ?389次閱讀
    接口測(cè)試?yán)碚摗⒁蓡?wèn)收錄與擴(kuò)展相關(guān)<b class='flag-5'>知識(shí)點(diǎn)</b>

    FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識(shí),包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1156次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)<b class='flag-5'>知識(shí)</b>及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    MySQL知識(shí)點(diǎn)匯總

    大家好,這部分被稱(chēng)為DQL部分,是每個(gè)學(xué)習(xí)MySQL必須要學(xué)會(huì)的部分,下面就讓我來(lái)介紹MySQL的其他部分。
    的頭像 發(fā)表于 08-05 15:27 ?456次閱讀
    MySQL<b class='flag-5'>知識(shí)點(diǎn)</b>匯總

    FPGA的學(xué)習(xí)筆記---FPGA的開(kāi)發(fā)流程

    與通常的單片機(jī)應(yīng)用開(kāi)發(fā)不同,FPGA有自己的開(kāi)發(fā)流程。但具體上怎樣操作,作為初學(xué)者,沒(méi)有一點(diǎn)經(jīng)驗(yàn)。網(wǎng)站獎(jiǎng)勵(lì)的清華FPGA需要的開(kāi)發(fā)軟件,到目前還沒(méi)有安裝成功。暫且先看看相關(guān)學(xué)習(xí),慢慢積累這方面的
    發(fā)表于 06-23 14:47

    個(gè)更適合工程師和研究僧的FPGA提升課程

    各位編程精英er~ F學(xué)社打造的FPGA工程師培訓(xùn)班上線后,有不少同學(xué)后臺(tái)私信詢(xún)問(wèn):“能不能出個(gè)那種專(zhuān)門(mén)針對(duì)某個(gè)知識(shí)點(diǎn)的課程呢?我想針對(duì)自己的薄弱點(diǎn)深入學(xué)習(xí)。” 貼心如我,當(dāng)然會(huì)滿足大家的學(xué)習(xí)
    發(fā)表于 06-05 10:09

    模擬電子技術(shù)知識(shí)點(diǎn)問(wèn)題總結(jié)概覽

    給大家分享模擬電子技術(shù)知識(shí)點(diǎn)問(wèn)題總結(jié)。
    的頭像 發(fā)表于 05-08 15:16 ?1238次閱讀
    模擬電子技術(shù)<b class='flag-5'>知識(shí)點(diǎn)</b>問(wèn)題總結(jié)概覽

    12個(gè)電路+10個(gè)知識(shí)點(diǎn),講透了開(kāi)關(guān)模式下的電源電流檢測(cè)!

    通時(shí),它不測(cè)量電感電流。 圖3. 帶高端RSENSE的降壓轉(zhuǎn)換器 在這種配置,電流檢測(cè)可能有很高的噪聲,原因是頂部 MOSFET的導(dǎo)通邊沿具有很強(qiáng)的開(kāi)關(guān)電壓振蕩。為使這種影響最小,需要一個(gè)較長(zhǎng)的電流
    發(fā)表于 04-30 09:58

    基于FPGA的常見(jiàn)的圖像算法模塊總結(jié)

    意在給大家補(bǔ)充一下基于FPGA的圖像算法基礎(chǔ),于是講解了一下常見(jiàn)的圖像算法模塊,經(jīng)過(guò)個(gè)人的總結(jié),將知識(shí)點(diǎn)分布如下所示。
    的頭像 發(fā)表于 04-28 11:45 ?660次閱讀
    基于<b class='flag-5'>FPGA</b>的常見(jiàn)的圖像算法模塊總結(jié)

    一篇搞定DCS系統(tǒng)相關(guān)知識(shí)點(diǎn)

    目標(biāo)。DCS系統(tǒng)廣泛應(yīng)用于各個(gè)行業(yè),如化工、電力、制藥等。在這些行業(yè),DCS系統(tǒng)可以實(shí)現(xiàn)對(duì)生產(chǎn)過(guò)程的集中監(jiān)控和分散控制,提高生產(chǎn)效率和產(chǎn)品質(zhì)量,降低能耗和減少環(huán)境污染,從而保證產(chǎn)品質(zhì)量,并確保生產(chǎn)過(guò)程的安全可靠。 二.DCS系統(tǒng)知識(shí)點(diǎn)
    的頭像 發(fā)表于 03-26 18:40 ?1003次閱讀
    一篇搞定DCS系統(tǒng)相關(guān)<b class='flag-5'>知識(shí)點(diǎn)</b>

    【量子計(jì)算機(jī)重構(gòu)未來(lái) | 閱讀體驗(yàn)】第二章關(guān)鍵知識(shí)點(diǎn)

    本帖最后由 oxlm_1 于 2024-3-6 23:20 編輯 之所以將第二章單獨(dú)拿出來(lái),是因?yàn)樵陂喿x過(guò)程,發(fā)現(xiàn)第二章知識(shí)點(diǎn)較多,理解起來(lái)比較耗時(shí)間。 第二章的主要知識(shí)點(diǎn): 量子
    發(fā)表于 03-06 23:17

    FPGA基礎(chǔ)知識(shí)介紹

    電子發(fā)燒友網(wǎng)站提供《FPGA基礎(chǔ)知識(shí)介紹.pdf》資料免費(fèi)下載
    發(fā)表于 02-23 09:45 ?32次下載
    百家乐轮盘| 大发888娱乐场下载新澳博| 爱赢娱乐城| 线上百家乐官网的玩法技巧和规则 | 百家乐导航网| 威尼斯人娱乐城| 网上玩百家乐官网的玩法技巧和规则 | 德庆县| 百家乐官网玩法官网| 百家乐网站| 澳门百家乐官网什么规则| 百家乐桌码合| 赌百家乐官网的高手| 百家乐赌博网址| 贺兰县| 真钱百家乐游戏排行| 鸿利国际| 乐百家乐彩娱乐城| 皇家赌场007| 百家乐做中介赚钱| 在线体育投注| 百家乐平注法是什么| 东乡族自治县| 如何看百家乐的路纸| 在线赌博| 百家乐必胜法hk| 大佬百家乐官网现金网| 百家乐桌子豪华| 百家乐官网声音不印网| 金杯百家乐的玩法技巧和规则| 百家乐官网娱乐城官方网| 乐中百家乐的玩法技巧和规则| 圆梦城百家乐官网娱乐城| 老虎机定位器| 伯爵百家乐官网娱乐| 爱赢娱乐城开户| 百家乐怎么计算概率| 方山县| 凯斯网百家乐的玩法技巧和规则 | 百家乐官网游戏源码手机| 大发888注册娱乐游戏|