那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于相位累加器的任意分頻原理解析

454398 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2020-11-29 10:19 ? 次閱讀

在大部分的教科書中,都會提到如何分頻,包括奇數分頻,偶數分頻,小數分頻等。

1、DDS相位累加器

(1)DDS合成流程

首先講述DSS(直接頻率合成法)的原理。

DDS是重要的頻率合成方法,在波形發生器中有極其重要的應用。DDS主要由以下幾部分組成:
a) 相位累加器
b) RAM數據讀取
c) D/A轉換器
d) 低通濾波器

直接頻率合成法的流程圖,有固定模塊,輸入頻率控制器,輸出固定頻率的波形。如下圖:


此電路最主要模塊是相位累加器,通過相位累加器循環計數,循環讀取RAM的數據,從而得到固定頻率的波形數據。

(2)相位累加器原理

相位累加原理流程如下:


輸入頻率控制字,根據算法,來實現相位的變化,分析如下所示:

假定FPGA基準頻率為50MHz,即基準頻率:


假定計數器為32位計數器,即:


K為頻率控制字,則相位輸出的頻率為:


即:


根據相位累加原理,以及RAM緩存讀取數據,每一次0~(N-1)的循環, RAM數據間隔K讀取一次。當K=1的時候,公式能輸出最小頻率,即:


最小波形頻率步進為0.011655Hz。當fo=1Hz的時候:


所以,頻率每變化1Hz,K的步進為85.90。當K=N/2的時候,公式能輸出最大頻率(因為每個CLK跳變一次),此時:


因此,根據頻率控制字K的變化,能輸出及固定頻率的波形。

2、任意頻率分頻原理

在FPGA中某些應用場合,對頻率要求比較高的情況下,用相位累加器原理來生成固定頻率的方法,未嘗不可。


我們規定,對Cnt進行對半50%拆分,具體如下:當cnt < N/2時,f0 = 0,也就是低電平;而當cnt > N/2時,f0 = 2,也就是低電平。

同理:





在FPGA中應用,Verilog代碼如下所示:

/***************************************************
* Module Name : clk_generator
* Engineer : Crazy Bingo
* Target Device : EP2C8Q208C8
* Tool versions : Quartus II 9.1SP1
* Create Date : 2011-6-25
* Revision : v1.0
* Description :  
**************************************************/
/*************************************************
fc = 50MHz 50*10^6
fo = fc*K/(2^32)
K = fo*(2^32)/fc
= fo*(2^32)/(50*10^6)
**************************************************/
module clk_generator
#
(
parameter FREQ_WORD = 32'd8590 //1KHz
)
(
input clk, //50MHz
input rst_n, //clock reset
output reg clk_out
);
//************************************************/
reg [31:0] max_value;
always@(posedge clk or negedge rst_n)
begin
if(!rst_n)
max_value <= 1'b0;
else
max_value <= max_value + FREQ_WORD;
end
//****************************************************/
always@(posedge clk or negedge rst_n)
begin
if(!rst_n)
clk_out <= 1'b0;
else
begin
if(max_value < 32'h7FFF_FFFF)
clk_out <= 1'b0;
else
clk_out <= 1'b1;
end
end
endmodule
/*******************************************************/

本模塊可應用在多個對頻率精準度要求比較高的工程中(如UART中,需要115200Hz的bps,用這種任意分頻的原理來得到精準的方法,一定程度上能夠提高數據傳輸的準確率)。

DDS中的相位累加器的任意分頻原理,在一般工程中同樣可以應用。在某些應用場合,還是值得考慮的。
編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21797

    瀏覽量

    606016
  • 低通濾波器
    +關注

    關注

    14

    文章

    485

    瀏覽量

    47534
  • 分頻
    +關注

    關注

    0

    文章

    241

    瀏覽量

    24910
  • 波形發生器
    +關注

    關注

    3

    文章

    293

    瀏覽量

    31431
  • 相位累加器
    +關注

    關注

    0

    文章

    10

    瀏覽量

    9208
收藏 人收藏

    評論

    相關推薦

    相位

    相位
    jf_61024331
    發布于 :2024年12月20日 04:04:37

    CBM99D10BQ

    輸出信號。DDS 能夠進行快速跳頻,在 1 GSPS 采樣速率下, 利用 32 位累加器能達到 0.23 Hz 的調諧分辨率。這款 DDS 還實現了快速相位與幅
    發表于 12-13 15:06 ?0次下載

    分頻器的定義和作用

    分頻器是一種電子電路或裝置,其核心功能是將輸入信號分離成多個具有不同頻率范圍的輸出信號。這些輸出信號的帶寬均小于原始輸入信號的帶寬,使得每個頻段的信號都能針對性地進行處理或應用。分頻器廣泛應用于通信、測量、音頻處理等領域,是電子系統中不可或缺的重要組件。
    的頭像 發表于 10-09 15:12 ?3588次閱讀

    dds數字頻率是怎么合成的 DDS數字頻率信號發生的設計

    等優點。 一、DDS數字頻率合成原理 DDS技術的基本思想是通過控制相位的變化速度來直接產生各種頻率的信號。具體來說,DDS系統主要由相位累加器、相位調制
    的頭像 發表于 10-06 15:33 ?769次閱讀

    dds輸出頻率與時鐘的關系

    系統時鐘,以產生所需的頻率。DDS系統的核心部件包括相位累加器、波形存儲(ROM查詢表)、數模轉換(DAC)和低通濾波。其工作原理可以
    的頭像 發表于 10-06 15:27 ?990次閱讀
    dds輸出頻率與時鐘的關系

    基于 FPGA 的任意波形發生+低通濾波系統設計

    累加器中加入上一個參考時鐘的數據,相加后進去寄存,然后寄存的輸出便是正弦查表的地址,通過這個數據在波形存儲區查表,再通過D/A轉換和低通濾波
    發表于 07-15 18:33

    三菱plc累加指令怎么用

    三菱PLC(Programmable Logic Controller,可編程邏輯控制)是工業自動化領域常用的一種控制累加指令是PLC編程中的一種基本指令,用于對數據進行累加操作
    的頭像 發表于 06-20 11:34 ?4075次閱讀

    數字信號發生頻率調整方式有幾種

    和穩定性至關重要。本文將詳細介紹數字信號發生的頻率調整方式,包括直接數字合成(DDS)、相位鎖定環(PLL)、直接頻率合成(DFS)等。 1. 直接數字合成(Direct Digital Synthesis,DDS) 直接數字合成是一種利用數字技術生成模擬信號的方法。D
    的頭像 發表于 06-03 14:08 ?1834次閱讀

    相位噪聲是什么?相位噪聲對射頻鏈路有什么影響?

    理解相位噪聲之前,我們先從理想的單音開始。
    的頭像 發表于 05-30 10:42 ?1630次閱讀

    示波器內置任意波形發生的作用

    , AWG)的功能逐漸受到工程師和技術人員的青睞。本文將詳細解析示波器內置任意波形發生的作用、特點、使用方法以及應用場景,旨在為讀者提供全面的了解和指導。
    的頭像 發表于 05-29 17:10 ?938次閱讀

    任意波形發生的使用方法

    提供了極大的便利。然而,要想充分發揮任意波形發生的性能,掌握其正確的使用方法至關重要。本文將對任意波形發生的使用方法進行詳細介紹,包括設備準備、參數設置、波形生成、輸出檢測等步驟,
    的頭像 發表于 05-21 17:26 ?1603次閱讀

    如何使用信號發生輸出任意波形

    在電子工程、通信、科研等領域,信號發生是一種不可或缺的測試設備。它能夠產生各種類型、頻率、幅度和相位的電子信號,為各種電子設備和系統的測試、測量、校準和研究提供了重要的支持。特別是在現代
    的頭像 發表于 05-15 14:41 ?1724次閱讀

    深圳市九天睿芯科技有限公司獲得一項鎖相環專利

    具體來說,此款鎖相環含有:振蕩,用于生成振蕩信號;分頻器,接收振蕩信號并產生分頻信號;相位誤差抵消模塊,解析
    的頭像 發表于 04-07 10:14 ?682次閱讀
    深圳市九天睿芯科技有限公司獲得一項鎖相環專利

    電磁屏蔽技術的原理解析

    電磁屏蔽技術的原理解析 電磁屏蔽技術是一種利用特定材料或構造來阻擋、吸收或反射外界電磁波的技術。它在電子設備、通信系統以及電磁環境的凈化等方面具有重要應用,可以有效地防止電磁干擾,保護設備和人員
    的頭像 發表于 03-06 14:58 ?3231次閱讀

    相位噪聲是如何定義的?如何使用直接標定法準確測試相噪?

    相位噪聲是指振蕩輸出信號的相位隨時間的隨機波動,這種波動在頻譜上表現為載波頻率周圍的噪聲邊帶。相位噪聲的存在對于許多精密電子設備和通信系統的性能有著顯著影響,因此
    的頭像 發表于 02-17 16:58 ?4062次閱讀
    <b class='flag-5'>相位</b>噪聲是如何定義的?如何使用直接標定法準確測試相噪?
    大发888刮刮了下载| 大发888博彩娱乐城| 大发888舍出同线牌| 玉溪市| 香港百家乐官网玩法| 百家乐破解的方法| 大发888技巧| 百家乐官网看不到视频| 好运来百家乐官网的玩法技巧和规则 | 百家乐官网官网站| 百家乐骰盅规则| 金都娱乐城| 百家乐官网平台送彩金| 百家乐览| 明升88| 淘金百家乐官网的玩法技巧和规则| 百家乐网上漏洞| 富锦市| 百家乐视频计牌器| 大发888攻略| 百家乐官网赢家打法| 百家乐客户端软件| 新濠娱乐城| 百家乐官网群shozo权威| 大发888新址 | 威尼斯人娱乐平台博彩投注平| 百家乐官网路纸表格| 做生意看风水| 1737棋牌游戏中心| 长春百家乐官网的玩法技巧和规则 | 多伦县| 金宝博百家乐娱乐城| 博彩e族| 超级百家乐官网2龙虎斗| 百家乐最新缆| 百家乐官网怎么看单| 百家乐9点| 百家乐官网投注网站| 网上百家乐娱乐平台| 百家乐官网免费试玩游戏| 百家乐走势图解|