那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

奇數分頻如何得到呢? 解讀奇數分頻和邏輯分析儀(ILA)的使用

454398 ? 來源:CSDN博主 ? 作者:ChuanjieZhu ? 2020-12-28 15:49 ? 次閱讀

前言:

偶數分頻容易得到:N倍偶數分頻,可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。

奇數分頻如何得到呢?

第一部分 奇數分頻

奇數分頻方法:

N倍奇數分頻,首先進行上升沿觸發進行模N計數,計數到(N-1)/2時輸出時鐘翻轉,同時進行下降沿觸發的模N計數,計數到(N-1)/2時輸出時鐘翻轉時,進行輸出時鐘時鐘翻轉。兩個占空比非50%的n分頻時鐘相或運算,得到占空比為50%的奇數N分頻時鐘。

或者使用“相與”,方法與上相同,只是翻轉的數值變為(N-2)/2。

三分頻的Verilog實現:
module Divider_Multiple(
input clk_i,
input rst_n_i,
output div2_o,
output div3_o
);

reg div2_o_r;
always@(posedge clk_i or negedge rst_n_i) //二分頻
begin
if(!rst_n_i)
div2_o_r else
div2_o_r end
reg [1:0] pos_cnt;
reg [1:0] neg_cnt;
always@(posedge div2_o_r or negedge rst_n_i) //上升沿計數
begin
if(!rst_n_i)
pos_cnt else if(pos_cnt==2'd2)
pos_cnt else
pos_cnt end
always@(negedge div2_o_r or negedge rst_n_i) //下降沿計數
begin
if(!rst_n_i)
neg_cnt else if(neg_cnt==2'd2)
neg_cnt else
neg_cnt end
reg div3_o_r0;
reg div3_o_r1;
always@(posedge div2_o_r or negedge rst_n_i)
begin
if(!rst_n_i)
div3_o_r0 else if(pos_cnt div3_o_r0 else
div3_o_r0 end
always@(negedge div2_o_r or negedge rst_n_i)
begin
if(!rst_n_i)
div3_o_r1 else if(neg_cnt div3_o_r1 else
div3_o_r1 end
assign div2_o=div2_o_r;
assign div3_o=div3_o_r0 | div3_o_r1; //相或
endmodule

仿真

仿真文件:
module Divider_Multiple_tb;
// Inputs
reg clk_i;
reg rst_n_i;
// Outputs
wire div2_o;
wire div3_o;
// Instantiate the Unit Under Test (UUT)
Divider_Multiple uut (
.clk_i(clk_i),
.rst_n_i(rst_n_i),
.div2_o(div2_o),
.div3_o(div3_o)
);
initial
begin
// Initialize Inputs4
clk_i = 0;
rst_n_i = 0;
// Wait 100 ns for global reset to finish
#96;
rst_n_i=1;
end
always
begin
#5 clk_i=~clk_i;
end
endmodule

vivado仿真結果:

至此,第一部分結束。

第二部分 邏輯分析儀

增加邏輯分析儀:

首先為了配合手里的zc702板子,修改了一下輸入時鐘;為了觀察分頻信號,增加了一個2Hz的信號,將其連接在led上,可以看見led閃爍。

邏輯分析儀的使用分三步走:

1. 在設計文件中,在要抓取的信號定義前添加:
(*make_debug="true"*)

2. 導入ILA的IP核:

雙擊添加的IP,在General Options里設置探針數(信號組數)和采樣深度(利用BRAM存儲的),在Probe Ports里設置信號位寬:


OK之后,點擊Generate。

在IP Source里雙擊模板,將例化模板復制到設計文件中,填好對應的待測信號:

3. 添加約束-->生成比特文件-->下載-->添加觸發信號-->抓取。

為了閱讀的連貫性,貼出修改后的代碼:
module Divider_Multiple(
input clk_p,
input clk_n,
input rst_n_i,
output div2_o,
output div3_o,
output div2hz_o
);

IBUFGDS IBUFGDS_inst (
.O(clk_i), // Clock buffer output
.I(clk_p), // Diff_p clock buffer input (connect directly to top-level port)
.IB(clk_n) // Diff_n clock buffer input (connect directly to top-level port)
);
(*make_debug="true"*)wire div2_o;
(*make_debug="true"*)wire div3_o;
(*make_debug="true"*)wire div2hz_o;
reg div2_o_r;
always@(posedge clk_i or negedge rst_n_i) //二分頻
begin
if(rst_n_i)
div2_o_r else
div2_o_r end

reg [1:0] pos_cnt;
reg [1:0] neg_cnt;

always@(posedge div2_o_r or negedge rst_n_i) //上升沿計數
begin
if(rst_n_i)
pos_cnt else if(pos_cnt==2'd2)
pos_cnt else
pos_cnt end

always@(negedge div2_o_r or negedge rst_n_i) //下降沿計數
begin
if(rst_n_i)
neg_cnt else if(neg_cnt==2'd2)
neg_cnt else
neg_cnt end

reg div3_o_r0;
reg div3_o_r1;

always@(posedge div2_o_r or negedge rst_n_i)
begin
if(rst_n_i)
div3_o_r0 else if(pos_cnt div3_o_r0 else
div3_o_r0 end
always@(negedge div2_o_r or negedge rst_n_i)
begin
if(rst_n_i)
div3_o_r1 else if(neg_cnt div3_o_r1 else
div3_o_r1 end

reg div2hz_o_r;
reg [25:0] div2hz_cnt;
always@(posedge clk_i or negedge rst_n_i)
begin
if(rst_n_i)
div2hz_cnt else if(div2hz_cnt div2hz_cnt else
div2hz_cnt end
always@(posedge clk_i or negedge rst_n_i)
begin
if(rst_n_i)
div2hz_o_r else if(div2hz_cnt==26'd24_999999 || div2hz_cnt==26'd49_999999)
div2hz_o_r else
div2hz_o_r end

assign div2_o=div2_o_r;
assign div3_o=div3_o_r0 | div3_o_r1; //相或
assign div2hz_o=div2hz_o_r;

ila_0 ila_0_0 ( //邏輯分析儀的例化
.clk(clk_i), // input wire clk
.probe0(div2hz_o), // input wire [0:0] probe0
.probe1({div2_o,div3_o}) // input wire [3:0] probe1
);

endmodule

約束文件如下:
set_property PACKAGE_PIN D18 [get_ports {clk_p}]
set_property IOSTANDARD LVDS_25 [get_ports {clk_p}]
set_property PACKAGE_PIN C19 [get_ports {clk_n}]
set_property IOSTANDARD LVDS_25 [get_ports {clk_n}]

set_property PACKAGE_PIN G19 [get_ports {rst_n_i}]
set_property IOSTANDARD LVCMOS18 [get_ports {rst_n_i}]
#GPIO PMOD1
set_property PACKAGE_PIN E15 [get_ports {div2_o}]
set_property IOSTANDARD LVCMOS18 [get_ports {div2_o}]
set_property PACKAGE_PIN D15 [get_ports {div3_o}]
set_property IOSTANDARD LVCMOS18 [get_ports {div3_o}]
set_property PACKAGE_PIN W17 [get_ports {div2hz_o}]
set_property IOSTANDARD LVCMOS18 [get_ports {div2hz_o}]

下載到fpga之后,邏輯分析儀的界面會自動打開,各個區域的功能如下,先添加觸發信號,可以右鍵點擊添加,也可以點擊window-->debug probe將信號拖拽至“觸發信號”區域:

總結:

信號運算得到新的信號。沒有仿真就沒有發言權。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 計數器
    +關注

    關注

    32

    文章

    2261

    瀏覽量

    94983
  • 邏輯分析儀
    +關注

    關注

    3

    文章

    214

    瀏覽量

    23269
  • BRAM
    +關注

    關注

    0

    文章

    41

    瀏覽量

    11016
  • 復位信號
    +關注

    關注

    0

    文章

    54

    瀏覽量

    6366
收藏 人收藏

    評論

    相關推薦

    需要講解一個占空比50%的奇數分頻器的原理

    本帖最后由 haozix521 于 2013-10-4 20:42 編輯 想做一個占空比50%的奇數分頻器,但是不是很了解這其中的意思。網上的資料都是這樣講的“對于實現占空比為50%的N倍奇數分頻
    發表于 10-04 20:35

    利用Verilog實現奇數分頻

    ),然后再進行二分頻得到得到占空比為50%的奇數分頻。下面講講進行小數分頻的設計方法第三,小
    發表于 06-14 06:30

    如何利用Verilog實現奇數分頻

    ),然后再進行二分頻得到。得到占空比為50%的奇數分頻。下面講講進行小數分頻的設計方法第三,小
    發表于 07-09 09:11

    基于Verilog的FPGA分頻設計

    給出了一種基于FPGA的分頻電路的設計方法.根據FPGA器件的特點和應用范圍,提出了基于Verilog的分頻方法.該方法時于在FPGA硬件平臺上設計常用的任意偶數分頻、奇數分頻、半整
    發表于 11-09 09:49 ?355次下載
    基于Verilog的FPGA<b class='flag-5'>分頻</b>設計

    此通用電路可以實現任意奇數分頻電路

    最近正在準備找工作,由于是做FPGA開發,所以verilog實現技術分頻電路是一道經常出現的題目,三分頻,五分頻電路等等;經過一下午時間總結出了一個通用電路,可以實現任意奇數分頻電路。
    發表于 02-09 14:21 ?2729次閱讀

    分頻器的作用是什么 半整數分頻器原理圖分析

    分頻器主要分為偶數分頻、奇數分頻、半整數分頻和小數分頻,如果在設計過程中采用參數化設計,就可以隨時改變參量以
    發表于 02-01 01:28 ?1.8w次閱讀
    <b class='flag-5'>分頻</b>器的作用是什么 半整<b class='flag-5'>數分頻</b>器原理圖<b class='flag-5'>分析</b>

    基于復雜可編程邏輯器件和VHDL語言實現半整數分頻器的設計

    在數字系統設計中,根據不同的設計需要,經常會遇到偶數分頻、奇數分頻、半整數分頻等,有的還要求等占空比。在基于cpld(復雜可編程邏輯器件)的數字系統設計中,很容易實現由計數器或其級聯構
    發表于 06-26 09:36 ?1109次閱讀
    基于復雜可編程<b class='flag-5'>邏輯</b>器件和VHDL語言實現半整<b class='flag-5'>數分頻</b>器的設計

    奇數分頻器的介紹和實現

    因為偶數分頻器過于簡單,所以我們從奇數分頻器開始說起8 01 奇數分頻器 ? ? 假設我們要實現一個2N+1分頻分頻器,就需要高電平占N+
    的頭像 發表于 03-12 15:44 ?6559次閱讀
    <b class='flag-5'>奇數分頻</b>器的介紹和實現

    數分頻器的設計

    所謂“分頻”,就是把輸入信號的頻率變成成倍數地低于輸入頻率的輸出信號。數字電路中的分頻器主要是分為兩種:整數分頻和小數分頻。其中整數分頻又分
    的頭像 發表于 03-23 15:06 ?2006次閱讀
    偶<b class='flag-5'>數分頻</b>器的設計

    奇數分頻器的設計

    上一篇文章介紹了偶分頻,今天來介紹一下奇數分頻器的設計。
    的頭像 發表于 03-23 15:06 ?1176次閱讀
    <b class='flag-5'>奇數分頻</b>器的設計

    數分頻器的設計

    前面分別介紹了偶數和奇數分頻(即整數分頻),接下來本文介紹小數分頻。
    的頭像 發表于 03-23 15:08 ?1306次閱讀
    小<b class='flag-5'>數分頻</b>器的設計

    數分頻奇數分頻、半整數分頻和小數分頻詳解

    初學 Verilog 時許多模塊都是通過計數與分頻完成設計,例如 PWM 脈寬調制、頻率計等。而分頻邏輯往往通過計數邏輯完成。本節主要對偶數分頻
    的頭像 發表于 03-29 11:38 ?5258次閱讀
    偶<b class='flag-5'>數分頻</b>、<b class='flag-5'>奇數分頻</b>、半整<b class='flag-5'>數分頻</b>和小<b class='flag-5'>數分頻</b>詳解

    數分頻/奇數分頻/分數分頻詳解

     時鐘分頻電路(分頻器)在IC設計中經常會用到,其目的是產生不同頻率的時鐘,滿足系統的需要。 比如一個系統,常規操作都是在1GHz時鐘下完成,突然要執行一個操作涉及到模擬電路,所需時間是us量級的,顯然用1GHz(周期是1ns)的時鐘進行操作是不合適的。
    的頭像 發表于 04-25 14:46 ?9231次閱讀
    偶<b class='flag-5'>數分頻</b>/<b class='flag-5'>奇數分頻</b>/分<b class='flag-5'>數分頻</b>詳解

    基于Verilog的分數分頻電路設計

    上一篇文章時鐘分頻系列——偶數分頻/奇數分頻/分數分頻,IC君介紹了各種分頻器的設計原理,其中分數分頻
    的頭像 發表于 04-25 14:47 ?1882次閱讀
    基于Verilog的分<b class='flag-5'>數分頻</b>電路設計

    鎖相環整數分頻和小數分頻的區別是什么?

    鎖相環整數分頻和小數分頻的區別是什么? 鎖相環(PLL)是一種常用的電子電路,用于將輸入的時鐘信號與參考信號進行同步,并生成輸出信號的一種技術。在PLL中,分頻器模塊起到關鍵作用,可以實現整
    的頭像 發表于 01-31 15:24 ?3530次閱讀
    百家乐棋牌游戏皇冠网| 百家乐官网包赢技巧| 太阳城申博娱乐| 钱柜百家乐的玩法技巧和规则| 百家乐制胜秘| 伯爵百家乐娱乐平台| 中华百家乐娱乐城| 百家乐趋势图怎么看| 百家乐官方游戏| 百家乐7scs娱乐平台| 百樂坊百家乐的玩法技巧和规则| 百家乐77scs| 大发888娱乐城下载最新版| 大发888娱乐真钱游戏| 中华百家乐官网的玩法技巧和规则 | 优博在线娱乐城| 枞阳县| 澳门百家乐官网有没有假| 百家乐官网api| 真人百家乐官网娱乐场开户注册| 澳门百家乐官网怎么下载| 圣安娜百家乐官网代理| 不夜城百家乐官网的玩法技巧和规则 | 百家乐官网和抽水官网| 百家乐官网电脑游戏机投注法实例| 试玩百家乐官网代理| 电子百家乐博彩正网| 888百家乐的玩法技巧和规则 | 百家乐娱乐分析软| 百家乐官网开户送18元| 百家乐官网最新道具| 百家乐网址讯博网| 免费百家乐预测工具| 御匾会娱乐城| 线上百家乐官网玩法| 百家乐官网乐翻天| 澳门百家乐赌客| 大发888送58体验金| 百家乐官网的必赢方法| 网上百家乐官网群的微博| 精通百家乐的玩法技巧和规则|