在《AXI-Lite 自定義IP》章節(jié)基礎(chǔ)上,添加ilavio等調(diào)試ip,完成后的BD如下圖:
圖4?53 添加測(cè)試信號(hào)
Trigger Setup,點(diǎn)擊“+”,選擇 AXI_WVALID,雙擊添加。設(shè)置 Radix 為 B,觸發(fā)條件 Value 為 1。
圖4?54 添加信號(hào)
設(shè)置觸發(fā)位置為 512
圖4?55 設(shè)置觸發(fā)位置
單擊運(yùn)行按鈕,啟動(dòng)觸發(fā),進(jìn)入等待觸發(fā)狀態(tài)。
圖4?56 等待觸發(fā)
單擊 SDK 中的運(yùn)行按鈕后, VIVADO 中 HW_ILA2 窗口采集到波形輸出,可以看到 AXI 總線的工作時(shí)序。
SDK中 mian.c 程序功能是向 AXI4 總線寫入 1~4,再從 AXI4 總線讀數(shù)據(jù),從上面對(duì)未修改直接封裝的 IP 分析,可以讀出的數(shù)據(jù)應(yīng)等于寫入的數(shù)據(jù)。
從波形圖可以看出,寫入的數(shù)據(jù)是 1、 2、 3、 4,對(duì)應(yīng)基地址的偏移地址是 0、 4、 8、 12。
圖4?57 仿真結(jié)果
責(zé)任編輯:xj
原文標(biāo)題:觀察 AXI4-Lite 總線信號(hào)
文章出處:【微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
總線
+關(guān)注
關(guān)注
10文章
2903瀏覽量
88400 -
AXI
+關(guān)注
關(guān)注
1文章
128瀏覽量
16712
原文標(biāo)題:觀察 AXI4-Lite 總線信號(hào)
文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
ZYNQ基礎(chǔ)---AXI DMA使用
![ZYNQ基礎(chǔ)---<b class='flag-5'>AXI</b> DMA使用](https://file1.elecfans.com/web3/M00/04/ED/wKgZPGd7SvCAE7QTAAAid90C1HA013.png)
DAC38J84 SYSREF的時(shí)鐘頻率如何確定?
使用總線別名(Bus Alias)實(shí)現(xiàn)信號(hào)線束的功能
![使用<b class='flag-5'>總線</b>別名(Bus Alias)實(shí)現(xiàn)<b class='flag-5'>信號(hào)</b>線束的功能](https://file1.elecfans.com//web2/M00/0B/65/wKgZomcy1tiAQ_ABAAJ1hjj9lJY190.png)
KiCad 中的總線的使用(還有信號(hào)線束?)
![KiCad 中的<b class='flag-5'>總線</b>的使用(還有<b class='flag-5'>信號(hào)</b>線束?)](https://file1.elecfans.com//web1/M00/F4/D1/wKgZoWcy14KAXh63AADoopmMFFg593.png)
信號(hào)總線浪涌保護(hù)器選型、布置與接線方案
![<b class='flag-5'>信號(hào)</b><b class='flag-5'>總線</b>浪涌保護(hù)器選型、布置與接線方案](https://file.elecfans.com/web2/M00/6C/AB/poYBAGMycSqARPjaAAGsyN-zJ_o873.png)
AMBA AXI4接口協(xié)議概述
![AMBA <b class='flag-5'>AXI4</b>接口協(xié)議概述](https://file1.elecfans.com/web1/M00/F3/CA/wKgZoWce-3qAW_u5AAAraAIQG4g501.png)
控制總線傳輸?shù)?b class='flag-5'>信號(hào)大致有幾種
Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹
![Xilinx NVMe <b class='flag-5'>AXI4</b>主機(jī)控制器,<b class='flag-5'>AXI4</b>接口高性能版本介紹](https://file1.elecfans.com/web2/M00/FD/15/wKgZomaX58qAJdpBAAHSYGh3ItM420.png)
有關(guān)PL端利用AXI總線控制PS端DDR進(jìn)行讀寫(從機(jī)wready信號(hào)一直不拉高)
SoC設(shè)計(jì)中總線協(xié)議AXI4與AXI3的主要區(qū)別詳解
![SoC設(shè)計(jì)中<b class='flag-5'>總線</b>協(xié)議<b class='flag-5'>AXI4</b>與<b class='flag-5'>AXI</b>3的主要區(qū)別詳解](https://file1.elecfans.com/web2/M00/E4/C1/wKgaomY9lTuActx0AAA93N8lvBQ190.png)
FPGA通過AXI總線讀寫DDR3實(shí)現(xiàn)方式
Xilinx FPGA 1/4/8通道PCIe-DMA控制器IP,高性能應(yīng)用介紹
PCIe-AXI-Cont用戶手冊(cè)
PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller
![PCIe控制器(FPGA或ASIC),PCIe-<b class='flag-5'>AXI</b>-Controller](https://file1.elecfans.com/web2/M00/C0/72/wKgZomXVomuAWA5hAADiDHK4KfA998.png)
評(píng)論