一、時鐘相關概念
理想的時鐘模型是一個占空比為50%且周期固定的方波。Tclk為一個時鐘周期,T1為高脈沖寬度,T2為低脈沖寬度,Tclk=T1+T2。占空比定義為高脈沖寬度與周期之比,即T1/Tclk。
圖1 理想時鐘波形
建立時間(Tsu):是指在時鐘上升沿到來之前數(shù)據(jù)必須保持穩(wěn)定的時間;
保持時間(Th):是指在時鐘上升沿到來以后數(shù)據(jù)必須保持穩(wěn)定的時間。如圖2所示。
圖2 建立和保持時間
一個數(shù)據(jù)需要在時鐘的上升沿鎖存,那么這個數(shù)據(jù)就必須在這個時鐘上升沿的建立時間和保持時間內(nèi)保持穩(wěn)定。
上面列舉的是一個理想的時鐘波形,而實際時鐘信號的分析要比這復雜得多。時鐘本身也具有一些不確定性,如時鐘抖動(jitter)和時鐘偏斜(sknew)等。時鐘的邊沿變化不可能總是理想的瞬變,它會有一個從高到低或者從低到高的變化過程,實際的情況抽象出來就如圖3所示,時鐘信號邊沿變化的不確定時間稱之為時鐘偏斜(clock skew)。再回到之前定義的建立時間和保持時間,嚴格的說,建立時間就應該是Tsu+T1,而保持時間就應該是Th+T2。
圖3 時鐘抖動模型
時鐘分析的起點是源寄存器(reg1),終點是目的寄存器(reg2)。時鐘和其他信號的傳輸一樣都會有延時。圖4中,時鐘信號從時鐘源傳輸?shù)皆醇拇嫫鞯难訒r定義為Tc2s,傳輸?shù)侥康募拇嫫鞯难訒r定義為Tc2d,時鐘網(wǎng)絡延時就定義為Tc2d與Tc2s之差,即Tskew=Tc2d-Tc2s。
圖4 時鐘偏斜的寄存器傳輸模型
圖5是時鐘偏斜模型的波形表示。
圖5 時鐘偏斜的波形圖
clk是源時鐘,可以認為是一個理想的時鐘模型。clk_1是時鐘傳輸?shù)皆醇拇嫫鱮eg1的波形(延時Tc2s),clk_2是時鐘傳輸?shù)侥康募拇嫫鱮eg2的波形(延時Tc2d)。data_1是數(shù)據(jù)在源寄存器reg1的傳輸波形,data_2是數(shù)據(jù)在目的寄存器reg2的傳輸波形。
圖6 數(shù)據(jù)與時鐘關系
原文標題:時鐘相關概念
文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
責任編輯:haq
-
FPGA
+關注
關注
1630文章
21798瀏覽量
606038 -
數(shù)據(jù)
+關注
關注
8文章
7145瀏覽量
89584 -
時鐘
+關注
關注
11文章
1747瀏覽量
131803
原文標題:時鐘相關概念
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關推薦
如果用FPGA采集AD1672,如何保障FPGA時鐘同1672時鐘一致?
ADS58C48的輸出給FPGA的時鐘怎樣產(chǎn)生的,是只要有輸入時鐘,就有輸出時鐘嗎?
DAC5675用外部時鐘,數(shù)據(jù)FPGA給,FPGA不用采集時鐘不同步發(fā)數(shù)據(jù)可以嗎?
請問LMK05318BEVM如何實現(xiàn)輸入和輸出時鐘的相位同步?
時鐘抖動和時鐘偏移的區(qū)別
FPGA如何消除時鐘抖動
淺談如何克服FPGA I/O引腳分配挑戰(zhàn)
FPGA 高級設計:時序分析和收斂
RTC實時時鐘的基本概念和工作原理
FPGA開發(fā)過程中配置全局時鐘需要注意哪些問題
FPGA的時鐘電路結(jié)構(gòu)原理
![<b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>電路結(jié)構(gòu)原理](https://file1.elecfans.com/web2/M00/DA/1E/wKgaomYp43GANYEHAAAKcqxi5TI016.png)
評論