那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MOS管及簡單CMOS邏輯電平電路

GReq_mcu168 ? 來源:玩轉單片機 ? 作者:玩轉單片機 ? 2021-01-20 17:40 ? 次閱讀

現代單片機主要是采用CMOS工藝制成的。

01 MOS管

MOS管又分為兩種類型:N型和P型。

如下圖所示:

89ed0f66-44b4-11eb-8b86-12bb97331649.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導通,柵極2上要加高電平。

對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機中,N型管與P型管往往是成對出現的。同時出現的這兩個CMOS管,任何時候,只要一只導通,另一只則不導通(即“截止”或“關斷”),所以稱為“互補型CMOS管”。

02 CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。 高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD) 低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。 +1.5V~+3.5V應看作不確定電平。在硬件設計中要避免出現不確定電平。 近年來,隨著亞微米技術的發展,單片機的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應用中,VDD為2.7V,甚至1.8V的單片機也已經出現。將來電源電壓還會繼續下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規律仍然是適用的。

03 非門

8a35f456-44b4-11eb-8b86-12bb97331649.jpg

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

A端為高電平時,P型管截止,N型管導通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時,P型管導通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

04 與非門

8a74602e-44b4-11eb-8b86-12bb97331649.jpg

與非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、3管導通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

05 或非門

8ac0705e-44b4-11eb-8b86-12bb97331649.jpg

或非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、4管導通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實現“與”、“或”功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,“與”門實際上比“與非”門復雜,延遲時間也長些,這一點在電路設計中要注意。

06 三態門

8b843a66-44b4-11eb-8b86-12bb97331649.jpg

三態門的工作原理:

當控制端C為“1”時,N型管3導通,同時,C端電平通過反向器后成為低電平,使P型管4導通,輸入端A的電平狀況可以通過3、4管到達輸出端B。

當控制端C為“0”時,3、4管都截止,輸入端A的電平狀況無法到達輸出端B,輸出端B呈現高電阻的狀態,稱為“高阻態”。

這個器件也稱作“帶控制端的傳輸門”。帶有一定驅動能力的三態門也稱作“緩沖器”,邏輯符號是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達式上都可以看出,把“0”和“1”換個位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關系,對于“0”有效的信號是“或非”關系。

上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關系,即對“1”(高電平)有效而言。而單片機中的多數控制信號是按照負有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時具有字符標明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

8be8940c-44b4-11eb-8b86-12bb97331649.jpg

07 組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關等。

組合邏輯電路的實現可以使用現成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實現。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5735

    瀏覽量

    236094
  • 單片機
    +關注

    關注

    6043

    文章

    44621

    瀏覽量

    638567
  • 高電平
    +關注

    關注

    6

    文章

    154

    瀏覽量

    21499

原文標題:5分鐘弄懂!MOS管及簡單CMOS邏輯電平電路

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    使用TTL電平時的常見問題

    問題 問題描述: 在不同TTL電路或TTL與CMOS電路之間進行接口時,可能會出現電平不兼容的問題。 解決方案: 使用電平轉換器或
    的頭像 發表于 01-16 10:31 ?146次閱讀

    TTL電平CMOS電平的區別是什么

    在數字電子領域,邏輯電路的設計和實現是構建復雜電子系統的基礎。TTL和CMOS是兩種廣泛使用的邏輯電路技術,它們各自有著獨特的優勢和局限性。 1. 電平標準 TTL
    的頭像 發表于 01-16 09:43 ?178次閱讀

    如何優化CMOS邏輯IC的性能

    在上期的芝識課堂中,我們介紹了一部分CMOS邏輯IC設計的常見問題以及處理辦法。本期課堂將繼續探討如何優化CMOS邏輯IC的性能,特別是負載電容連接技巧和功耗計算,這些因素對于
    的頭像 發表于 12-24 18:12 ?787次閱讀
    如何優化<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC的性能

    什么是TTL邏輯電路 TTL與CMOS的區別和優缺點

    在數字電子學中,TTL和CMOS是兩種基本的邏輯電路技術。它們各自有著獨特的特點和應用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數字
    的頭像 發表于 11-18 10:26 ?1795次閱讀

    簡單認識邏輯電路的用途

    在數字電子的世界里,每一個決策、每一條指令、每一次數據處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
    的頭像 發表于 11-01 15:44 ?386次閱讀

    電平輸入和低電平輸入是什么意思

    在現代電子系統中,數字電路扮演著至關重要的角色。這些電路處理的是二進制信號,即由邏輯“1”和邏輯“0”組成的信號。這些邏輯狀態通常通過電壓水
    的頭像 發表于 10-17 14:56 ?3215次閱讀

    什么是CMOS電平接口 設計時注意事項有哪些

    CMOS(互補金屬氧化物半導體)電平接口,作為電子電路設計中的一種重要接口類型,其獨特的半導體特性和廣泛的應用場景使得我們對其并不陌生。下面將為大家介紹CMOS
    的頭像 發表于 09-30 17:03 ?468次閱讀

    邏輯電平輸出是什么意思

    邏輯電平輸出是數字電路中的一個重要概念,它涉及到數字信號的表示和傳輸。在數字電路中,邏輯電平通常
    的頭像 發表于 09-20 17:32 ?772次閱讀

    低壓MOS在多電平逆變器上的應用

    電平逆變器的應用推薦低壓MOS系列,產品穩定,性能可靠,滿足惡劣環境工況下使用
    的頭像 發表于 05-09 10:58 ?511次閱讀
    低壓<b class='flag-5'>MOS</b>在多<b class='flag-5'>電平</b>逆變器上的應用

    單電源反向器閘 CMOS 邏輯電平位移器SN74LV1T04數據表

    電子發燒友網站提供《單電源反向器閘 CMOS 邏輯電平位移器SN74LV1T04數據表.pdf》資料免費下載
    發表于 04-28 10:51 ?0次下載
    單電源反向器閘 <b class='flag-5'>CMOS</b> <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>位移器SN74LV1T04數據表

    如何利用MOS管進行單、雙向電平轉換?

    MOS電平轉換
    微碧半導體VBsemi
    發布于 :2024年04月12日 17:32:58

    cmos或非門電路與ttl或非門電路邏輯功能

    本文就CMOS或非門電路和TTL或非門電路邏輯功能進行了詳細講解。首先介紹了CMOS和TTL兩種電路
    的頭像 發表于 02-22 11:19 ?3796次閱讀

    CMOS電路什么輸入為高電平 cmos電路輸出電平判斷

    CMOS(Complementary Metal-Oxide-Semiconductor)電路是一種常見的電子邏輯電路技術,由一個PMOS(P型金屬氧化物半導體)和一個NMOS(N型
    的頭像 發表于 02-22 11:12 ?5158次閱讀

    cmos電平與ttl電平如何轉換 怎么判斷ttl電路高低電平

    CMOS電平一般分為邏輯電平(High Level)和邏輯電平(Low Level)。
    的頭像 發表于 02-22 11:10 ?3869次閱讀

    雙向邏輯電平轉換器電路圖分享

    雙向邏輯電平轉換器是一種電子器件,用于在不同電壓邏輯電平之間進行轉換。它可以將一個邏輯電平轉換為
    的頭像 發表于 02-19 16:54 ?3658次閱讀
    雙向<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>轉換器<b class='flag-5'>電路</b>圖分享
    铁力市| 澳门百家乐官网赌钱| 百家乐官网图形的秘密破解| 全讯网百家乐的玩法技巧和规则 | 大发888娱乐场18| 金沙百家乐官网娱乐城场| 百家乐官网路技巧| 金百家乐的玩法技巧和规则| 威海市| 百家乐真钱电玩| 大发888 官方| 百家乐知道| 皇室百家乐官网娱乐城| 百家乐下对子的概率| 六合彩查询| 娱乐城百家乐官网的玩法技巧和规则 | 网上现金百家乐| 乐宝百家乐游戏| TT娱乐城娱乐,| 百家乐官网骗局视频| 大发888娱乐在线客服| 百家乐官网赌机厂家| 百家乐赢钱皇冠| 卡迪拉娱乐| 百家乐官网庄闲桌| 飞七棋牌游戏下载| 综合百家乐官网博彩论坛| 大发888在线下载| 属猪的人做生意摆放什么聚财| 大发888娱乐城送钱| 百家乐官网折叠桌| 名仕百家乐的玩法技巧和规则| 澳门百家乐官网免费开户| 百家乐如何打轮盘| 网上百家乐官网怎么破解| 百家乐玩揽法大全| 百家乐官网平投注法| 威尼斯人娱乐城动态| 成都百家乐官网牌具| 百家乐详解| 大发百家乐现金|