那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado的XDC設(shè)置輸出延時問題

電子工程師 ? 來源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-06-09 17:28 ? 次閱讀

Vivado 的XDC設(shè)置輸出延時

Vivado 的XDC設(shè)置輸出延時,用于輸出伴隨時鐘和數(shù)據(jù)的,數(shù)據(jù)是由系統(tǒng)時鐘125M驅(qū)動,伴隨時鐘是由125M經(jīng)過Pll相位移動-90度。

設(shè)置輸出時鐘時,參考時鐘選擇相移的那個,發(fā)現(xiàn)不起作用,沒有路徑。

如果選擇系統(tǒng)時鐘,分析后是系統(tǒng)時鐘的最大最小延時,沒有相位移動后的信息,這是什么問題?

伴隨時鐘創(chuàng)建的Create_generated_clock中的Set_output_delay如下:

1f6a0dfe-c576-11eb-9e57-12bb97331649.png

Txc1 是鎖相環(huán)移動相位后直接送到輸出管腳,Rxc1是驅(qū)動數(shù)據(jù)的。

數(shù)據(jù)輸出路徑以及對應(yīng)的Clock的連接Schematic截圖

Txc是Rx經(jīng)過鎖相環(huán)再經(jīng)過oddr生成的

數(shù)據(jù)輸出是Rxc驅(qū)動Oddr打出來的

軟件認(rèn)為這個時鐘沒有路徑,這個問題在ISE上也遇到過,軟件時鐘始終不認(rèn)伴隨時鐘

A1

ISE約束和Vivado的約束用法不同,Create_generated_clock的source指定的net是哪一段,改為用get_pins指定的ODDR的C pin試試。Report_clocks結(jié)果查一下你的clock約束都生效了嗎?

Q2

指定Obuf的O管腳和Edit Constraints重新編輯后,約束成功了,請問原因是什么?create_generated_clock在set_output_delay約束的簽名,有時候把鎖相環(huán)輸出的bufg改成no buffer但是生成的網(wǎng)表里仍然有,關(guān)閉再打開就沒了,但時序分析路徑卻有這個bug。

A2

是不是synthesized design沒有reload?如果synthesized design 已經(jīng)是打開的情況下,修改設(shè)計重新synthesize,已經(jīng)打開的synthesized design會提示需要reload,否則是修改之前的結(jié)果

如果發(fā)生約束沒有約束上的問題,可以查一下messages窗口里的critical warning或warning,看是否有提到關(guān)于這條約束的問題。

也可以在synthesized design或者implemented design的tcl console里,report_timing用-from -to指定路徑起始點(diǎn)來report下相應(yīng)path看是如何分析的,可以從分析結(jié)果看下是path不存在還是約束有問題。

如果用edit constraints重新編輯并保存就好了,很可能是原來手寫的約束哪里有問題

原文標(biāo)題:本周一問 | Vivado 的XDC設(shè)置輸出延時

文章出處:【微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2171

    瀏覽量

    122145
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    815

    瀏覽量

    66892

原文標(biāo)題:本周一問 | Vivado 的XDC設(shè)置輸出延時

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯仿真

    VIVADO的調(diào)試窗口IAL監(jiān)測到AFE5816輸出電壓大了一倍,怎么解決?

    公式:20Log(輸出/輸入)=10db,計算的理論輸出的峰峰值電壓應(yīng)該是316mVpp,但是用VIVADO的調(diào)試窗口IAL監(jiān)測到輸出正弦波的電壓的峰峰值是620mvPP左右,大了1倍
    發(fā)表于 12-04 08:00

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?278次閱讀
    U50的AMD <b class='flag-5'>Vivado</b> Design Tool flow<b class='flag-5'>設(shè)置</b>

    每次Vivado編譯的結(jié)果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結(jié)果都一樣嗎? 在AMD官網(wǎng)上,有這樣一個帖子: Are Vivado results repeatable for identical
    的頭像 發(fā)表于 11-11 11:23 ?571次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結(jié)果都一樣嗎

    Vivado使用小技巧

    有時我們對時序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對應(yīng)的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?436次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    使用XDC工具創(chuàng)建TMS320DM6446音頻編碼示例

    電子發(fā)燒友網(wǎng)站提供《使用XDC工具創(chuàng)建TMS320DM6446音頻編碼示例.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:18 ?0次下載
    使用<b class='flag-5'>XDC</b>工具創(chuàng)建TMS320DM6446音頻編碼示例

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?1076次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?1571次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    延時開關(guān)接線技巧與注意事項(xiàng)有哪些

    延時開關(guān)的接線技巧與注意事項(xiàng)是確保延時開關(guān)正確安裝和穩(wěn)定運(yùn)行的關(guān)鍵。 一、延時開關(guān)接線技巧 1. 理解延時開關(guān)的基本結(jié)構(gòu) 延時開關(guān)通常包含多
    的頭像 發(fā)表于 08-19 15:54 ?1114次閱讀

    延時開關(guān)怎么調(diào)時間長短

    輸出端、延時控制電路和執(zhí)行機(jī)構(gòu)等部分組成。輸入端接收外部信號,如電源、開關(guān)信號等;輸出端控制被控設(shè)備的開關(guān);延時控制電路負(fù)責(zé)設(shè)定和控制延時
    的頭像 發(fā)表于 08-19 15:46 ?2162次閱讀

    延時開關(guān)上l和a是什么意思

    的基本概念 1.1 延時開關(guān)的定義 延時開關(guān)是一種具有延時功能的電子控制元件,它可以根據(jù)設(shè)定的時間參數(shù),在電路中實(shí)現(xiàn)自動控制。當(dāng)輸入信號達(dá)到設(shè)定條件時,延時開關(guān)會在一定的
    的頭像 發(fā)表于 08-19 15:45 ?6853次閱讀

    延時繼電器工作原理及應(yīng)用實(shí)例

    、順序控制以及各種延時功能,確保設(shè)備按照預(yù)定的時間程序運(yùn)行。以下是延時繼電器的工作原理的詳細(xì)說明: 延時繼電器的基本結(jié)構(gòu)與類型 延時繼電器通常由以下幾個主要部分構(gòu)成:輸入電路、
    的頭像 發(fā)表于 06-23 11:54 ?3355次閱讀

    如何設(shè)置三菱變頻器的輸出輸入頻率

    三菱變頻器作為工業(yè)控制領(lǐng)域的重要設(shè)備,其輸出輸入頻率的設(shè)置對于設(shè)備的正常運(yùn)行和效率提升具有至關(guān)重要的作用。本文將詳細(xì)介紹如何設(shè)置三菱變頻器的輸出輸入頻率,并圍繞這一主題展開詳細(xì)論述,以
    的頭像 發(fā)表于 06-15 15:23 ?2809次閱讀

    Vivado編譯常見錯誤與關(guān)鍵警告梳理與解析

    Xilinx Vivado開發(fā)環(huán)境編譯HDL時,對時鐘信號設(shè)置了編譯規(guī)則,如果時鐘由于硬件設(shè)計原因分配到了普通IO上,而非_SRCC或者_(dá)MRCC專用時鐘管腳上時,編譯器就會提示錯誤。
    的頭像 發(fā)表于 04-15 11:38 ?6080次閱讀

    詳解Vivado非工程模式的精細(xì)設(shè)計過程

    設(shè)置設(shè)計的輸出路徑,設(shè)置設(shè)計輸出路徑的步驟如下所示。 第一步:如圖4.3所示,在“Vivado%”提示符后輸入命令“set outputD
    發(fā)表于 04-03 09:34 ?1924次閱讀
    詳解<b class='flag-5'>Vivado</b>非工程模式的精細(xì)設(shè)計過程
    澳门百家乐官网网址| 威尼斯人娱乐城注册| 真人百家乐官网开户须知| 百家乐游戏作弊| 百家乐官网的桌布| 大发888bet游戏平台| 娱乐城百家乐高手| 百家乐官网台布兄弟| 威尼斯人娱乐城反水| 澳门档百家乐官网的玩法技巧和规则| tt娱乐城官网| 澳门百家乐网址多少| 百家乐官网赌机破解| 最好的棋牌游戏| 百家乐园游戏77sonci...| 百家乐官网高额投注| 亿酷棋牌世界 完整版官方免费下载| 有百家乐的棋牌游戏| 百家乐官网桌台布| 大发888娱乐城下载| 百家乐平注法技巧| 百家乐官网牌路分析仪| 博彩技巧| 游艇会百家乐的玩法技巧和规则| 金博士百家乐官网的玩法技巧和规则| 静安区| 大发888为什么打不开| 八卦24山叫什么意思是什么| 大发888百家乐| 百家乐轮盘技巧| 骰子百家乐官网的玩法技巧和规则 | 百家乐官网龙虎的投注法| 网上现金棋牌游戏| 百家乐大轮转| 百家乐官网技巧看| 百家乐官网游戏补牌规则| 六合彩现场开奖| 免费百家乐预测工具| 百家乐最常见的路子| 百家乐官网记算| 百家乐官网赢利策略|