那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx FPGA的上電模式類型分類

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-03-14 14:02 ? 次閱讀

總結Xilinx FPGA的上電模式可以分為以下4類型:

主模式

從模式

JTAG模式(調試模式)

系統模式(多片配置模式)

主模式

典型的主模式都是加載片外非易失( 斷電不丟數據) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由FPGA內部產生,且FPGA控制整個配置過程。

在主模式下,FPGA上電后,自動將配置數據從相應的外存儲器讀入到SRAM中,實現內部結構映射;主模式根據比特流的位寬又可以分為:串行模式( 單比特流) 和并行模式( 字節寬度比特流) 兩大類。如:主串行模式、主SPI Flash 串行模式、主并行模式等

5e9426e4-a33e-11ec-952b-dac502259ad0.png

從模式

從模式需要外部的主智能終端( 如處理器、微控制器或者DSP等) 將數據下載到FPGA中,其最大的優點就是FPGA 的配置數據可以放在系統的任何存儲部位,包括:Flash、硬盤、網絡,甚至在其余處理器的運行代碼中。

在從模式下,FPGA 作為從屬器件,由相應的控制電路微處理器提供配置所需的時序,實現配置數據的下載。從模式也根據比特流的位寬不同分為串、并模式兩類。

5ea7816c-a33e-11ec-952b-dac502259ad0.png

JTAG模式(調試模式)

JTAG 模式為調試模式,可將PC 中的比特文件流下載到FPGA中,斷電即丟失。賽靈思公司的FPGA芯片具有IEEE 1149.1/1532協議所規定的JTAG接口,只要FPGA上電,不論模式選擇管腳M[2:0] 的電平,都可用采用該配置模式。但是將模式配置管腳設置為JTAG模式,即M[2:0]=3’b101時,FPGA芯片上電后或者PROG_B管腳有低脈沖出現后,只能通過JTAG模式配置。

在JTAG模式中,PC和FPGA通信的時鐘為JTAG接口的TCLK,數據直接從TDI進入FPGA,完成相應功能的配置。

5ebcc69e-a33e-11ec-952b-dac502259ad0.png

系統模式(多片配置模式)

為了解決大規模FPGA的配置問題,賽靈思公司推出了系統級的System ACE(Advanced Configuration Environment) 解決方案。System ACE可在一個系統內,甚至在多個板上,對賽靈思的所有FPGA進行配置,使用Flash存儲卡或微硬盤保存配置數據,通過System ACE控制器把數據配置到FPGA中。

5ed45b4c-a33e-11ec-952b-dac502259ad0.png

附:System ACE的CF(Compact Flash) 模式

System ACE CF存儲設備包括賽靈思的ACE Flash卡或其它廠家的Compact Flash卡以及IBM的微硬盤。Compact Flash卡的容量為32MB~4GB,微硬盤的容量為2GB~6GB,至少可配置數百片FPGA芯片。

System ACE CF控制器提供了存儲單元和FPGA器件之間的接口,PC和存儲器的標準JTAG接口。控制器芯片默認的配置模式也是通過邊界掃描的方式將數據配置到FPGA 鏈中,同樣可由邊界掃描鏈的測試和編程接口來輔助進行系統原形的調試。

5ee61170-a33e-11ec-952b-dac502259ad0.png

原文標題:Xilinx FPGA的上電配置過程——進階篇

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 微控制器
    +關注

    關注

    48

    文章

    7651

    瀏覽量

    152116
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606025
  • Xilinx FPGA
    +關注

    關注

    1

    文章

    29

    瀏覽量

    7211

原文標題:Xilinx FPGA的上電配置過程——進階篇

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    詳解Xilinx FPGA的配置模式(Master/Slave模式,Serial/SelectMAP模式

    本文主要介紹Xilinx FPGA的配置模式
    的頭像 發表于 01-01 10:12 ?2.5w次閱讀
    詳解<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的配置<b class='flag-5'>模式</b>(Master/Slave<b class='flag-5'>模式</b>,Serial/SelectMAP<b class='flag-5'>模式</b>)

    Xilinx FPGA的GTx的參考時鐘

    本文主要介紹Xilinx FPGA的GTx的參考時鐘。下面就從參考時鐘的模式、參考時鐘的選擇等方面進行介紹。
    發表于 09-15 09:14 ?3771次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的GTx的參考時鐘

    FPGA分類

    :基于靜態隨機存取存儲器(SRAM)的FPGA,其配置可以在每次時重新加載。這類FPGA具有較高的靈活性,但功耗較高。 Flash-based
    發表于 01-26 10:09

    基于SRAM的FPGA分類介紹

    。在從模式下,FPGA通過使用外部主設備(如處理器)進行配置。外部配置接口可以是JTAG(邊界掃描)?;贔LASH的FPGA在這種類型FPGA
    發表于 10-27 16:43

    華清遠見FPGA代碼-在XilinxFPGA開發板運行第一個

    華清遠見FPGA代碼-在XilinxFPGA開發板運行第一個FPGA程序
    發表于 10-27 18:07 ?23次下載

    基于TCP/IP通信技術在Xilinx FPGA的實現

    研究了TCP/IP通信協議棧在Xilinx 公司現場可編程門陣列FPGA的實現,介紹了其軟硬件的系統組成   和原理,提出一種不需操作系統的TCP/IP協議棧的高效工作模式,并
    發表于 09-04 09:24 ?9次下載
    基于TCP/IP通信技術在<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b><b class='flag-5'>上</b>的實現

    不同場景的FPGA外圍電路的時序分析與設計

    提出了由于FPGA容量的攀升和配置時間的加長,采用常規設計會導致系統功能失效的觀點。通過詳細描述Xilinx FPGA各種配置方式及其在電路設計中的優缺點,深入分析了FPGA
    發表于 11-22 07:18 ?7514次閱讀
    不同場景的<b class='flag-5'>FPGA</b>外圍電路的<b class='flag-5'>上</b><b class='flag-5'>電</b>時序分析與設計

    FPGA后IO的默認狀態

    在進行FPGA硬件設計時,引腳分配是非常重要的一個環節,特別是在硬件電路上需要與其他芯片通行的引腳。Xilinx FPGA從上之后到正常工作整個過程中各個階段引腳的狀態,會對硬件設計
    發表于 11-28 14:41 ?1.6w次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>上</b><b class='flag-5'>電</b>后IO的默認狀態

    Xilinx FPGA如何通過深度學習圖像分類加速機器學習

    了解Xilinx FPGA如何通過深度學習圖像分類示例來加速重要數據中心工作負載機器學習。該演示可通過Alexnet神經網絡模型加速圖像(從ImageNet獲得)分類。它可通過開源框架
    的頭像 發表于 11-28 06:54 ?3852次閱讀

    Xilinx FPGA之間的25Gbps傳輸數據模式介紹

    在本演示視頻中,請參閱兩個Xilinx FPGA之間以25 Gbps傳輸的數據模式,該模式跨越由Amphenol / FCI PCI Express CEM連接器和跟蹤卡組成的通道。
    的頭像 發表于 11-28 06:53 ?4222次閱讀

    Xilinx FPGA的電源設計詳解

    本篇主要介紹Xilinx FPGA的電源設計,主要包括電源種類、電壓要求、功耗需求,上下時序要求,常見的電源實現方案等。
    發表于 02-17 11:03 ?1.1w次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的電源設計詳解

    xilinx7系列FPGA的7種邏輯代碼配置模式

    今天咱們聊聊xilinx7系列FPGA配置的相關內容。總所周知FPGA后,其工作的邏輯代碼需要從外部寫入
    發表于 10-20 09:02 ?3149次閱讀
    <b class='flag-5'>xilinx</b>7系列<b class='flag-5'>FPGA</b>的7種邏輯代碼配置<b class='flag-5'>模式</b>

    Xilinx FPGA模式的四種類型

    典型的主模式都是加載片外非易失( 斷電不丟數據) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由FPGA內部產生,且FPGA控制整個配置過程。
    發表于 02-15 09:57 ?919次閱讀

    Xilinx FPGA模式的四種類型

    總結Xilinx? FPGA模式可以分為以下4類型: 主
    的頭像 發表于 03-29 14:50 ?1156次閱讀

    XILINX FPGA簡介-型號系列分類參考

    XILINX FPGA簡介-型號系列分類參考 FPGA(Field Programmable Gate Array)是在PAL (可編程陣列邏輯)、GAL(通用陣列邏輯)等可編程器件的
    的頭像 發表于 03-10 16:27 ?1.1w次閱讀
    <b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b>簡介-型號系列<b class='flag-5'>分類</b>參考
    大发888大发888娱乐城| 赌百家乐赢的奥妙| 百家乐官网代理打| 扑克百家乐官网赌器| 视频百家乐官网是真是假| 百家乐官网大小桌布| 好用百家乐官网软件| 易胜博百家乐官网作弊| 网络百家乐官网会作假吗| BB百家乐官网HD| 百家乐官网赌场软件| 南京百家乐官网赌博现场被 | K7百家乐官网的玩法技巧和规则 | 百家乐官网桌面| 百家乐官网怎么做弊| 在线玩百家乐官网的玩法技巧和规则 | 赌博百家乐官网有技巧吗| 百家乐官网押注最高是多少| 杨公风水24山分金| 百家乐输了100万| 百樂坊百家乐的玩法技巧和规则 | 百家乐官网桌布9人| 帝王百家乐官网的玩法技巧和规则 | 晓游棋牌官方下载| 罗定市| 百家乐官网荷官培训| 百家乐下注口诀| 新濠峰百家乐的玩法技巧和规则| 大发888登陆网页| 博野县| 百家乐官网娱乐备用网址| 百家乐怎样概率大| 7位百家乐扑克桌| 建阳市| 百家乐官网园云鼎娱乐平台| 视频百家乐官网赢钱| 百家乐真钱牌九| 百家乐程序开户发| 皇家赌场下载| 钱隆百家乐官网智能| 百家乐金币游戏|