那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何手動(dòng)選擇頻段以縮短PLL鎖定時(shí)間

李明 ? 來源:yvochen ? 作者:yvochen ? 2022-08-09 11:23 ? 次閱讀

ADRF6820是一款高度集成的解調(diào)器和頻率合成器,非常適合用于高級(jí)通信系統(tǒng)。它內(nèi)置一個(gè)寬帶I/Q解調(diào)器、一個(gè)小數(shù)N/整數(shù)N分頻鎖相環(huán)(PLL)以及一個(gè)低相位噪聲多核壓控振蕩器(VCO)。該多核VCO覆蓋2800MHz至5700MHz的基頻范圍。本振(LO)輸出范圍為356.25 MHz至2850 MHz,可使用分頻器(2分頻、4分頻和8分頻)。

每個(gè)VCO內(nèi)核包含多個(gè)重疊子頻段,以覆蓋數(shù)百M(fèi)Hz的頻率范圍。將寄存器0x44中的位0和寄存器0x45中的位7均設(shè)為0,PLL可自動(dòng)執(zhí)行VCO頻段校準(zhǔn)并支持選擇最佳VCO。

PLL鎖定過程包括兩個(gè)步驟:

1.通過內(nèi)部環(huán)路自動(dòng)選擇頻段(粗調(diào))。在寄存器配置期間,PLL首先根據(jù)內(nèi)部環(huán)路進(jìn)行切換和配置。隨后由一個(gè)算法驅(qū)動(dòng)PLL找到正確的VCO頻段。

2.通過外部環(huán)路細(xì)調(diào)。PLL切換到外部環(huán)路。鑒相器和電荷泵配合外部環(huán)路濾波器工作,形成一個(gè)閉環(huán),確保PLL鎖定到所需頻率。校準(zhǔn)大約需要94,208個(gè)鑒頻鑒相器(PFD)周期;對(duì)于一個(gè)30.72 MHz fPFD,這相當(dāng)于3.07 ms。

校準(zhǔn)完成后,PLL的反饋操作使VCO鎖定于正確的頻率。鎖定速度取決于非線性周跳行為。PLL總鎖定時(shí)間包括兩個(gè)部分:VCO頻段校準(zhǔn)時(shí)間和PLL周跳時(shí)間。VCO頻段校準(zhǔn)時(shí)間僅取決于PFD頻率;PFD頻率越高,鎖定時(shí)間越短。PLL周跳時(shí)間由所實(shí)現(xiàn)的環(huán)路帶寬決定。當(dāng)環(huán)路帶寬比PFD頻率窄時(shí),小數(shù)N分頻/整數(shù)N分頻頻率合成器就會(huì)發(fā)生周跳。PFD輸入端的相位誤差積累過快,PLL來不及校正,電荷泵暫時(shí)沿錯(cuò)誤方向吸入電荷,使鎖定時(shí)間急劇縮短。如果PFD頻率與環(huán)路帶寬的比值提高,周跳也會(huì)增加;對(duì)于給定PFD周期,提高環(huán)路帶寬會(huì)縮短周跳時(shí)間。

因此,當(dāng)使用自動(dòng)校準(zhǔn)模式時(shí),總鎖定時(shí)間對(duì)某些應(yīng)用來說可能太長(zhǎng)。本應(yīng)用筆記提出一種通過手動(dòng)選擇頻段來顯著縮短鎖定時(shí)間的方案,步驟如下:

1.按照表1所示的寄存器初始化序列使器件上電。默認(rèn)情況下,芯片以自動(dòng)頻段校準(zhǔn)模式工作。根據(jù)所需的LO頻率設(shè)置寄存器0x02、寄存器0x03和寄存器0x04。

表1.寄存器初始化序列

寄存器
0x00 0xfeff
0x01 0x0041
0x02 0x0003
0x03 0x0020
0x04 0x0000
0x10 0x0c26
0x20 0x000a
0x21 0x0082
0x22 0x0800
0x23 0x0002
0x30 0x1106
0x31 0x0900
0x32 0x0000
0x33 0x0a00
0x34 0x0010
0x40 0x000e
0x42 0x0000
0x43 0x0002
0x45 0x0000
0x49 0x000f
0x02 0x0000
0x03 0x0000
0x04 0x16bd

2.讀取鎖定檢測(cè)(LD)狀態(tài)位。若LD為1,表明VCO已鎖定。

3.通過串行外設(shè)接口(SPI)回讀寄存器0x46的位[5:0]。假設(shè)其值為A,將系統(tǒng)中所有需要的LO頻率對(duì)應(yīng)的寄存器值保存到EEPROM。由此便可確定頻率和相關(guān)寄存器值的表格(參見表2)。

表2.查找表

頻率點(diǎn) 寄存器0x46
f1 A
f2 B

4.為縮短LD時(shí)間,將ADRF6820置于手動(dòng)頻段選擇模式,并用第3步收集到的數(shù)據(jù)手動(dòng)編程。手動(dòng)編程步驟如下:

a)將寄存器0x44設(shè)置為0x0001:禁用頻段選擇算法。

b)將寄存器0x45的位7設(shè)為1,從而將VCO頻段源設(shè)為已保存的頻段信息,而不是來自頻段計(jì)算算法。用第3步記錄的寄存器值設(shè)置寄存器0x45中的位[6:0]。

c)通過寄存器0x22的位[2:0]選擇適當(dāng)?shù)腣CO頻率范圍(參見表3)。

表3.VCO頻率范圍

LO選擇 VCO頻率范圍(MHz) VCO_SEL(寄存器0x22的位[2:0])
內(nèi)部VCO 2850至3500 011
3500至4020 010
4020至4600 001
4600至5700 000

d)根據(jù)所需頻率更新寄存器0x02、寄存器0x03和寄存器0x04。寄存器0x02設(shè)置分頻器INT值,即VCO頻率/PFD的整數(shù)部分;寄存器0x03設(shè)置分頻器FRAC值,即(VCO頻率/PFD ? INT) × MOD;寄存器0x04設(shè)置分頻器MOD值,即PFD/頻率分辨率。

e)監(jiān)視LD以檢查頻率是否鎖定。例如,PFD = 30.72 MHz且LO = 1600 MHz。

表4.手動(dòng)頻段校準(zhǔn)寄存器序列

寄存器 描述
0x46 0x0032 讀取頻段校準(zhǔn)值;LO = 1600 MHz的頻段校準(zhǔn)值
0x44 0x0001 禁用頻段選擇算法
0x45 0x00b2 將寄存器0x45的位7設(shè)為1以禁用自動(dòng)校準(zhǔn),并迫使VCO使用所設(shè)置的頻段值;位[6:0]必須載入之前記錄的值
0x22 0x2A03 選擇適當(dāng)?shù)腣CO
0x02 0x0034 INT
0x03 0x0066 FRAC
0x04 0x04cd MOD

圖1和圖2分別顯示了自動(dòng)頻段校準(zhǔn)模式和手動(dòng)頻段校準(zhǔn)模式下的鎖定檢測(cè)時(shí)間。圖2中,線1(鎖定檢測(cè))上的高電平表示PLL已鎖定。線2 (LE)代表LE引腳,是一個(gè)觸發(fā)信號(hào)。注意:鎖定檢測(cè)時(shí)間必須從低到高讀取。

自動(dòng)頻段校準(zhǔn)模式下,鎖定時(shí)間約為4.5 ms;手動(dòng)頻段校準(zhǔn)模式下,鎖定時(shí)間約為360μs。數(shù)據(jù)的測(cè)量條件為20 kHz環(huán)路濾波器帶寬和250 μA電荷泵電流配置。

pIYBAF9NwICAYwZOAADhjmucjPA551.jpg

圖1.自動(dòng)頻段校準(zhǔn)模式下的鎖定時(shí)間,用信號(hào)源分析儀測(cè)試

pIYBAF9NwICAVWL5AAC35RAEO5M652.jpg

圖2.手動(dòng)頻段校準(zhǔn)模式下的鎖定時(shí)間,用示波器測(cè)試

結(jié)論

利用手動(dòng)頻段選擇,鎖定時(shí)間從典型值4.5 ms縮短到典型值360μs。對(duì)于每個(gè)頻率,首先利用自動(dòng)頻段選擇確定最佳頻段值并予以保存。因?yàn)樽罴杨l段值隨器件而異,因此須對(duì)每個(gè)ADRF6820執(zhí)行該程序。VCO頻段無需因?yàn)闇囟茸兓隆?/p>

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    447

    瀏覽量

    50074
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    781

    瀏覽量

    135332
  • VCO
    VCO
    +關(guān)注

    關(guān)注

    13

    文章

    190

    瀏覽量

    69345
  • ADRF6820
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    4317
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高度集成的解調(diào)器和頻率合成器設(shè)計(jì)案例

    利用手動(dòng)頻段選擇鎖定時(shí)間可從典型值 4.5 ms 縮短到典型值 360 s。 本文高度集成的
    的頭像 發(fā)表于 06-13 09:33 ?4563次閱讀
    高度集成的解調(diào)器和頻率合成器設(shè)計(jì)案例

    如何手動(dòng)選擇頻段縮短PLL鎖定時(shí)間

    按照上述步驟校準(zhǔn)完成后,PLL 的反饋操作使 VCO 鎖定于正確的頻率。鎖定速度取決于非線性周跳行為。PLL鎖定時(shí)間包括兩個(gè)部分:VCO
    的頭像 發(fā)表于 05-18 08:35 ?5624次閱讀
    如何<b class='flag-5'>手動(dòng)</b><b class='flag-5'>選擇</b><b class='flag-5'>頻段</b><b class='flag-5'>以</b><b class='flag-5'>縮短</b><b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>

    一種通過手動(dòng)選擇頻段來顯著縮短鎖定時(shí)間的方案

    本文高度集成的解調(diào)器和頻率合成器 ADRF6820 為例,告訴大家如何手動(dòng)選擇頻段縮短
    的頭像 發(fā)表于 05-22 09:00 ?5121次閱讀
    一種通過<b class='flag-5'>手動(dòng)</b><b class='flag-5'>選擇</b><b class='flag-5'>頻段</b>來顯著<b class='flag-5'>縮短</b><b class='flag-5'>鎖定時(shí)間</b>的方案

    手動(dòng)選擇頻段縮短PLL鎖定時(shí)間

    使用自動(dòng)校準(zhǔn)模式時(shí),總鎖定時(shí)間對(duì)某些應(yīng)用來說可能太長(zhǎng)。 本應(yīng)用筆記提出一種通過手動(dòng)選擇頻段來顯著縮短鎖定
    發(fā)表于 06-21 09:53 ?4863次閱讀
    <b class='flag-5'>手動(dòng)</b><b class='flag-5'>選擇</b><b class='flag-5'>頻段</b><b class='flag-5'>以</b><b class='flag-5'>縮短</b><b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>

    ADI 2018年4月最新中文資料匯總

    需要哪款資料,請(qǐng)移步至 https://ezchina.analog.com/thread/18148 取走解決方案:ADI 鋰離子電池測(cè)試設(shè)備解決方案應(yīng)用筆記:手動(dòng)選擇頻段
    發(fā)表于 04-29 11:18

    如何手動(dòng)選擇頻段縮短PLL鎖定時(shí)間

    利用手動(dòng)頻段選擇鎖定時(shí)間可從典型值4.5 ms 縮短到典型值360 μs。本文高度集成的解調(diào)
    發(fā)表于 08-04 15:00

    請(qǐng)問手動(dòng)選擇頻段如何縮短PLL鎖定時(shí)間PLL鎖定過程流程是什么

    PFD頻率與環(huán)路帶寬的比值提高,周跳也會(huì)增加;對(duì)于給定PFD周期,提高環(huán)路帶寬會(huì)縮短周跳時(shí)間。因此,當(dāng)使用自動(dòng)校準(zhǔn)模式時(shí),總鎖定時(shí)間對(duì)某些應(yīng)用來說可能太長(zhǎng)。本應(yīng)用筆記提出一種通過手動(dòng)
    發(fā)表于 10-31 10:16

    PLL鎖定時(shí)間從4.5ms縮短到360μs的手動(dòng)方法

    你知道嗎?利用手動(dòng)頻段選擇鎖定時(shí)間可從典型值 4.5 ms 縮短到典型值 360 μs。本文
    發(fā)表于 11-01 10:42

    如何手動(dòng)縮短PLL鎖定時(shí)間

    如何手動(dòng)縮短PLL鎖定時(shí)間?你知道嗎?利用手動(dòng)頻段選擇
    發(fā)表于 07-31 07:54

    通過手動(dòng)選擇頻段縮短鎖定時(shí)間的方案

    手動(dòng)選擇頻段縮短 PLL 鎖定時(shí)間——ADRF68
    發(fā)表于 01-21 06:24

    詳解PLL鎖定時(shí)間精確測(cè)量

    當(dāng)PLL參考時(shí)鐘和PLL反饋時(shí)鐘的頻率和相位相匹配時(shí),PLL則被稱為是鎖定狀態(tài)。達(dá)到鎖定狀態(tài)所需的時(shí)間
    發(fā)表于 03-14 15:17 ?7167次閱讀
    詳解<b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>精確測(cè)量

    如何將PLL鎖定時(shí)間從4.5毫秒縮短到360微秒

    你知道嗎?利用手動(dòng)頻段選擇鎖定時(shí)間可從典型值4.5 ms 縮短到典型值360 μs。本文高度
    發(fā)表于 10-16 10:43 ?0次下載
    如何將<b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>從4.5毫秒<b class='flag-5'>縮短</b>到360微秒

    如何手動(dòng)選擇頻段縮短PLL鎖定時(shí)間

    本文高度集成的解調(diào)器和頻率合成器 ADRF6820 為例,告訴大家如何手動(dòng)選擇頻段縮短
    的頭像 發(fā)表于 09-01 11:34 ?3469次閱讀
    如何<b class='flag-5'>手動(dòng)</b><b class='flag-5'>選擇</b><b class='flag-5'>頻段</b><b class='flag-5'>以</b><b class='flag-5'>縮短</b><b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>

    pll鎖定時(shí)間按照頻率精度多少來計(jì)算

    pll鎖定時(shí)間按照頻率精度多少來計(jì)算? PLL鎖定時(shí)間是指當(dāng)PLL嘗試將輸出頻率與輸入頻率相匹配時(shí)所需的
    的頭像 發(fā)表于 09-02 15:12 ?1718次閱讀

    AN-1390:手動(dòng)選擇頻段縮短PLL鎖定時(shí)間

    電子發(fā)燒友網(wǎng)站提供《AN-1390:手動(dòng)選擇頻段縮短PLL
    發(fā)表于 01-13 13:59 ?0次下載
    AN-1390:<b class='flag-5'>手動(dòng)</b><b class='flag-5'>選擇</b><b class='flag-5'>頻段</b><b class='flag-5'>以</b><b class='flag-5'>縮短</b><b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>
    威尼斯人娱乐城博彩| 申博太阳城官方网站| 免费百家乐官网倍投工具| 百家乐官网软件骗人吗| 青岛棋牌英雄| 玩百家乐免费| 百家乐官网园qq群| 百家乐官网足球投注网哪个平台网址测速最好 | 大发888为什么打不开| 水晶百家乐筹码| 百家乐官网九| 百家乐官网最佳注码法| 太阳城百家乐官网币| 娱乐城申请送奖金| 水果机遥控| 跨国际百家乐的玩法技巧和规则 | 百家乐博弈之赢者理论| 百家乐庄闲最佳打法| 英皇百家乐官网的玩法技巧和规则| 百家乐官网是多少个庄闲| 超级皇冠网分布图| 大发888登陆| 百家乐博彩免费体验金3| 24山水口吉凶图| 哪里有百家乐官网游戏下载| 百家乐官网去澳门| 百家乐官网微心打法| 皇冠投注平台| 娱乐城在线| 全讯网导航| 百家乐博百家乐的玩法技巧和规则 | 金赞百家乐的玩法技巧和规则| 真人百家乐视频赌博| 百家乐是否有路子| 百家乐官网网开服表| 布加迪百家乐官网的玩法技巧和规则| 百家乐官网赌博公司| 百家乐官网视频看不到| 五原县| 鱼台县| 真钱百家乐|