那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

抑制信號反射等電路設計技巧

電子工程師 ? 來源:單片機與嵌入式 ? 作者:單片機與嵌入式 ? 2022-08-08 15:22 ? 次閱讀

信號反射現象

信號傳輸過程中感受到阻抗的變化,就會發生信號的反射。這個信號可能是驅動端發出的信號,也可能是遠端反射回來的反射信號。根據反射系數的公式,當信號感受到阻抗變小,就會發生負反射,反射的負電壓會使信號產生下沖。信號在驅動端和遠端負載之間多次反射,其結果就是信號振鈴。大多數芯片的輸出阻抗都很低,如果輸出阻抗小于PCB走線的特性阻抗,那么在沒有源端端接的情況下,必然產生信號振鈴。關于阻抗匹配,可以參考此文:如何進行阻抗匹配?

什么是過沖(overshoot):過沖就是第一個峰值或谷值超過設定電壓——對于上升沿是指最高電壓而對于下降沿是指最低電壓。

什么是下沖(undershoot):下沖是指下一個谷值或峰值。過分的過沖能夠引起保護二極管工作,導致過早地失效。過分的下沖能夠引起假的時鐘或數據錯誤(誤作)。

fbc004e4-16be-11ed-ba43-dac502259ad0.png

過沖非常相關的是振鈴,它緊隨過沖發生,信號會跌落到低于穩態值,然后可能會反彈到高于穩態,這個過程可能持續一段時間,直到穩定接近于穩態。振鈴持續的時間也叫做安定時間。振蕩(ringing)和環繞振蕩(rounding)的現象是反復出現過沖和下沖。

fbd2dcae-16be-11ed-ba43-dac502259ad0.jpg

抑制信號反射等電路設計技巧

如果時鐘信號鏈路比較長,為了解決信號反射問題,會在時鐘輸出信號上串接一個比如22或者33歐姆的小電阻。

fbe00596-16be-11ed-ba43-dac502259ad0.png

而且隨著電阻的加大,振鈴會消失,然而信號上升沿不再那么陡峭了,串聯電阻是為了減小反射波,避免反射波疊加引起過沖。

這個解決方法叫阻抗匹配,阻抗在信號完整性問題中占據著極其重要的地位。

fbeff4f6-16be-11ed-ba43-dac502259ad0.png

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路設計
    +關注

    關注

    6677

    文章

    2465

    瀏覽量

    205349
  • 阻抗匹配
    +關注

    關注

    14

    文章

    354

    瀏覽量

    30894
  • 信號反射
    +關注

    關注

    0

    文章

    16

    瀏覽量

    10506

原文標題:信號反射問題與相關電路設計技巧

文章出處:【微信號:ARM與嵌入式,微信公眾號:ARM與嵌入式】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    信號反射問題與相關電路設計技巧

    信號傳輸過程中感受到阻抗的變化,就會發生信號反射。這個信號可能是驅動端發出的信號,也可能是遠端反射
    的頭像 發表于 04-17 10:24 ?1875次閱讀

    詳細分析信號反射產生的機理和現象

    高速數字信號反射是影響現代數字電路設計的重要因素之一 嚴重的反射將破壞信號完整性,并引起過沖現象,從而出現錯誤的數字邏輯和毀壞器件。
    的頭像 發表于 09-25 15:10 ?3.7w次閱讀
    詳細分析<b class='flag-5'>信號</b><b class='flag-5'>反射</b>產生的機理和現象

    基于 XD08M3232 接近感應單片機的背景抑制光電開關設計與應用

    核心原理是利用 XD08M3232 單片機對反射信號進行處理。通過特殊的算法和電路設計,能夠區分目標物體反射光與背景反射光的差異。一般來說
    發表于 12-16 18:56

    高速電路設計反射和串擾的形成原因是什么

    高速PCB設計中的信號完整性概念以及破壞信號完整性的原因高速電路設計反射和串擾的形成原因
    發表于 04-27 06:57

    在設計PCB的時候如何抑制反射干擾?

      在設計PCB的時候如何抑制反射干擾?  為了抑制出現在印制線條終端的反射干擾,除了特殊的需要之外,應該盡可能的縮短印制線的長度以及采用慢速電路
    發表于 04-10 15:09

    數字電路設計信號完整性問題探討

    文章介紹了數字電路設計中的信號完整性問題, 探討了振鈴、邊沿畸變、反射、地彈、串擾和抖動各種信號完整性問題的成因和
    發表于 09-07 16:14 ?104次下載
    數字<b class='flag-5'>電路設計</b>的<b class='flag-5'>信號</b>完整性問題探討

    高速電路信號完整性分析與設計|—高速信號反射分析

    高速數字信號反射是影響現代數字電路設計的重要因素之一,嚴重的反射將破壞信號的完整性,并引起過沖現象,從而出現錯誤的數字邏輯和毀壞器件。本章
    發表于 05-25 16:41 ?5503次閱讀

    詳細剖析雷擊浪涌抑制電路設計基本功

    雷擊浪涌抑制電路設計基本功
    的頭像 發表于 02-02 11:45 ?1.5w次閱讀

    差分放大電路:共模抑制

    共模抑制指的是對相同信號抑制。在差分放大電路中得到充分的應用。在電路設計中為濾除干擾信號同時使
    的頭像 發表于 05-29 09:20 ?9868次閱讀
    差分放大<b class='flag-5'>電路</b>:共模<b class='flag-5'>抑制</b>

    高速數字電路設計中的信號反射抑制綜述

    主要研究了高速數字電路設計信號反射抑制方法。理論上分析了信號反射產生的原因及其對
    發表于 08-12 17:14 ?15次下載

    信號反射問題與相關電路設計相關技巧分享

    信號反射現象 信號傳輸過程中感受到阻抗的變化,就會發生信號反射。這個信號可能是驅動端發出的
    的頭像 發表于 11-09 09:57 ?2917次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>反射</b>問題與相關<b class='flag-5'>電路設計</b>相關技巧分享

    抑制信號反射電路設計技巧

    信號傳輸過程中感受到阻抗的變化,就會發生信號反射
    的頭像 發表于 07-07 17:28 ?1508次閱讀

    輸入沖擊電流抑制電路設計

    輸入沖擊電流抑制電路設計
    的頭像 發表于 11-23 18:10 ?941次閱讀
    輸入沖擊電流<b class='flag-5'>抑制</b><b class='flag-5'>電路設計</b>

    如何抑制或削弱反射波干擾

    在深入探討信號傳輸的精密世界時,我們時常面臨一個棘手的挑戰——如何有效抑制或削弱反射波干擾,以確保信號的純凈與穩定。反射波干擾,作為
    的頭像 發表于 09-13 11:27 ?662次閱讀
    如何<b class='flag-5'>抑制</b>或削弱<b class='flag-5'>反射</b>波干擾

    模擬電路設計的注意事項

    在現代電子技術中,模擬電路設計扮演著至關重要的角色。無論是在通信、音頻處理還是傳感器應用中,模擬電路都是不可或缺的。然而,模擬電路設計也面臨著許多挑戰,包括信號完整性、噪聲
    的頭像 發表于 01-24 09:28 ?170次閱讀
    山东省| 百家乐是怎样算牌| 百家乐官网赢钱lv| 个人百家乐策略| 百家乐官网网址讯博网| 百家乐足球| 真人百家乐官网游戏网址| 大发888真人网| 如何看百家乐官网的玩法技巧和规则 | 圣淘沙百家乐的玩法技巧和规则 | 百家乐官网怎么玩高手| 葡京百家乐的玩法技巧和规则| 百家乐官网电话投注怎么玩| 大发888在线娱乐加盟合作| 风水24山详解| 百家乐官网游戏运营| 威尼斯人娱乐网最新地址| 太阳百家乐官网网| 新密市| 百家乐3式打法微笑心法| 金龍百家乐官网的玩法技巧和规则 | 莱州市| 太阳城音乐广场| 德州百家乐官网21点桌| 网上百家乐官网心得| 全讯网a3322| 百家乐单双打法| 金沙城百家乐官网大赛规则| 大发888官方注册| 澳门百家乐赢钱技术| 太阳城百家乐官网分析解码| 大发888容易赢吗| 百家乐游戏网站| 乐天堂百家乐官网娱乐场| 维多利亚娱乐| 哪家百家乐优惠最好且信誉不错| 鑫鼎百家乐官网的玩法技巧和规则| 阿克| 威尼斯人娱乐场图片| 乐百家乐彩娱乐城| 百家乐官网连跳趋势|