cut point就是在模型中指定一個位置,將這個cutpoint的值設為隨機值,去除這個點前后邏輯的關聯性。 需要確認這個cut point的設定不會影響所需要證明的assert,如果影響了可以根據fail反例定位。 其實,這也類似于一個黑盒,只不過blackbox針對的是一個模塊,將該模塊所有的輸出都設定為隨機值,而cut point只是將特定的點(信號)設置為隨機值。 一句話概括:
cutpoint就是更細粒度的黑盒化。
前面我們提到的FEV等價性驗證中的每一個map點都是一個cut point。所以內部能夠map上的點越多,FEV等價性證明的效率越高。 像黑盒化一樣,cutpoint也是一個安全的復雜度優化手段,可能會導致假fail,但絕不會引入假pass。因為使用cut point后證明的空間比原來更大了,并且降低了被證明邏輯的復雜度。
在combinational FEV中,所有寄存器的狀態都是一個cut point。在sequential FEV中,默認只會比較輸出的一致性,如果添加內部某些寄存器狀態作為map點,可以優化FEV的執行效率。
審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
原文標題:FPV復雜度優化之cut point
文章出處:【微信號:芯片驗證工程師,微信公眾號:芯片驗證工程師】歡迎添加關注!文章轉載請注明出處。
相關推薦
對程序進行優化,通常是指優化程序代碼或程序執行速度。優化代碼和優化速度實際上是一個予盾的統一。一般是優化
發表于 07-25 11:36
?1036次閱讀
優化效率UGUG編程
電子學習
發布于 :2022年11月18日 15:23:12
導讀:日前,TDK公司宣布推出新一代PCB基板式開關電源--CUT75系列產品。CUT75系列新品是伴隨著市場對更輕薄、更高效率,更高性價比的三路輸出開關電源的需求而問世,為客戶系統的小型化
發表于 09-27 15:24
如題:AD中怎么畫V-cut,V-cut尺寸怎么計算
發表于 03-08 07:35
buffer+10的數據被修改。而在point2.s中,貌似又針對流水線進行了優化,程序執行順序會有所變化,在對buffer部分位置賦初值的順序是在str r3, [sp, #7]之后,所以
發表于 06-16 14:38
CUT 是什么意思?我想是一個 CPU 識別標簽,但我不確定。我使用 SPC5 studio V.6.0 開發一個項目,但我不明白我的項目中必須包含 spc574k_cut
發表于 01-13 07:44
什么是“Cut2.1”與“Cut2.0”,你怎么知道你得到了什么?
發表于 02-03 09:46
如何提高IIS 5服務器執行效率
以下是提高IIS 5.0網站如何提高IIS 5服務器執行效率伺服器的執行
發表于 02-01 11:52
?297次閱讀
東芝光耦:4pin MFSOP(cut)封裝Specification of 4pin MFSOP(cut) package
發表于 03-16 15:32
?1959次閱讀
有限的數據動態范圍,需要深入的分析來決定整個設計中間數據位寬變化的pattern,為了達到優化的QoR,并且要引入很多不同類型的Fixed-Point中間變量。
發表于 11-22 15:20
?1588次閱讀
V-Cut雖然可以方便我們輕易的將板子分開并去掉板邊,但V-Cut也有設計及使用上的限制。
發表于 11-06 10:31
?1.4w次閱讀
首先什么是執行效率。我們平常所說的執行效率就是使用相同的算法在相同輸入條件下完成相同計算所產生的系統開銷,目前來說一般會更多關注執行時間方面
發表于 02-11 15:42
?6次下載
我們可以通過降低約束的復雜度來優化Formal的執行效率,但是這個主要是通過減少Formal驗證空間來實現的,很容易出現過約,導致bug遺漏。
發表于 02-15 15:14
?929次閱讀
英特爾實驗室神經形態運算總監Mike Davies指出,“當前AI模型訓練及部署成本增長迅速,行業亟需創新方法。因此,英特爾實驗室研發了Hala Point,融合深度學習效率、類人腦持續學習和優化功能。
發表于 04-23 10:00
?539次閱讀
?
提升單片機代碼執行效率需要從多個方面入手,包括代碼優化、硬件資源利用、編譯器設置、中斷處理優化以及其他技巧等。在實際應用中,需要根據具體需求和硬件條件綜合考慮這些因素,以實現
發表于 01-10 11:06
?157次閱讀
評論