電子發燒友網報道(文/周凱揚)臺積電作為目前全球最大的晶圓廠,擁有龐大的客戶基數,為了打造出了一個屬于自己的設計生態系統,臺積電也成立了一個“開放創新平臺”,將廣大EDA/IP、設計中心、云服務廠商納入其中。而作為EDA廠商來說,除了要和IC設計公司打好關系以外,同樣要與晶圓廠建立深入合作,這樣才能拿到最新的工藝庫、PDK。
截至2022年7月1日,臺積電“開放創新平臺”中的電子設計自動化(EDA)聯盟已經有了16家EDA公司的加入,包括Ansys、Cadence、新思、西門子EDA和華大九天等廠商。然而,對于最新的工藝和堆疊封裝技術來說,臺積電對于EDA工具的認證卻僅限于四大頭部EDA廠商,今年10月底,這些廠商也紛紛發布了自己獲得認證的消息。
EDA大廠陸續獲得認證
今年10月25日,Cadence宣布自己的數字和定制/模擬設計流程獲得了臺積電N4P和N3E工藝的認證,支持最新的設計規則手冊和在N3工藝用到的FINFLEX技術。Cadence設計流程也為N4P和N3E的PDK進行了加強,為工程師提供更簡單的模擬設計遷移、優化的PPA和更快的上市時間。以數字設計全流程為例,Cadence為臺積電的N4P和N3E工藝提供了從綜合到簽核ECO的原生混合高度單元行優化,實現了更好的PPA。
N3E工藝節點EDA工具認證情況 / 臺積電
新思的數字和定制設計流程同樣獲得了臺積電N4P和N3E的EDA工具認證,并聲稱其接口IP產品已經在N3E工藝節點上實現了多次成功流片。而且新思的AI設計工具,DSO.ai和Fusion Compiler,同樣打造出了多個經驗證的N3E測試案例,實現了更好的PPA和更快的設計周期。顯而易見,作為一家逐漸將IP業務壯大起來的EDA公司,新思很好地將這兩大業務打入了臺積電的設計生態中。
西門子EDA的物理驗證平臺Calibre、模擬/混合信號電路驗證平臺Analog FastSPICE也都獲得了臺積電N4P和N3E工藝的認證。不過在N3E這個工藝節點上,西門子EDA目前針對高密度單元庫的APR解決方案和EM/IR分析方案仍在認證過程中,不過從N4P這一節點的情況來看,獲得認證也只是時間問題。
不只是最新工藝
獲得了針對臺積電N3E和N4P的認證后,自然是為兩大工藝在移動設備、HPC、定制設計和模擬設計遷移上提供了完備的EDA方案,但同樣不可忽視的還有堆疊封裝技術以及特種工藝,比如3DFabric、不同節點的毫米波和sub-6G射頻工藝等等。
要想實現2.5D/3D的芯片設計,尤其需要與EDA/IP廠商的深度聯合,這樣才能加快封裝/芯片的聯合設計,解決散熱、串行/并行IO、ESD等設計痛點。所以臺積電在今年的技術論壇上提出了3Dblox的概念,用于解決復雜系統前端設計中的分區問題,比如先分成bump、via、cap和die等模組,再根據所選的臺積電3D封裝方案(CoWoS、InFO、SoIC)開展模組化的設計流程。
從目前的認證情況上來看,Ansys、Cadence、西門子EDA和新思都已經獲得了3Dblox這一設計方案的認證,然而在一些驗證、分析環節,這幾家獲得的工具認證情況有些差異。比如雖然Cadence、西門子EDA和新思都已經獲得了物理驗證方案的認證,但在電氣驗證上只有Cadence和新思兩家獲得了完備的認證,而且新思在EM/IR分析上用到了Ansys的方案。
再者就是臺積電16nm FFC工藝的毫米波射頻認證,這一工藝代表了支持毫米波5G的RFIC和5G SoC的下一代方案。幾家EDA廠商中,新思、Ansys和是德科技的毫米波射頻設計流程獲得了臺積電的16FFC認證,Cadence的RFIC設計解決方案也獲得了該認證。
寫在最后
從臺積電的EDA工具認證來看,國內EDA廠商在打入臺積電設計生態上還有很長的路要走,數字/模擬設計全流程和晶圓廠的深入合作要兩手抓。畢竟Ansys走的也并非全流程路線,卻依然在不少環節獲得了臺積電的EDA工具認證,而全流程認證走得最遠的依然是Cadence和新思兩家廠商。
截至2022年7月1日,臺積電“開放創新平臺”中的電子設計自動化(EDA)聯盟已經有了16家EDA公司的加入,包括Ansys、Cadence、新思、西門子EDA和華大九天等廠商。然而,對于最新的工藝和堆疊封裝技術來說,臺積電對于EDA工具的認證卻僅限于四大頭部EDA廠商,今年10月底,這些廠商也紛紛發布了自己獲得認證的消息。
EDA大廠陸續獲得認證
今年10月25日,Cadence宣布自己的數字和定制/模擬設計流程獲得了臺積電N4P和N3E工藝的認證,支持最新的設計規則手冊和在N3工藝用到的FINFLEX技術。Cadence設計流程也為N4P和N3E的PDK進行了加強,為工程師提供更簡單的模擬設計遷移、優化的PPA和更快的上市時間。以數字設計全流程為例,Cadence為臺積電的N4P和N3E工藝提供了從綜合到簽核ECO的原生混合高度單元行優化,實現了更好的PPA。
N3E工藝節點EDA工具認證情況 / 臺積電
新思的數字和定制設計流程同樣獲得了臺積電N4P和N3E的EDA工具認證,并聲稱其接口IP產品已經在N3E工藝節點上實現了多次成功流片。而且新思的AI設計工具,DSO.ai和Fusion Compiler,同樣打造出了多個經驗證的N3E測試案例,實現了更好的PPA和更快的設計周期。顯而易見,作為一家逐漸將IP業務壯大起來的EDA公司,新思很好地將這兩大業務打入了臺積電的設計生態中。
西門子EDA的物理驗證平臺Calibre、模擬/混合信號電路驗證平臺Analog FastSPICE也都獲得了臺積電N4P和N3E工藝的認證。不過在N3E這個工藝節點上,西門子EDA目前針對高密度單元庫的APR解決方案和EM/IR分析方案仍在認證過程中,不過從N4P這一節點的情況來看,獲得認證也只是時間問題。
不只是最新工藝
獲得了針對臺積電N3E和N4P的認證后,自然是為兩大工藝在移動設備、HPC、定制設計和模擬設計遷移上提供了完備的EDA方案,但同樣不可忽視的還有堆疊封裝技術以及特種工藝,比如3DFabric、不同節點的毫米波和sub-6G射頻工藝等等。
要想實現2.5D/3D的芯片設計,尤其需要與EDA/IP廠商的深度聯合,這樣才能加快封裝/芯片的聯合設計,解決散熱、串行/并行IO、ESD等設計痛點。所以臺積電在今年的技術論壇上提出了3Dblox的概念,用于解決復雜系統前端設計中的分區問題,比如先分成bump、via、cap和die等模組,再根據所選的臺積電3D封裝方案(CoWoS、InFO、SoIC)開展模組化的設計流程。
從目前的認證情況上來看,Ansys、Cadence、西門子EDA和新思都已經獲得了3Dblox這一設計方案的認證,然而在一些驗證、分析環節,這幾家獲得的工具認證情況有些差異。比如雖然Cadence、西門子EDA和新思都已經獲得了物理驗證方案的認證,但在電氣驗證上只有Cadence和新思兩家獲得了完備的認證,而且新思在EM/IR分析上用到了Ansys的方案。
再者就是臺積電16nm FFC工藝的毫米波射頻認證,這一工藝代表了支持毫米波5G的RFIC和5G SoC的下一代方案。幾家EDA廠商中,新思、Ansys和是德科技的毫米波射頻設計流程獲得了臺積電的16FFC認證,Cadence的RFIC設計解決方案也獲得了該認證。
寫在最后
從臺積電的EDA工具認證來看,國內EDA廠商在打入臺積電設計生態上還有很長的路要走,數字/模擬設計全流程和晶圓廠的深入合作要兩手抓。畢竟Ansys走的也并非全流程路線,卻依然在不少環節獲得了臺積電的EDA工具認證,而全流程認證走得最遠的依然是Cadence和新思兩家廠商。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
臺積電
+關注
關注
44文章
5685瀏覽量
167002 -
eda
+關注
關注
71文章
2787瀏覽量
173865
發布評論請先 登錄
相關推薦
性能殺手锏!臺積電3nm工藝迭代,新一代手機芯片交戰
電子發燒友網報道(文/李彎彎)近日消息,聯發科、高通新一波5G手機旗艦芯片將于第四季推出,兩大廠新芯片都以臺積電3nm制程生產,近期進入投片
消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!
)計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進制程技術訂單漲價,漲幅在
臺積電3nm制程需求激增,全年營收預期上調
臺積電近期迎來3nm制程技術的出貨高潮,預示著其在半導體制造領域的領先地位進一步鞏固。隨著蘋果iPhone 16系列新機發布,預計搭載的A18系列處理器將采用
谷歌Tensor G5芯片轉投臺積電3nm與InFO封裝
近日,業界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉投臺積電的3nm制程,并引入臺積
消息稱臺積電3nm/5nm將漲價,終端產品或受影響
據業內手機晶片領域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進工藝制程進行價格調整,特別是針對3nm和5nm工藝制程,而其他工藝制
臺積電3nm工藝穩坐釣魚臺,三星因良率問題遇冷
近日,全球芯片代工領域掀起了不小的波瀾。據媒體報道,臺積電在3nm制程的芯片代工價格上調5%之后,依然收獲了供不應求的訂單局面。而與此同時,韓國的三星電子在
臺積電獲英特爾3nm芯片訂單,開啟晶圓生產新篇章
近日,據業界知情人士透露,全球知名的半導體制造巨頭臺積電已成功獲得英特爾即將推出的筆記本電腦處理器系列的3nm芯片訂單,標志著雙方合作的新里
臺積電3nm產能供不應求,驍龍8 Gen44成本或增
在半導體行業的最新動態中,三星的3nm GAA工藝量產并未如預期般成功,其首個3nm工藝節點SF3E的市場應用范圍相對有限。這一現狀促使了科技巨頭們紛紛轉向臺
臺積電3nm工藝產能緊俏,蘋果等四巨頭瓜分
據臺灣媒體報道,近期全球芯片制造巨頭臺積電面臨了3nm系列工藝產能的激烈競爭。據悉,蘋果、高通、英偉達和AMD這四大科技巨頭已經率先瓜分完了臺
評論