那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA——LUT/FDRE/FDCE/FDSE/FDPE

Hack電子 ? 來源:Hack電子 ? 作者:Hack電子 ? 2022-11-09 14:43 ? 次閱讀

查找表(Look-Up-Table)

LUT就是查找表,對于4輸入的LUT而言,實際上就是4位地址位,一位數(shù)據(jù)位的存儲器,能夠存儲16位數(shù)據(jù),所以我們在FPGA設(shè)計中可以用LUT組建分布式的RAM

LUT的一個重要功能是邏輯函數(shù)發(fā)生器。本質(zhì)上,邏輯函數(shù)發(fā)生器存儲的是真值表(Truth Table)的內(nèi)容,而真值表則是通過布爾表達式獲得。在vivado中,打開網(wǎng)表文件,選擇相應(yīng)的LUT,在property窗口中可以看到真值表。

如果用6輸入的LUT實現(xiàn)4輸入LUT的功能,那么就浪費了1-16/64=75%的資源,所以采用少輸入的LUT可以更好的節(jié)省面積和資源

因為當輸入數(shù)據(jù)的位數(shù)遠大于一個LUT的輸入時,就需要用多個LUT級聯(lián)來實現(xiàn)邏輯,那么級聯(lián)產(chǎn)生的延時也就不可避免了,這樣就會制約系統(tǒng)的運行頻率。那么為了避免級聯(lián)數(shù)過于多,就采用插入寄存器的方法來實現(xiàn)

dad28c5a-5fe5-11ed-8abf-dac502259ad0.png

通過LUT代替組合邏輯,而LUT中的值只和輸入有關(guān),因此組合邏輯的功能由輸入決定,不在和復雜度有關(guān);

CLB可配置邏輯快

CLB是xilinx基本邏輯單元,每個CLB包含兩個slices,每個slices由4個(A,B,C,D)6輸入LUT和8個寄存器組成(中間應(yīng)該還有一些選擇器、與非門、或非門之類的東西)。

dae9f02a-5fe5-11ed-8abf-dac502259ad0.png

logic cells” 是 Xilinx 創(chuàng)造出來的一個市場用的刻度,可以用來衡量不同內(nèi)部結(jié)構(gòu)甚至不同廠商的資源情況。

LC邏輯單元

“l(fā)ogic cells”代表的是一個沒有其他任何功能的4輸入LUT,在老一些的Xilinx的FPGA中,他們使用LUT的數(shù)目乘以1.2來計算LC的數(shù)目,因為一個LUT中還有一個進位鏈和MUX。

在較新的FPGA中,Xilinx采用了6輸入LUT,這時他們采用系數(shù)1.6。

FDR : D Flip-Flop with Synchronous Rsest

同步清除D觸發(fā)器。FDR 擁有一個時鐘輸入接口,一個D觸發(fā)器數(shù)據(jù)接口,一個同步復位接口和一個觸發(fā)器輸出接口,當同步復位接口為高電平時,時鐘的上升沿觸發(fā)寄存器復位(置0);當同步時鐘接口為低電平時,時鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db0deb38-5fe5-11ed-8abf-dac502259ad0.png
FDRE:D Flip-Flop with Clock Enable and Synchronous Reset 帶使能功能的同步清除D觸發(fā)器,相比與FDR多了一個使能接口,當同步復位接口為高電平時覆蓋所有其他輸出,時鐘的上升沿觸發(fā)寄存器復位(置0);當同步時鐘接口為低電平且使能接口為高電平時,時鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db255c78-5fe5-11ed-8abf-dac502259ad0.png

FDC :: D Flip-Flop with Asynchronous Clear 帶異步清除D觸發(fā)器 ,與 FDR的區(qū)別是。當CLR置為高電平時,不需要等到下一個時鐘的上升沿就可以復位寄存器。

db4424d2-5fe5-11ed-8abf-dac502259ad0.png

FDCE:D Flip-Flop with Clock Enable and AsynchronousReset 帶使能功能的異步清除D觸發(fā)器,相比與FDRE將同步復位變化成異步復位,當同步復位接口為高電平時,直接觸發(fā)寄存器復位(置0);當同步時鐘接口為低電平且使能接口為高電平時,時鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db5aa090-5fe5-11ed-8abf-dac502259ad0.png

FDS:D Flip-Flop with Synchronous Set 帶同步置位的D觸發(fā)器 當置為端為低電平時,在時鐘的上升沿觸發(fā)數(shù)據(jù)保存在觸發(fā)器中,當置位端為低電平時,在一個時鐘的上升沿觸發(fā)導致觸發(fā)器清0
db7737f0-5fe5-11ed-8abf-dac502259ad0.png

FDSE:D Flip-Flop with Clock Enable and Synchronous Set 帶時鐘使能和同步置位的D觸發(fā)器。當置位端為高電平是覆蓋所有輸出,一個時鐘的上升沿觸發(fā)導致寄存器置位,當置位端為低電平和時鐘使能位為高電平時,在一個時鐘的上升沿觸發(fā)導致寄存器裝載數(shù)據(jù)口的數(shù)據(jù)。
db8b7364-5fe5-11ed-8abf-dac502259ad0.png

FDP:D Flip-Flop with Asynchronous Preset 帶有異步預置的D觸發(fā)器 相比FDS不需要等到時鐘的上升沿,即刻可進行置位。
dba2f94e-5fe5-11ed-8abf-dac502259ad0.png

FDPE:D Flip-Flop with Clock Enable and Asynchronous Preset 帶有時鐘使能和異步置位的D觸發(fā)器 相比于FDSE不需要等到時鐘的上升沿,即刻可進行置位。

dbb9a2c0-5fe5-11ed-8abf-dac502259ad0.png

使用always塊綜合實現(xiàn)各種觸發(fā)器


module exp(
    input  clk,
    input  rst, 
    input  A,
    input  B,
    output reg  Q,
    output reg  Q1,
    output reg  Q2,
    output reg  Q3  
    );
//or posedge rst
always @(posedge clk or posedge rst) begin //異步復位 綜合出FDCE
    if(rst)
        Q<=0;      
    else begin
        Q<=A|B;
    end    
end

always @(posedge clk  ) begin  //同步復位 綜合出FDRE
    if(rst)
        Q1<=1;
    else begin
        Q1<=A|B;
    end    
end

always @(posedge clk or posedge rst) begin//異步置位 綜合出FDPE
    if(rst)
        Q2<=1;
    else begin
        Q2<=A|B;
    end    
end

always @(posedge clk) begin//同步置位 綜合出FDSE
    if(rst)
        Q3<=1;
    else begin
        Q3<=A|B;
    end    
end
endmodule

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    606011
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7528

    瀏覽量

    164344
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2003

    瀏覽量

    61347

原文標題:FPGA——LUT/FDRE/FDCE/FDSE/FDPE

文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    XILINX FPGA CLB單元之移位寄存器

    一、移位寄存器 SLICEM函數(shù)發(fā)生器也可以配置為32位移位寄存器,而無需使用slice中可用的觸發(fā)器。以這種方式使用,每個LUT可以將串行數(shù)據(jù)延遲1到32個時鐘周期。 移入D(DI1 LUT引腳
    的頭像 發(fā)表于 01-16 17:45 ?150次閱讀
    XILINX <b class='flag-5'>FPGA</b> CLB單元之移位寄存器

    Made with KiCad(八):Schoko FPGA電腦板

    據(jù)。 功能 Lattice ECP5 FPGA (LFE5U-45F) 44K LUT 4 個 PLL 32MB內(nèi)存 32MB NOR 閃存(通過用戶可更換的 MMOD 模塊) 2 個 Digilent Pmod 兼容擴展端口 1 個 USB 主
    的頭像 發(fā)表于 11-13 18:17 ?230次閱讀
    Made with KiCad(八):Schoko <b class='flag-5'>FPGA</b>電腦板

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1153次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    FPGA門數(shù)的計算方法

    我們在比較FPGA的芯片參數(shù)時經(jīng)常說某一款FPGA是多少萬門的,也有的說其有多少個LE,那么二者之間有何關(guān)系呢? FPGA等效門數(shù)的計算方法有兩種,一是把FPGA基本單元(如
    的頭像 發(fā)表于 11-11 09:45 ?419次閱讀
    <b class='flag-5'>FPGA</b>門數(shù)的計算方法

    FPGA如何發(fā)出高速串行信號

    高速串行通信的“高速”一般比較高,基本至少都會上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?971次閱讀
    <b class='flag-5'>FPGA</b>如何發(fā)出高速串行信號

    pico-ice:RP2040 plus Lattice iCE40UP5K FPGA 開發(fā)板 介紹

    UltraPlus ICE40UP5K FPGA,配備 5.3K LUT、1Mb SPRAM、120Kb DPRAM、8 個乘法器 所有 RP2040 和 32 FPGA GPIO 均位于 0.1
    發(fā)表于 06-28 15:45

    松下推Lumix S9全幅無反相機,LUT功能成亮點

    據(jù)悉,松下將于本月22日晚間22點發(fā)布新產(chǎn)品。據(jù)了解,這有可能是一款名為Lumix S9的全畫幅無反相機,并配備了一項獨特的LUT功能(即濾鏡按鈕),預計定價將更具吸引力,以滿足年輕消費者及預算有限的攝影愛好者需求。
    的頭像 發(fā)表于 05-14 15:47 ?1147次閱讀

    FPGA基礎(chǔ)知識學習

    和布局布線 :綜合是將硬件描述語言代碼轉(zhuǎn)換為邏輯網(wǎng)表的過程,而布局布線則是將邏輯網(wǎng)表映射到FPGA的物理資源上,包括邏輯單元(Look-Up Tables, LUT)、寄存器、連線等。 靜態(tài)時序分析
    發(fā)表于 04-29 23:26

    FPGA時序優(yōu)化:降低MUXF映射的策略

    我們都知道,在7系列的FPGA中,每個CLB有兩個Slice;而在UltraScale系列中,每個CLB中只有一個Slice,Slice又分成了兩種類型SliceL(Logic)和SliceM(Memory),其中SliceM中的LUT可以當作分布式RAM來使用。
    發(fā)表于 04-01 11:41 ?948次閱讀
    <b class='flag-5'>FPGA</b>時序優(yōu)化:降低MUXF映射的策略

    FPGA 完整形式

    多路復用器、全加器、D 觸發(fā)器、查找表 (LUT)組成,它是 FPGA 的基本構(gòu)建塊。 LUT 確定任何給定輸入源的輸出。 4-6位輸入的LUT被廣泛使用,經(jīng)過實驗甚至可以達到8位。
    發(fā)表于 03-30 11:49

    基于多速率DA的根升余弦濾波器的FPGA實現(xiàn)

    ,運算速度較慢。分布式算法(Distribute Arithmetic,DA)是另一種應(yīng)用在FPGA中計算乘積和的算法。根據(jù)文獻[2],分布式算法結(jié)構(gòu)的FIR濾波器利用FPGA中的查找表(LUT)來替代
    發(fā)表于 03-25 14:21

    為何高端FPGA都非常重視軟件

    在本系列的第1部分中,我們研究了Xilinx,Intel和Achronix的新型高端FPGA系列,并討論了它們的底層半導體工藝,可編程邏輯LUT結(jié)構(gòu)的類型和數(shù)量,DSP /算術(shù)資源的類型和數(shù)量以及
    發(fā)表于 03-23 16:48

    fpga芯片是什么芯片 fpga芯片的作用、功能及特點是什么

    )、CPLD(復雜可編程邏輯器件)等傳統(tǒng)邏輯電路和門陣列的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。FPGA芯片具有可編程性、靈活性和可定制性等特點,被廣泛應(yīng)用于各種數(shù)字電子系統(tǒng)中,為其提供了更高的性能和更多的功能。 FPGA芯片通常由LUT(查
    的頭像 發(fā)表于 03-14 17:25 ?4000次閱讀

    fpga芯片工作原理 fpga芯片有哪些型號

    部分。這些部分共同構(gòu)成了FPGA的基本結(jié)構(gòu),使其具有高度的靈活性和可配置性。 在FPGA中,小型查找表(LUT)是實現(xiàn)組合邏輯的關(guān)鍵組件。每個查找表連接到一個D觸發(fā)器的輸入端,觸發(fā)器進而驅(qū)動其他邏輯電路或I/O。這種結(jié)構(gòu)使得
    的頭像 發(fā)表于 03-14 17:17 ?1625次閱讀

    歷史中的佼佼者,FPGA為何能夠脫穎而出?

    數(shù)字電路有兩大類:組合電路和時序電路,時序電路即“組合電路+存儲”。所有組合電路都有對應(yīng)的真值表,FPGA的可編程邏輯塊中的LUT,本質(zhì)上是一個對應(yīng)真值表輸出的查找表,可以完成任意組合電路的功能。
    發(fā)表于 02-21 12:33 ?556次閱讀
    24山是什么意思| 爱拼百家乐现金网| 鲨鱼百家乐官网游戏平台| 365外围网| 百家乐在线赌场娱乐网规则| 在线百家乐官网电脑| 百家乐官网庄和闲的赌法| 狮威国际娱乐| 大发888游戏平台 df888ylcxz46| 百家乐网络赌城| 百家乐胜率在哪| 可信百家乐官网的玩法技巧和规则 | 永利娱乐城提款| 百家乐技术秘籍| 海威百家乐官网赌博机| 理塘县| 德州扑克的规则| 威尼斯人娱乐城新闻| 游戏百家乐押金| 网络百家乐赌博视频| 百家乐遥控牌靴| 诺贝尔百家乐官网的玩法技巧和规则 | 百家乐官网路的看法| bet365网址b365etbyty| 大发888娱乐游戏平台| 百家乐家| 玩百家乐的玩法技巧和规则| 真人百家乐视频赌博| 真人百家乐ea平台| 百家乐星级游戏| 最新百家乐官网双面数字筹码 | 凤翔县| 皇冠博彩有限公司| 金濠国际| 娱乐城送注册金| 青岛人家棋牌室| 二八杠的玩法| 大发888娱乐充值| 大发888充值| 威尼斯人娱乐城位置| 黄金城百家乐手机版|