那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SystemVerilog中class的基本概念

芯片驗證工程師 ? 來源:芯片驗證工程師 ? 作者:芯片驗證工程師 ? 2022-11-14 09:11 ? 次閱讀

class,是面向對象編程(object-oriented programming (OOP))的基礎,而OOP可以讓你創建更高抽象級別的驗證環境(如UVM)。

class就是相對于verilog更高級別的抽象,因為verilog太過關注細節,不利于驗證和建模。

隨著SystemVerilog中class的引入,這一切都變了。

class包括變量(類屬性,properties)和子程序(類方法,methods)


SystemVerilog中的類方法一般就是SystemVerilog task(可能消耗時間)/function(不能消耗時間)。

簡言之,類屬性和類方法定義了這個類有什么以及能夠干什么

通過類屬性和類方法,我們可以更加容易地創建模塊化的驗證平臺,因為在事務級而不是RTL級別,能夠更容易理解設計和編碼驗證用例。

一般,類中會有一個構造函數(new,我們可以理解為RTL中module的例化,只有調用構造函數后,才真正存在類的實體,在這之前就只是一個文本的定義而已。

在一個類沒有指向任何的對象實體時,Systemverilog的垃圾回收機制會自動地釋放相應的內存空間。

Base Class

基類是類層次結構中最頂層的類,從這個基類可以派生出更加豐富多彩的派生類。
下面是一個基類PCI的例子,類中有command、address,data,CycleType等屬性。此外,這個基類還可以基于這些屬性,做各種各樣的事情,例如命令的發送。

每個設計中PCI總線支持的特性都是不同的,但是作為一個基類,PCI具有一些可以統一封裝在定義中的公共屬性和方法。

 module class_TOP( );
 
 class PCI;
    //Class properties
    logic [3:0] command;
    logic [31:0] address;
    logic [31:0] data;
    logic [3:0] CycleType;
    //base class constructor -  initialization
    function new( );
        command = 0;
        address = 0;
        CycleType = 4'hf;
        data = 64'bz;
        $display("PCI Init: data=%h command=%b addr=%h 
CycleType=%b", data, command, address, CycleType);
    endfunction
 task PCIWriteCycle (clk);
 begin
    command = $urandom;
    address = $urandom;
    CycleType = $urandom;
    $display("PCI Write Cycle : clk=%b data=%h command=%b 
addr=%h CycleType=%b", clk, data, command, address, CycleType);
 end
 endtask
 endclass : PCI
 
 bit clock;
 PCI PCI1; //defne variable PCI1 of type PCI
 initial begin
    PCI1 = new( ); //instantiate class – allocate memory
 //PCI1 now holds an object handle.
 end
 initial begin
    clock = 0;
    forever begin
    #10; clock=!clock;
 end
 
 end
 always @(posedge clock) begin
 //access class property using object handle PCI1
    PCI1.data = $urandom;
 //Call Class method PCIWriteCycle
    PCI1.PCIWriteCycle(clock);
 end
 
 initial #60 $finish(2);
 endmodule

1、首先,我們聲明一個名為PCI的類。在這個類中,我們聲明了類屬性:

 logic [3:0] command;
 logic [31:0] address;
 logic [31:0] data, mem;
 logic [3:0] CycleType;

2、然后聲明類構造函數new(),用于初始化類屬性。如果不聲明,當類被實例化時會調用隱式的new()函數。在本例中,函數new()將初始化為類中各個屬性的默認值。2態變量初始化為0,4態變量初始化為x。

function new( );
 command = 0;
 address = 0;
 CycleType = 4'hf;
 data = 64'bz;
 $display("PCI Init: data=%h command=%b addr=%h 
CycleType=%b", data, command, address, CycleType);
 endfunction

3、然后定義一個名為PCIWriteCycle的方法,這里是一個systemverilog function。在這個方法我們我們完成一些類屬性的簡單賦值,從設計的含義上就是隨機發送不同的命令/地址/傳輸類型等信息

task PCIWriteCycle (clk);
 begin
 command = $urandom;
 address = $urandom;
 CycleType = $urandom;
 $display("PCI Write Cycle : clk=%b data=%h command=%b 
addr=%h CycleType=%b", clk, data, command, address, CycleType);
 end
 endtask

4、在類定義之后,我們繼續聲明一個類的對象并示例化。注意:只有在調用new()之后才分配了實際的內存,PCI1(對象)就是一個指向這個內存空間的指針(或者是句柄,handle)。而如果不示例化,變量PCI1就是一個空指針“null”

PCI PCI1; //defne variable PCI1 of type PCI
PCI1 = new( ); //instantiate class – allocate memory

5、然后,我們使用對象句柄PCI1去調用類的方法PCIWriteCycle。

always @(posedge clock) begin
 //access class property using object handle PCI1
 PCI1.data = $urandom;
 //Call Class method PCIWriteCycle
 PCI1.PCIWriteCycle(clock);
end

仿真log:

PCI Init: data=zzzzzzzz command=0000 addr=00000000 CycleType=1111
PCI Write Cycle : clk=1 data=12153524 command=0001 addr=8484d609 
CycleType=0011
PCI Write Cycle : clk=1 data=06b97b0d command=1101 addr=b2c28465 
CycleType=0010
PCI Write Cycle : clk=1 data=00f3e301 command=1101 addr=3b23f176 
CycleType=1101
$fnish called from fle "testbench.sv", line 52.
$fnish at simulation time 60
 V C S S i m u l a t i o n R e p o r t

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110391
  • System
    +關注

    關注

    0

    文章

    165

    瀏覽量

    37074
  • Class
    +關注

    關注

    0

    文章

    53

    瀏覽量

    19773
收藏 人收藏

    評論

    相關推薦

    Proteus涉及的基本概念

    Proteus涉及的基本概念
    發表于 08-01 20:58

    Fpga Cpld的基本概念

    Fpga Cpld的基本概念
    發表于 08-20 17:14

    C語言基本概念

    C語言基本概念
    發表于 08-01 02:00

    EMI的基本概念

    摘 要: 介紹了電磁干擾(EMI)的基本概念、危害及抑制技術,指出了強化管理,發展EMI抑制技術的重要意義。關鍵詞:電磁干擾;抑制技術;EMC標準;管理1 電磁干擾基本概念在復雜的電磁環境,任何
    發表于 05-30 06:28

    阻抗控制相關的基本概念

    阻抗控制部分包括兩部分內容:基本概念及阻抗匹配。本篇主要介紹阻抗控制相關的一些基本概念
    發表于 02-25 08:11

    智能天線的基本概念

    1智能天線的基本概念 智能天線綜合了自適應天線和陣列天線的優點,以自適應信號處理算法為基礎,并引入了人工智能的處理方法。智能天線不再是一個簡單的單元,它已成為一個具有智能的系統。其具體定義為:智能
    發表于 08-05 08:30

    CODESYS的基本概念有哪些

    CODESYS是什么?CODESYS的基本概念有哪些?CODESYS有哪些功能?
    發表于 09-18 06:52

    單片機中斷的基本概念

    文章目錄一.中斷的基本概念二.中斷相關的寄存器三.中斷的實際使用四.中斷的優點:一.中斷的基本概念1.中斷的概念:在單片機,中斷是指:對于CPU來說,當它在正常處理事件A時,突然發生
    發表于 11-25 08:14

    PCB板的基本概念

    PCB板的基本概念 1、“層(Layer) ”的概念     與字處理或其它許多軟件為實現圖、文、色彩等的嵌
    發表于 03-25 11:57 ?674次閱讀

    化學電源基本概念

     化學電源基本概念 1,電化學裝置:由兩個電極和電解質構成。 2,電化學式: 表明活性物質和電解液的組份。例如:鉛酸電池的電化
    發表于 11-05 09:29 ?1163次閱讀

    SystemVerilogclass是什么意思

    class,是面向對象編程(object-oriented programming (OOP))的基礎,而OOP可以讓你創建更高抽象級別的驗證環境(如UVM)。
    的頭像 發表于 11-14 09:11 ?1354次閱讀

    SystemVerilog的Shallow Copy

    SystemVerilog的句柄賦值和對象復制的概念是有區別的。
    的頭像 發表于 11-21 10:32 ?959次閱讀

    SystemVerilog語言中的Upcasting和Downcasting概念解析

    要想理解清楚SystemVerilog語言中的Upcasting和Downcasting概念,最好的方式從內存分配的角度理解。
    的頭像 發表于 11-24 09:58 ?1555次閱讀

    Systemverilogclass類型的記錄

    class里面包含data和對data進行操作的subroutines(functions and tasks)。class的data稱為class properties,subroutines稱為methods。兩者都是
    的頭像 發表于 05-24 14:29 ?730次閱讀
    <b class='flag-5'>Systemverilog</b>里<b class='flag-5'>class</b>類型的記錄

    基本概念.zip

    基本概念
    發表于 12-30 09:21 ?2次下載
    合乐8百家乐官网娱乐城| 免邮百家乐布桌| 云鼎百家乐官网现金网| 金城百家乐玩法平台| 百家乐官网代理加盟| 百家乐开户送10彩金| 乐九百家乐官网现金网| 百家乐的巧门| 百家乐官网网站建设| 金字塔百家乐的玩法技巧和规则| 百家乐官网明灯| 大发888老l| 属虎与属鼠做生意好吗| 郑州市| 天天百家乐的玩法技巧和规则| 百家乐官网在线娱乐可信吗| 大发888游戏官方下载| 百家乐有哪几种| 爱博彩| 百家乐大轮转| 金城百家乐官网买卖路| 大发888娱乐场金沙| 国际百家乐规则| 百家乐官网中B是什么| 大发888娱乐城下栽| 澳门百家乐心理| 百家乐官网现金平台排名| 新濠百家乐官网的玩法技巧和规则| 全球最大赌博网站| 伯爵百家乐娱乐网| 尊龙百家乐官网娱乐场开户注册 | 皇冠国际现金投注网| 真人百家乐蓝盾赌场娱乐网规则| 赌场百家乐官网实战| 美姑县| 威尼斯人娱乐场下载| 百家乐娱乐城注册| 百家乐官网赌场优势| 大发娱乐场官网| 最新百家乐的玩法技巧和规则 | 大发888官方授权网|