FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。
早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。現(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復(fù)雜,支持的IO類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:DSP:實際上就是乘加器,F(xiàn)PGA內(nèi)部可以集成多個乘加器,而一般的DSP芯片往往每個core只有一個。換言之,F(xiàn)PGA可以更容易實現(xiàn)多個DSP core功能。在某些需要大量乘加計算的場合,往往多個乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個高速乘加器。SERDES:高速串行接口。將來PCI-E、XAUI、HT、S-ATA等高速串行接口會越來越多。有了SERDES模塊,F(xiàn)PGA可以很容易將這些高速串行接口集成進(jìn)來,無需再購買專門的接口芯片。CPU core:分為2種,軟core和硬core.軟core是用邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA中實現(xiàn),使用非常靈活。而且在大容量的FPGA中還可以集成多個軟core,實現(xiàn)多核并行處理。硬core是在特定的FPGA內(nèi)部做好的CPU core,優(yōu)點是速度快、性能好,缺點是不夠靈活。不過,F(xiàn)PGA還是有缺點。對于某些高主頻的應(yīng)用,F(xiàn)PGA就無能為力了。現(xiàn)在雖然理論上FPGA可以支持的500MHz,但在實際設(shè)計中,往往200MHz以上工作頻率就很難實現(xiàn)了。FPGA設(shè)計要點之一:時鐘樹對于FPGA來說,要盡可能避免異步設(shè)計,盡可能采用同步設(shè)計。同步設(shè)計的第一個關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時鐘樹。一個糟糕的時鐘樹,對FPGA設(shè)計來說,是一場無法彌補(bǔ)的災(zāi)難,是一個沒有打好地基的大樓,崩潰是必然的。具體一些的設(shè)計細(xì)則:1)盡可能采用單一時鐘;
2)如果有多個時鐘域,一定要仔細(xì)劃分,千萬小心;
3)跨時鐘域的信號一定要做同步處理。對于控制信號,可以采用雙采樣;對于數(shù)據(jù)信號,可以采用異步fifo.需要注意的是,異步fifo不是萬能的,一個異步fifo也只能解決一定范圍內(nèi)的頻差問題。
4)盡可能將FPGA內(nèi)部的PLL、DLL利用起來,這會給你的設(shè)計帶來大量的好處。
5)對于特殊的IO接口,需要仔細(xì)計算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管腳可設(shè)置的delay等多種工具來實現(xiàn)。簡單對管腳進(jìn)行Tsu、Tco、Th的約束往往是不行的。可能說的不是很確切。這里的時鐘樹實際上泛指時鐘方案,主要是時鐘域和PLL等的規(guī)劃,一般情況下不牽扯到走線時延的詳細(xì)計算(一般都走全局時鐘網(wǎng)絡(luò)和局部時鐘網(wǎng)絡(luò),時延固定),和ASIC中的時鐘樹不一樣。對于ASIC,就必須對時鐘網(wǎng)絡(luò)的設(shè)計、布線、時延計算進(jìn)行仔細(xì)的分析計算才行。FPGA設(shè)計要點之二:FSMFSM:有限狀態(tài)機(jī)。這個可以說是邏輯設(shè)計的基礎(chǔ)。幾乎稍微大一點的邏輯設(shè)計,幾乎都能看得到FSM.FSM分為moore型和merly型,moore型的狀態(tài)遷移和變量無關(guān),merly型則有關(guān)。實際使用中大部分都采用merly型。FSM通常有2種寫法:單進(jìn)程、雙進(jìn)程。初學(xué)者往往喜歡單進(jìn)程寫法,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status <=?……;
else
case(FSM_status)
……;
endcase
end
簡單的說,單進(jìn)程FSM就是把所有的同步、異步處理都放入一個always中。
優(yōu)點:
1)看起來比較簡單明了,寫起來也不用在每個case分支或者if分支中寫全對各個信號和狀態(tài)信號的處理。也可以簡單在其中加入一些計數(shù)器進(jìn)行計數(shù)處理。2)所有的輸出信號都已經(jīng)是經(jīng)過D觸發(fā)器鎖存了。缺點:1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優(yōu)化效果最好。單進(jìn)程FSM把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。2)某些時候需要更快的信號輸出,不必經(jīng)過D觸發(fā)器鎖存,這時單進(jìn)程FSM的處理就比較麻煩了。雙進(jìn)程FSM,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status_current <=?…;
else
FSM_status_current<=?FSM_status_next;
always@(*)
begin
case(FSM_status_current)
FSM_status_next =……;
endcase
end
從上面可以看到,同步處理和異步處理分別放到2個always中。其中FSM狀態(tài)變量也采用2個來進(jìn)行控制。雙進(jìn)程FSM的原理我這里就不多說了,在很多邏輯設(shè)計書中都有介紹。這里描述起來太費(fèi)勁。優(yōu)點:1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。
2)所有的輸出信號(除了FSM_status_current)都是組合輸出的,比單進(jìn)程FSM快。缺點:1)所有的輸出信號(除了FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進(jìn)行鎖存。
2)在異步處理的always中,所有的if、case分支必須把所有的輸出信號都賦值,而且不能出現(xiàn)在FSM中的輸出信號回送賦值給本FSM中的其他信號的情況,否則會出現(xiàn) latch.latch會導(dǎo)致如下問題:1)功能仿真結(jié)果和后仿不符;2)出現(xiàn)無法測試的邏輯;3)邏輯工作不穩(wěn)定,特別是latch部分對毛刺異常敏感;4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會導(dǎo)致災(zāi)難性的后果。這不是恐嚇也不是開玩笑,我就親眼見過一個小伙把他做的邏輯加載上去后,整個FPGA給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個FPGA芯片沒有安裝散熱片)。FPGA設(shè)計要點之三:latch首先回答一下:1)stateCAD沒有用過,不過我感覺用這個東東在構(gòu)建大的系統(tǒng)的時候似乎不是很方便。也許用systemC或者system Verilog更好一些。2)同步、異步的叫法是我所在公司的習(xí)慣叫法,不太對,不過已經(jīng)習(xí)慣了,呵呵。這次講一下latch.latch的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。1)在組合邏輯進(jìn)程中,if語句一定要有else!并且所有的信號都要在if的所有分支中被賦值。
always@(*)begin
if(sig_a==1'b1)sig_b=sig_c;
end
這個是絕對會產(chǎn)生latch的。
正確的應(yīng)該是
always@(*)begin
if ( sig_a == 1'b1 ) sig_b = sig_c;
else sig_b = sig_d;
end
另外需要注意,下面也會產(chǎn)生latch.也就是說在組合邏輯進(jìn)程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。
always@(*)begin
if(rst==1'b1)counter=32'h00000000;
elsecounter=counter+1;
end
但如果是時序邏輯進(jìn)程,則不存在該問題。
2)case語句的default一定不能少!原因和if語句相同,這里不再多說了。需要提醒的是,在時序邏輯進(jìn)程中,default語句也一定要加上,這是一個很好的習(xí)慣。3)組合邏輯進(jìn)程敏感變量不能少也不能多。這個問題倒不是太大,verilog2001語法中可以直接用 * 搞定了。順便提一句,latch有弊就一定有利。在FPGA的LE中,總存在一個latch和一個D觸發(fā)器,在支持DDR的IOE(IOB)中也存在著一個latch來實現(xiàn)DDIO.不過在我們平時的設(shè)計中,對latch還是要盡可能的敬而遠(yuǎn)之。FPGA設(shè)計要點之四:邏輯仿真仿真是FPGA設(shè)計中必不可少的一步。沒有仿真,就沒有一切。仿真是一個單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時一定要挺住!仿真分為單元仿真、集成仿真、系統(tǒng)仿真。單元仿真:針對每一個最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到100%!這三種覆蓋率都可以通過MODELSIM來查看,不過需要在編譯該模塊時要在Compile option中設(shè)置好。集成仿真:將多個大模塊合在一起進(jìn)行仿真。覆蓋率要求盡量高。系統(tǒng)仿真:將整個硬件系統(tǒng)合在一起進(jìn)行仿真。此時整個仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及BFM、Testbench等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細(xì)設(shè)計仿真測試?yán)头抡鏈y試平臺。系統(tǒng)仿真是邏輯設(shè)計的一個大分支,是一門需要專門學(xué)習(xí)的學(xué)科。
審核編輯 :李倩
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關(guān)注
關(guān)注
1630文章
21798瀏覽量
606038 -
仿真
+關(guān)注
關(guān)注
50文章
4124瀏覽量
133999 -
高速串行
+關(guān)注
關(guān)注
2文章
22瀏覽量
11345
原文標(biāo)題:詳解FPGA的四大設(shè)計要點
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
制造業(yè)倉庫管理四大要點與廣東MES系統(tǒng):珠海先達(dá)的實踐與探索
在制造業(yè)領(lǐng)域,倉庫管理是企業(yè)運(yùn)營的重要環(huán)節(jié),直接關(guān)系到生產(chǎn)效率、成本控制和產(chǎn)品質(zhì)量。本文將從制造業(yè)倉庫管理的四個要點出發(fā),探討廣東MES系統(tǒng)在倉庫管理中的應(yīng)用,并以珠海先達(dá)為例,展示其在倉庫管理方面
賽逸展2025響應(yīng)四大行業(yè)協(xié)會倡議,審慎采購美國芯片!
,中國互聯(lián)網(wǎng)協(xié)會、中國汽車工業(yè)協(xié)會、中國半導(dǎo)體行業(yè)協(xié)會、中國通信企業(yè)協(xié)會發(fā)表聲明,呼吁國內(nèi)企業(yè)審慎選擇采購美國芯片。賽逸展堅定不移地與中國四大行業(yè)協(xié)會站在一起,迅速加入四大協(xié)會陣營,全力支持四大協(xié)會的倡議。 賽逸展以實際行動展現(xiàn)
UVLED固化機(jī)結(jié)構(gòu)的四大模塊
UVLED固化機(jī)作為一種高效、節(jié)能的固化設(shè)備,在多個行業(yè)中發(fā)揮著重要作用。其結(jié)構(gòu)設(shè)計的合理性直接決定了設(shè)備的性能和使用效果。UVLED固化機(jī)的四大模塊主要包括光源系統(tǒng)、控制系統(tǒng)、散熱系統(tǒng)和傳送系統(tǒng)
詳解FPGA的基本結(jié)構(gòu)
ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層
探秘四大主流芯片架構(gòu):誰將主宰未來科技?
在科技日新月異的今天,芯片作為現(xiàn)代電子設(shè)備的心臟,其架構(gòu)的選擇與設(shè)計顯得尤為重要。目前市場上主流的芯片架構(gòu)有四種:X86、ARM、RISC-V和MIPS。它們各具特色,廣泛應(yīng)用于各種電子設(shè)備中。本文將詳細(xì)剖析這四大主流芯片架構(gòu)的特點、優(yōu)勢及應(yīng)用領(lǐng)域。
基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計
基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計是一個綜合性的項目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細(xì)的系統(tǒng)設(shè)計方案,包括設(shè)計概述、硬件架構(gòu)、FPGA編程要點以及部
機(jī)器視覺的四大類應(yīng)用是什么?
機(jī)器視覺是一種利用計算機(jī)和圖像處理技術(shù),模擬人類視覺系統(tǒng),實現(xiàn)對圖像的獲取、處理、分析和理解的技術(shù)。它在工業(yè)、醫(yī)療、農(nóng)業(yè)、交通等領(lǐng)域有著廣泛的應(yīng)用。以下是機(jī)器視覺的四大類應(yīng)用: 工業(yè)自動化 工業(yè)
8芯M16接口四大優(yōu)點
德索工程師說道8芯M16接口作為一種高性能的電氣連接器,憑借其獨(dú)特的設(shè)計和優(yōu)越的性能,在多個領(lǐng)域得到了廣泛的應(yīng)用。以下是關(guān)于8芯M16接口的四大優(yōu)點,進(jìn)行詳細(xì)的分析和闡述。
中國FPGA市場競爭格局分析
AMD(Xilinx)FPGA相關(guān)產(chǎn)品矩陣主要包括:四大 FPGA產(chǎn)品系列(VIRTEX、KINTEX、ARTIX、SPARTAN),以及集成度更高的兩大自適應(yīng) SoC(Adaptive SoC)系列(ZYNQ、VERSAL)。
發(fā)表于 04-26 17:01
?1347次閱讀
韓四大集團(tuán)營業(yè)利潤降66% 三星集團(tuán)利潤下降92.7%
韓四大集團(tuán)營業(yè)利潤降66% 三星集團(tuán)利潤下降92.7% 據(jù)韓媒報道,“韓國CXO研究所”這家企業(yè)分析機(jī)構(gòu)發(fā)布了一份統(tǒng)計數(shù)據(jù)報告,2023年三星、SK、現(xiàn)代汽車和LG這四家韓的利潤總額同比下降65.9
FPGA設(shè)計需要掌握的四大核心要點
CPU core:分為2種,軟core和硬core.軟core是用邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA中實現(xiàn),使用非常靈活。而且在大容量的FPGA中還可以集成多個軟core,實現(xiàn)多核并行處理。
發(fā)表于 03-14 11:36
?1045次閱讀
小白學(xué)習(xí)FPGA的四大誤區(qū)
1、不熟悉
FPGA的內(nèi)部結(jié)構(gòu),不了解可編程邏輯器件的基本原理。FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因為他們覺得這是無關(guān)緊要的。他們潛意識的認(rèn)為可編程嘛,肯定就是像寫
發(fā)表于 02-22 11:00
評論