昨天即上篇博文講了EV10AQ190A這種ADC芯片的工作模式:雙通道模式
我十分重視這些內(nèi)容,因?yàn)檫@是我認(rèn)識(shí)硬件工作模式的起點(diǎn),當(dāng)然這也只是理論上的內(nèi)容,實(shí)際采樣過(guò)程中也6許會(huì)遇到這樣那樣的問(wèn)題,那就需要自己慢慢探索了,理想與工程還是會(huì)有一定的差距的!
這篇博文主要講四通道模式:
這種模式的框架或者組態(tài)(configuration)(我真的不知道這個(gè)單詞如何用中文準(zhǔn)確的翻譯處理,我總感覺(jué)應(yīng)該是原理框圖),算了以后就叫做組態(tài)吧,強(qiáng)行翻譯。
由上圖可知,四通道模式有4個(gè)輸入端口,我們分別稱其為A端口,B端口,C端口,與D端口,四個(gè)端口分別對(duì)應(yīng)四個(gè)通道,也就是說(shuō)四個(gè)輸入端口中每個(gè)端口分別對(duì)應(yīng)一個(gè)ADC采樣通道,例如當(dāng)模擬輸入從A端口輸入時(shí),就有ADC A進(jìn)行采樣。
從上圖我們還可以得知,外部2.5GHz的時(shí)鐘為該ADC芯片提供時(shí)鐘源,進(jìn)入內(nèi)部時(shí)鐘電路(Clock Circuit),內(nèi)部時(shí)鐘電路相當(dāng)于一個(gè)二分頻的作用,產(chǎn)生1.25GHz的時(shí)鐘信號(hào)分別輸入四個(gè)通道,為其提供時(shí)鐘信號(hào)。
每個(gè)通道都是一個(gè)ADC核,所以說(shuō)這個(gè)ADC有四個(gè)核,(有關(guān)這里的時(shí)鐘關(guān)系等我單獨(dú)一篇博文研究吧!)。
每一個(gè)ADC核采樣速率都是1.25Gsps,也就是說(shuō)每秒采樣1.25G個(gè)點(diǎn)!
下面看看其時(shí)序圖:
四通道模式的時(shí)序圖可以說(shuō)很簡(jiǎn)潔了。
模擬輸入XAI與基準(zhǔn)時(shí)鐘CLK:
這個(gè)時(shí)鐘頻率最大為2.5GHz;
CLK時(shí)鐘二分頻得到ADC內(nèi)部采樣時(shí)鐘:
頻率為CLK的一半,最大為1.25GHz;
基準(zhǔn)時(shí)鐘CLK四分頻得到采樣數(shù)據(jù)同步時(shí)鐘:
這個(gè)時(shí)鐘頻率就更低了,為基準(zhǔn)時(shí)鐘CLK的1/4;
內(nèi)部采樣時(shí)鐘的上升沿到達(dá)時(shí),開(kāi)始采樣,分別為N,N+1,...
每一個(gè)核(每一個(gè)通道)每秒采樣1.25G個(gè)數(shù)據(jù)點(diǎn);
同樣該模式也采樣了流水線結(jié)構(gòu),ADC的任一個(gè)通道采樣得到數(shù)據(jù)后,這時(shí)數(shù)據(jù)的同步也就開(kāi)始了,關(guān)于ADC怎么知道什么時(shí)候同步的問(wèn)題,我想暫且就認(rèn)為采樣得到數(shù)據(jù)后,內(nèi)部發(fā)出一個(gè)信號(hào),這個(gè)信號(hào)通知ADC該同步了。
最后貼出部分代碼,此代碼講了寫此程序的部分思路,好多東西需要自己往里面填寫,例如adc單通道模式采樣模塊肯定要用一個(gè)IP核產(chǎn)生采樣數(shù)據(jù),還有時(shí)鐘產(chǎn)生模塊等,這里僅僅為了理解上述同步過(guò)程而簡(jiǎn)寫的幾行代碼!
審核編輯 :李倩
-
芯片
+關(guān)注
關(guān)注
456文章
51188瀏覽量
427289 -
adc
+關(guān)注
關(guān)注
99文章
6533瀏覽量
545764 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1747瀏覽量
131803 -
采樣芯片
+關(guān)注
關(guān)注
0文章
8瀏覽量
6887
原文標(biāo)題:解讀ADC采樣芯片(EV10AQ190A)的工作模式(四通道模式)
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論