邊沿觸發器
邊沿觸發器的特點:
在時鐘為穩定的0或1期間,輸入信號都不能進入觸發器,觸發器的新狀態僅決定于時鐘脈沖有效邊沿到達前一瞬間以及到達后極短一段時間內的輸入信號. 邊沿觸發器具有較好的抗干擾性能。
維持阻塞D觸發器
(1) 電路結構與邏輯符號
(2) 工作原理
① 異步清零
② 異步置1
a. CLK=0
b. CLK=1
注意:在該時刻,D的改變不會使輸出狀態變化。
④ 在CLK=1前一瞬間(CLK=0),如加入信號D=0,則有:
由于M=N=1,所以輸出Q保持不變。
⑤ CLK由0變為1,在這一短時間內,D=0保持不變,則有:
⑥ 在上面的情況下,如D發生變化,即由0變為1
由于圖中紅線的作用,電路輸出狀態保持不變。
⑦ 在CLK=1前一瞬間(CLK=0),如加入信號D=1,則有:
由于M=N=1,所以輸出Q保持不變。
⑧ CLK由0變為1,在這一短時間內,D=1保持不變,則有:
⑨ CLK由0變為1,在這一短時間內,如D發生變化,即由1變為0
由于和M端連接的藍線的作用,使輸出保持不變
(3) 維持阻塞D觸發器特性表和工作波形圖
(4)正邊沿 D 觸發器的 VHDL 描述
2.CMOS邊沿D觸發器
CMOS邊沿D觸發器由CMOS傳輸門構成,屬主從結構,但具有邊沿觸發器的特點。
(1)電路結構
(2) 工作原理
可見,這種形式的觸發器屬于上升邊沿觸發的D觸發器。
部分常用集成觸發器
-
時鐘
+關注
關注
11文章
1746瀏覽量
131799 -
邏輯符號
+關注
關注
0文章
12瀏覽量
12494 -
觸發器
+關注
關注
14文章
2003瀏覽量
61347 -
電路結構
+關注
關注
1文章
36瀏覽量
9049 -
邊沿觸發器
+關注
關注
0文章
34瀏覽量
4024
發布評論請先 登錄
相關推薦
評論