那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AXI IIP突發寫的bug定位如何解決?

全棧芯片工程師 ? 來源:全棧芯片工程師 ? 2023-04-03 09:57 ? 次閱讀

生成的IIP代碼用AMBA VIP進行仿真,發現突發寫應答不符合協議,按照協議,突發寫只需要在寫完成后,回復一個應答信號即可。

而波形是burst每個寫操作響應通道都在應答,且只有第一個應答有正確的ID。

c1da1b88-d14a-11ed-bfe3-dac502259ad0.png

可以看到仿真波形是burst寫期間,寫通道一直在回復bvalid,而且只有第一個回復的ID是正確的,原因是每寫一次resp_fifo就會把bid_fifo的值給清掉。

我們應該改成最后一次寫wlast時,才清掉bid_fifo并同時給一次resp信號即可。

c20eb4ce-d14a-11ed-bfe3-dac502259ad0.png

實戰MCU+ISP圖像處理芯片版圖

c2290cca-d14a-11ed-bfe3-dac502259ad0.png

實戰ISP圖像算法效果

c25dd2ca-d14a-11ed-bfe3-dac502259ad0.png

以項目驅動的方式介紹MCU芯片全流程設計的方法;






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FIFO芯片
    +關注

    關注

    0

    文章

    10

    瀏覽量

    8855
  • AMBA
    +關注

    關注

    0

    文章

    69

    瀏覽量

    15043
  • axi協議
    +關注

    關注

    0

    文章

    8

    瀏覽量

    2151

原文標題:AXI IIP突發寫的bug定位

文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    玩轉Zynq連載3——AXI總線協議介紹1

    ● 基于特定地址進行的突發傳輸●通過獨立的讀和通道實現低成本直接內存訪問(DMA)●支持無序數據傳輸●提供多級寄存器鎖存的支持,實現更好的時序收斂 1.1 AXI版本介紹AXI協議是
    發表于 05-06 16:55

    Vivado中AXI互連的突發模式

    我一直在使用精簡版的AXI接口,但我需要使用突發模式來加快傳輸速度。我不太了解如何更改界面,有人可以告訴我如何在Vivado中更改我的IP以使用突發模式嗎?非常感激
    發表于 04-15 07:21

    高級可擴展接口(AXI)簡介

    主機和從機用于交換信息。優先級仲裁器確定當前哪個主機使用該總線,而中央解碼器執行從機選擇。突發執行操作可能需要花費多個總線周期才能完成。每個突發傳輸都包括一個地址和控制階段,隨后是一個數據階段。 AXI
    發表于 09-28 10:14

    待機電流過高bug何解

    待機電流過高bug何解
    發表于 10-13 06:42

    何解決semihost的Bug

    何解決semihost的Bug
    發表于 01-25 07:20

    ARM系列 -- AXI協議資料匯總(一)

    。 2、AXI通道之間的關系前面說到AXI的五個通道是獨立的,但通道間必須保持一定的約定關系:寫回復必須在一次事務的最后一個數據之后讀數據必須在接收到讀地址信號之后通道間握手必須滿
    發表于 04-08 09:34

    AXI接口協議詳解

    4:(For high-performance memory-mapped requirements.)主要面向高性能地址映射通信的需求,是面向地址映射的接口,允許最大256輪的數據突發傳輸;AXI
    發表于 04-08 10:45

    看看Axi4通道decoder的設計

    讀寫分離的設計在Axi4總線中,讀和通道是完全相互獨立,互不干擾。故而無論是在設計Decoder還是Arbiter時,均可以采用讀寫分離的方式。如前文所述,SpinalHDL在基于Axi4總線
    發表于 08-03 14:27

    AXI 總線和引腳的介紹

    1、AXI 總線通道,總線和引腳的介紹 AXI接口具有五個獨立的通道: (1)地址通道(AW):write address channel (2)數據通道( W): write d
    發表于 01-05 08:13 ?1w次閱讀
    <b class='flag-5'>AXI</b> 總線和引腳的介紹

    AXI-4 Lite接口協議仿真波形解析

    AXI-4 Lite可以看作是AXI-4 Memory Mapped的子集,從下面的示例圖中就可見一斑。最直接的體現是AXI-4 Lite的突發長度是固定值1。
    的頭像 發表于 09-23 11:18 ?3604次閱讀
    <b class='flag-5'>AXI</b>-4 Lite接口協議仿真波形解析

    AXI4接口協議的基礎知識

    AXI-4 Memory Mapped也被稱之為AXI-4 Full,它是AXI4接口協議的基礎,其他AXI4接口是該接口的變形。總體而言,AXI
    的頭像 發表于 09-23 11:20 ?6152次閱讀
    <b class='flag-5'>AXI</b>4接口協議的基礎知識

    高級可擴展接口(AXI)簡介

    主機和從機用于交換信息。優先級仲裁器確定當前哪個主機使用該總線,而中央解碼器執行從機選擇。突發執行操作可能需要花費多個總線周期才能完成。每個突發傳輸都包括一個地址和控制階段,隨后是一個數據階段。AXI
    的頭像 發表于 09-29 11:44 ?6769次閱讀
    高級可擴展接口(<b class='flag-5'>AXI</b>)簡介

    Bug定位的過程

    身為測試工程師,總有一道繞不過去的坎就是定位bug,這其實是非常花費時間的。
    的頭像 發表于 08-08 16:11 ?917次閱讀

    關于AXI BRAM控制器的相關內容

    所有與axis主設備的通信都是通過一個5通道的axis接口進行的。所有操作都在AXI總線的地址通道(AW)上啟動,該通道指定了事務的類型和相應的地址信息。
    的頭像 發表于 11-16 11:33 ?4191次閱讀

    AXI3與AXI4響應的依賴區別?

    上面兩圖的區別是相比AXI3,AXI4協議需要確認AWVALID、AWREADY握手完成才能回復BVALID。為什么呢?
    的頭像 發表于 03-30 09:59 ?1164次閱讀
    太阳城百家乐软件| 百家乐网络游戏信誉怎么样| 百家乐官网打法内容介绍| 大发888娱乐城好么| 属蛇做生意坐向| 百家乐官网太阳城怎么样| 大发888真人体育| 百家乐在线娱乐场| 马牌百家乐官网的玩法技巧和规则| 百家乐官网平台开发| 大发888娱乐充值| 百家乐投注平台信誉排行| 澳门百家乐官网必赢技巧| 贵港市| 威尼斯人娱乐代理注| 星级百家乐技巧| 百家乐怎么看门路| 百家乐官网赢多少该止赢| 百家乐官网庄家出千内幕| 永利高网址| bet365 网址| 贵族百家乐的玩法技巧和规则| 百家乐开闲几率| 真人百家乐轮盘| 百家乐h游戏怎么玩| 百家乐免费是玩| 风水24龙| 百家乐官网不锈钢| 91百家乐官网的玩法技巧和规则 | 百家乐官网游戏论坛| 金龙博彩网| 足球投注网址| 在线棋牌| 多彩国际娱乐| 大发888手机版下载安装到手| 威尼斯人娱乐注册网址| 赌球网站排名| 太阳城的故事| 大发888真人体育| 永利百家乐娱乐网| 天猫百家乐娱乐城|