那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

剖析LVDS高速ADC接口

jf_78858299 ? 來源:Hack電子 ? 作者:Hack電子 ? 2023-04-06 14:36 ? 次閱讀

LVDS

即Low-Voltage Differential Signaling。FPGA的selecteIO非常強大,支持各種IO接口標準,電壓電流都可以配置。其接口速率可以達到幾百M甚至上千M。使用lvds來接收高速ADC產生的數據會很方便。像ISERDES,IDDR,IDELAY,OSERDES,ODDR這種資源在FPGA的IOB中多得是(每個IO都對應有,最后具體介紹),根本不擔心使用。最近剛在項目中用到,提供一個思路,具體的器件使用參考FPGA手冊。

使用的AD芯片ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其SPI配置會單獨開一篇來講,SPI配置里面有個大坑,本來以為調好了的,后來又發現了問題,調了三天才定位到問題在哪,這就是硬件的魅力(坑爹)所在了吧。這里主要介紹FPGA的接收部分。

接收ADC數據的時序圖,

圖片

有幾點需要注意:

0 , 可以看出分成三種信號,數據采樣時鐘DCLK,幀同步信號FCLK,和輸入數據DATA

1,輸入數據采樣時鐘默認是已經對齊了輸入數據的中點,但幀時鐘是和數據字節邊緣對齊的。

2,使用Iserdes接收數據,Idelay調整時鐘延遲。

1,對數據采樣時鐘的處理如下

通過控制延時,使得CLK和經過IBUFDS的BitClk對齊,從而消除IBUFIO和BUFR還有net的延時。這樣所有的輸入信號都只經過了一個IBUFDS,延時相等。對Idelay的控制,可以手動調節,也可以用自動算法。(參考xapp524)

圖片

圖片

圖片

圖片

圖片

1.1手動調節對齊

首先來看看手動調節算法,用vivado的vio可以很方便的輸入輸出,可手動在線修改觀察現象,對后面的自動訓練算法也有一定的啟發作用。

默認R_delay_cnt=0時,可以看到輸入的正弦波形很亂

圖片

圖片

慢慢的增加R_delay_cnt,當R_delay_cnt=12時,開始出現穩定的正弦波,實驗發現R_delay_cnt=14,15,16時恰好采到時鐘的邊緣,也就是跟輸入的原始時鐘對齊了,可以看到采到邊緣是allign_word一直在跳變,有的是0,有的是1。一直到R_delay_cnt=18,正弦波都很穩定。有效窗口可以準確計算出來,200M的Idelay參考時鐘,78ps/tap。7tap*78ps=546ps。說明數據的有效窗口很小,畢竟是320M的DDR,半個周期都才1.56ns.

圖片

圖片

圖片

圖片

最后取R_delay_cnt=15,可以在代碼里面寫死。

1.2自動訓練算法

既然有了手動調節的算法,為什么還要用自動訓練對齊的算法呢?在高低溫測試的時候,器件的延遲會受溫度的影響發生變化,特別是在時鐘頻率很高,數據有效窗口很小的時候,這時候就需要能夠動態的改變R_delay_cnt的值去自適應delay的變化,增加了魯棒性。

有了上面的手動調節算法,自動訓練的思路也很簡單了。上電復位后R_delay_cnt一直自加,記下最后一個全0和第一個全1的值,取中點。這里只考慮了一種情況,還可能是從全1到全0的情況。代碼如下

圖片

圖片

圖片

2,對幀同步信號和數據的處理

用上面產生的數據采樣時鐘同時去采樣FCLK和DATA,使用Iserdes可以1:8進行串并轉換。但是我們不知道字節的邊界在哪里,所以要使用一個bit_slip對串轉并的結果進行移位,移位的同時檢測FCLK轉換的輸出,當輸出是8’b11110000的時候就停止移位。

圖片

圖片

圖片

圖片

圖片

圖片

圖片

當數據率不是很高的IDDR數據,使用DDR替代Iserdes接收。IDDR和Iserdes使用的資源相同(待驗證)

圖片

HR Bank真實的器件如下,一對IOB,可單獨使用,可差分使用。后面的資源從上到下依次是ISERDES(ILOGIC),IDELAY,OLOGIC(OSERDES),ILOGIC,IDELAY,OLOGIC。(ILOGIC可作為IDDR,OLOGIC可作為ODDR)。左上角的是一個clock region(如X0Y2)的中間分布的四個BUFIO和BUGR(局部時鐘驅動,局部時鐘分頻,二者延時相等)。后面是一個IDELAYCTRL。

圖片

下面分別詳細介紹:

IDEALY,

經過IDELAY必須要經過ISERDES,可直通。

ISERDES,

ISERDES和ILOGIC使用相同的資源,可互換

ILOGIC,

圖片

圖片

OSERDES,和OLOGIC使用相同的資源,可互換

功能描述

? Edge triggered D type flip-flop(FF)

? DDR mode (SAME_EDGE or OPPOSITE_EDGE)

? Level sensitive latch(Latch)

? Asynchronous/combinatorial(直通)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51188

    瀏覽量

    427288
  • adc
    adc
    +關注

    關注

    99

    文章

    6533

    瀏覽量

    545764
  • AD
    AD
    +關注

    關注

    27

    文章

    868

    瀏覽量

    150561
  • SPI
    SPI
    +關注

    關注

    17

    文章

    1722

    瀏覽量

    92129
收藏 人收藏

    評論

    相關推薦

    請問Spartan 6 LVDS和DDR接口哪個最合適?

    大家好,我開發了DDR2內存和高速ADC 500Mpbs(2 ADC)到Spartan6 LX25器件。我想知道銀行分配的最佳選擇,因為接口都是高速
    發表于 07-12 06:30

    如何將Virtex-5與具有LVDS DDR信號的并行高速ADC連接

    嗨,關于Virtex-5與具有LVDS DDR信令的并行高速ADC接口的任何應用說明。我擔心數據偏斜,因此需要靜態和動態相位對齊。最接近的appnote是xapp860,但它不使用并行
    發表于 06-19 06:48

    如何將高速ADC與串行LVDS輸出連接到virtex 7 fpga?

    親愛的大家,我希望將高速ADC與串行LVDS輸出連接到virtex 7 fpga。我使用的ADC評估板是AD9635_125EBZ。我想知道如何將串行
    發表于 07-26 18:27

    LVDS接口電路及設計

    LVDS接口又稱RS-644總線接口,是20世紀90年代才出現的一種數據傳輸和接口技術。LVDS即低電壓差分信號,這種技術的核心是采用極低的
    發表于 06-02 09:30 ?1.2w次閱讀
    <b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>電路及設計

    基于FPGA的LVDS接口應用

    介紹了LVDS技術的原理,對LVDS接口高速數據傳輸系統中的應用做了簡要的分析,著重介紹了基于FPGA的LVDS_TX模塊的應用,并通過其
    發表于 01-11 10:46 ?101次下載
    基于FPGA的<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>應用

    基于LVDS的超高速ADC數據接收設計

    高速ADC通常采用LVDS電平傳輸數據,高采樣率使輸出數據速率很高,達到百兆至吉赫茲量級,如何正確接收高速LVDS數據成為一個難點。本文以
    發表于 11-17 10:40 ?7610次閱讀

    LVDS高速ADC接口_Xilinx FPGA實現

    。使用lvds來接收高速ADC產生的數據會很方便。像ISERDES,IDDR,IDELAY,OSERDES,ODDR這種資源在FPGA的IOB中多得是(每個IO都對應有,最后具體介紹),根本不擔心使用。
    的頭像 發表于 06-30 10:23 ?2.4w次閱讀
    <b class='flag-5'>LVDS</b><b class='flag-5'>高速</b><b class='flag-5'>ADC</b><b class='flag-5'>接口</b>_Xilinx FPGA實現

    淺談LVDS和PCI接口高速圖像傳輸系統設計

    針對數字圖像處理與傳輸領域數據量大而傳統接口無法滿足其高速率傳輸要求的現狀,提出了一種基于LVDS和PCI接口
    的頭像 發表于 05-05 17:13 ?5030次閱讀
    淺談<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統設計

    具有LVDS輸出的LTM9011 ADC的AN147-Altera Stratix IV FPGA接口

    具有LVDS輸出的LTM9011 ADC的AN147-Altera Stratix IV FPGA接口
    發表于 05-09 21:19 ?15次下載
    具有<b class='flag-5'>LVDS</b>輸出的LTM9011 <b class='flag-5'>ADC</b>的AN147-Altera Stratix IV FPGA<b class='flag-5'>接口</b>

    車載超高速接口的ESD保護-PESD1LVDS

    車載超高速接口的ESD保護-PESD1LVDS
    發表于 03-01 18:46 ?0次下載
    車載超<b class='flag-5'>高速</b><b class='flag-5'>接口</b>的ESD保護-PESD1<b class='flag-5'>LVDS</b>

    基于LVDS和PCI接口高速圖像傳輸系統設計

    電子發燒友網站提供《基于LVDS和PCI接口高速圖像傳輸系統設計.doc》資料免費下載
    發表于 11-03 14:17 ?2次下載
    基于<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統設計

    基于LVDS和PCI接口高速圖像傳輸系統設計

    電子發燒友網站提供《基于LVDS和PCI接口高速圖像傳輸系統設計.pdf》資料免費下載
    發表于 11-03 14:18 ?0次下載
    基于<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統設計

    高速論壇講座回放|?LVDS接口舊話新說&amp;誤碼判定的邏輯

    點擊上方 “泰克科技” 關注我們! 2023高速接口發展 與技術論壇 LVDS是從上個世紀九十年代就開始發展起來的一種標準接口,雖然過去了二十多年的時間,但
    的頭像 發表于 12-04 12:10 ?664次閱讀
    <b class='flag-5'>高速</b>論壇講座回放|?<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>舊話新說&amp;誤碼判定的邏輯

    LVDS接口有哪些分類

    低電壓差分信號傳輸技術,廣泛應用于高速數據傳輸領域,如液晶顯示器、嵌入式系統、網絡通信等。LVDS接口具有低功耗、低噪聲、高帶寬等特點,能夠滿足高速數據傳輸的需求。根據傳輸速率、電氣特
    的頭像 發表于 01-18 11:20 ?2089次閱讀

    高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮

    電子發燒友網站提供《高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮.pdf》資料免費下載
    發表于 10-15 09:50 ?6次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與FPGA的<b class='flag-5'>LVDS</b>數據<b class='flag-5'>接口</b>中避免時序誤差的設計考慮
    怎样看百家乐路纸| 澳门百家乐官网娱乐网| 松溪县| 球探比分 | 曼哈顿娱乐城信誉| bet365体育在线注册| 大发888安装需要多久| tt娱乐城备用网址| 网上真钱老虎机| 光泽县| 赌博百家乐官网赢钱方法| 庆城县| 财神百家乐官网娱乐城| 百家乐官网推广| 至尊百家乐官网20130402| 伟易博百家乐官网的玩法技巧和规则 | 打牌网| 百家乐官网多少点数算赢| 百家乐官网算点子打法攻略| 财神百家乐官网的玩法技巧和规则| 做生意选店铺位置| 百家乐路纸计算| 百家乐赌场程序| 老虎机控制器| 百家乐转盘| 德州扑克大师| 德州扑克冠军| 四平市| 百家乐官网怎赌才赢钱| 百家乐视频金币| 诺贝尔百家乐的玩法技巧和规则| 高额德州扑克视频| 百家乐官网有免费玩| 大发888海立方| 沙龙百家乐官网怎申请| 百家乐官网是怎样算牌| 百家乐2棋牌作弊软件| 大发888 迅雷快传| 轮盘| 互联网百家乐官网的玩法技巧和规则 | 闲和庄百家乐官网娱乐城|