那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA AXI4協(xié)議學習筆記(三)

CHANBAEK ? 來源:FPGA自學筆記分享 ? 作者:FPGA自學筆記分享 ? 2023-05-24 15:06 ? 次閱讀

上文FPGA IP之AXI4協(xié)議1_信號說明把AXI協(xié)議5個通道的接口信息做了說明,本文對上文說的信號進行詳細說明。

1.時鐘和復位

每個AXI接口使用一個時鐘信號ACLK。所有輸入信號都在ACLK的上升沿上采樣,所有輸出信號的變化都必須發(fā)生在ACLK上升沿之后。在主接口和從接口上,輸入和輸出信號之間不能出現(xiàn)組合邏輯路徑。

AXI協(xié)議使用低有效的復位信號:ARESETn。復位信號可以異步使能,但是去使能必須與ACLK的上升邊同步。在復位信號被拉低后,接口信號要做以下動作要求:

?主端必須驅動ARVALID, AWVALID和WVALID 為低

?從端必須驅動RVALID和BVALID 為低

?所有其他信號都可以被驅動到任意值。

復位信號拉高后,主控制器被允許開始驅動ARVALID、AWVALID或WVALID 變高的最早時間點是在ARESETn為HIGH后的上升ACLK邊緣。

wKgZomRtt2CAWB6dAACtfpG14lM006.jpg

2.基本的讀寫操作

握手過程

所有五個事務通道都使用相同的VALID/READY握手過程來傳輸?shù)刂贰?shù)據(jù)和控制信息。這種雙向流控制機制意味著主端和從端都可以控制信息在主和從之間移動的速率。當?shù)刂贰?shù)據(jù)或控制信息可用時,源端生成VALID信號。目的地生成READY信號,表示它可以接受該信息。只有當VALID和READY信號都為HIGH時,才會發(fā)生傳輸。

握手過程中的VALID/READY信號支持三種模式:VALID在READY之前、VALID在READY之后、VALID和READY同時到達:

wKgZomRtt2CAJQvrAAEfSMTrStk007.jpg

wKgaomRtt2CAUTfsAAFPWkMHkDY033.jpg

wKgZomRtt2CAAFdvAAEHusMCtVg713.jpg

VALID和READY信號的握手過程是AXI協(xié)議最基本的要求,AXI協(xié)議5個通道均有自己的VALID和READY信號:

wKgaomRtt2CAJbtnAALgeIA_vMM333.jpg

寫地址通道 :只有當主端準備好有效的地址和控制信息后AWVALID信號才會被拉高,并將持續(xù)為高保持到從端的AWREADY信號拉高后才會拉低。AWREADY信號的默認狀態(tài)可以是高或者低,協(xié)議推薦默認狀態(tài)為高,當AWREADY為高時,slave必須能夠接收有效的地址或者控制信號。(協(xié)議不推薦AWREADY信號默認狀態(tài)為0是因為,默認狀態(tài)為0時,完成一次握手至少需要2個clk才能完成)

寫數(shù)據(jù)通道 :只有當主端準備好有效的地址和控制信息后WVALID信號才會被拉高,并將持續(xù)為高保持到從端的WREADY信號拉高后才會拉低。同樣推薦WREADY信號的默認狀態(tài)為高。當進行一個burst的最后一次傳輸時WLAST信號要被置高。

寫響應通道、讀地址通道、讀數(shù)據(jù)通道的VALID和READY要求與上邊的相同。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21796

    瀏覽量

    605984
  • 控制器
    +關注

    關注

    112

    文章

    16445

    瀏覽量

    179433
  • 接口
    +關注

    關注

    33

    文章

    8691

    瀏覽量

    151911
  • 信號
    +關注

    關注

    11

    文章

    2804

    瀏覽量

    77098
  • AXI4
    +關注

    關注

    0

    文章

    20

    瀏覽量

    8914
收藏 人收藏

    評論

    相關推薦

    看看在SpinalHDL中AXI4總線互聯(lián)IP的設計

    無論是做SOC設計還是FPGA設計,AXI4總線是經常提及的。關于AXI4總線關于什么是AXI4總線的定義,網絡上相關的文章不勝枚舉,也是無論是做F
    發(fā)表于 08-02 14:28

    SoC Designer AXI4協(xié)議包的用戶指南

    這是SoC Designer AXI4協(xié)議包的用戶指南。該協(xié)議包包含SoC Designer組件、探針和ARM AXI4協(xié)議的事務端口接口(
    發(fā)表于 08-10 06:30

    AMBA 4 AXI4AXI4-Lite和AXI4-流協(xié)議斷言用戶指南

    您可以將協(xié)議斷言與任何旨在實現(xiàn)AMBA?4 AXI4的接口一起使用?, AXI4 Lite?, 或AXI4流?
    發(fā)表于 08-10 06:39

    AXI4接口協(xié)議的基礎知識

    AXI-4 Memory Mapped也被稱之為AXI-4 Full,它是AXI4接口協(xié)議的基礎,其他AXI4接口是該接口的變形。總體而言,
    的頭像 發(fā)表于 09-23 11:20 ?6148次閱讀
    <b class='flag-5'>AXI4</b>接口<b class='flag-5'>協(xié)議</b>的基礎知識

    一文詳解ZYNQ中的DMA與AXI4總線

    在ZYNQ中,支持AXI-Lite,AXI4AXI-Stream種總線,但PS與PL之間的接口卻只支持前兩種,AXI-Stream只能在
    的頭像 發(fā)表于 09-24 09:50 ?5609次閱讀
    一文詳解ZYNQ中的DMA與<b class='flag-5'>AXI4</b>總線

    ZYNQ中DMA與AXI4總線

    和接口的構架 在ZYNQ中,支持AXI-Lite,AXI4AXI-Stream種總線,但PS與PL之間的接口卻只支持前兩種,AXI-St
    的頭像 發(fā)表于 11-02 11:27 ?4390次閱讀
    ZYNQ中DMA與<b class='flag-5'>AXI4</b>總線

    AXI3與AXI4寫響應的依賴區(qū)別?

    上面兩圖的區(qū)別是相比AXI3,AXI4協(xié)議需要確認AWVALID、AWREADY握手完成才能回復BVALID。為什么呢?
    的頭像 發(fā)表于 03-30 09:59 ?1164次閱讀

    AXI4協(xié)議五個不同通道的握手機制

    AXI4 協(xié)議定義了五個不同的通道,如 AXI 通道中所述。所有這些通道共享基于 VALID 和 READY 信號的相同握手機制
    的頭像 發(fā)表于 05-08 11:37 ?1290次閱讀
    <b class='flag-5'>AXI4</b><b class='flag-5'>協(xié)議</b>五個不同通道的握手機制

    FPGA AXI4協(xié)議學習筆記(一)

    AMBA AXI協(xié)議支持高性能、高頻系統(tǒng)設計。
    的頭像 發(fā)表于 05-24 15:05 ?1224次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>AXI4</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>學習</b><b class='flag-5'>筆記</b>(一)

    FPGA AXI4協(xié)議學習筆記(二)

    上文FPGA IP之AXI4協(xié)議1_協(xié)議構架對協(xié)議框架進行了說明,本文對AXI4接口的信號進行說
    的頭像 發(fā)表于 05-24 15:05 ?1579次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>AXI4</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>學習</b><b class='flag-5'>筆記</b>(二)

    AXI4-Lite協(xié)議簡明學習筆記

    AXI4協(xié)議是ARM的AMBA總線協(xié)議重要部分,ARM介紹AXI4總線協(xié)議是一種性能高,帶寬高,延遲低的總線
    發(fā)表于 06-19 11:17 ?3904次閱讀
    <b class='flag-5'>AXI4</b>-Lite<b class='flag-5'>協(xié)議</b>簡明<b class='flag-5'>學習</b><b class='flag-5'>筆記</b>

    Xilinx FPGA AXI4總線(一)介紹【AXI4】【AXI4-Lite】【AXI-Stream】

    FPGA 應用角度看看 AMBA 總線中的 AXI4 總線。
    發(fā)表于 06-21 15:21 ?2402次閱讀
    Xilinx <b class='flag-5'>FPGA</b> <b class='flag-5'>AXI4</b>總線(一)介紹【<b class='flag-5'>AXI4</b>】【<b class='flag-5'>AXI4</b>-Lite】【<b class='flag-5'>AXI</b>-Stream】

    漫談AMBA總線-AXI4協(xié)議的基本介紹

    本文主要集中在AMBA協(xié)議中的AXI4協(xié)議。之所以選擇AXI4作為講解,是因為這個協(xié)議在SoC、IC設計中應用比較廣泛。
    發(fā)表于 01-17 12:21 ?2530次閱讀
    漫談AMBA總線-<b class='flag-5'>AXI4</b><b class='flag-5'>協(xié)議</b>的基本介紹

    SoC設計中總線協(xié)議AXI4AXI3的主要區(qū)別詳解

    AXI4AXI3是高級擴展接口(Advanced eXtensible Interface)的兩個不同版本,它們都是用于SoC(System on Chip)設計中的總線協(xié)議,用于處理器和其它外設之間的高速數(shù)據(jù)傳輸。
    的頭像 發(fā)表于 05-10 11:29 ?7288次閱讀
    SoC設計中總線<b class='flag-5'>協(xié)議</b><b class='flag-5'>AXI4</b>與<b class='flag-5'>AXI</b>3的主要區(qū)別詳解

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級可擴展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導體產業(yè)首個符合 AXI4 標準的
    的頭像 發(fā)表于 10-28 10:46 ?309次閱讀
    AMBA <b class='flag-5'>AXI4</b>接口<b class='flag-5'>協(xié)議</b>概述
    威尼斯人娱乐场老品牌| 大发888线上投注| 新葡京娱乐城网站| 百家乐官网对子计算方法| 百家乐官网园鼎丰娱乐城| 百家乐视频游戏视频| 大发888投注网| 洱源县| 百家乐官网羸钱法| 最新百家乐电脑游戏机| 新大发888pt老虎机| 百家乐官网隔一数打投注法| 百家乐游戏的玩法| 大发888最新版本下载| 澳门百家乐官网送彩金| 百家乐技术辅助软件| 大发888官网z46| 百家乐官网平注赢钱法| 至尊百家乐娱乐网| 新乐界娱乐城| 华盛顿百家乐官网的玩法技巧和规则| 实战百家乐十大取胜原因百分百战胜百家乐不买币不吹牛只你能做到按我说的.百家乐基本规则 | 百家乐双面数字筹码怎么出千| 龙虎斗网站| 百家乐之对子的技巧| 梨树县| 真人百家乐做假| 百家乐官网压分技巧| 百家乐赌博走势图| 半圆百家乐官网桌子| 联合百家乐的玩法技巧和规则| 百家乐官网庄89| 大发888蜜月旅行| 百家乐官网法则| 澳门网上网址| 玩百家乐平台| 百家乐官网太阳城开户| 海港城百家乐的玩法技巧和规则| 太阳城百家乐官网杀祖玛| 卢克索百家乐的玩法技巧和规则| 百家乐官网注码技术打法|