隨著RISC-V歐洲峰會的結束,本文將回顧各公司如何利用這次活動作為平臺,展示他們利用開放指令集架構(ISA)的最新創新。這些創新既包括硬件也包括軟件,對許多領域的設計師都很重要。
自2015年發布以來,RISC-V一直是一個開放的標準,支持自定義硬件和軟件創新。ISA使用預先存在的知識來加速開發,并在設計過程中提供改進的靈活性。
RISC-V歐洲峰會的三個亮點可以為不需要在架構的最低級別操作的設計人員提供新的抽象層。本文將介紹峰會上的這些亮點,并討論每個創新如何為設計師提供工具,使開發更簡單,同時縮短上市時間。此外,我們將研究不斷發展的RISC-V生態系統,以評估ISA將如何繼續發展。
自定義矢量核
為了迎接RISC-V歐洲峰會,Semidynamics發布了“最大的、完全可定制的”矢量處理RISC-V處理器。隨著矢量計算在人工智能或計算機視覺應用中變得越來越重要,硬件矢量支持可以成為許多開發人員在高性能系統上工作的寶貴設計工具。隨著RISC-V國際公司2021年的矢量擴展,預計ISA的矢量處理將隨著需求而增長。
Semidynamics的矢量單元是可定制的,用來適應應用程序的需求,允許設計人員根據需要定義數據路徑長度,矢量長度或數字格式。同時在單個單元中集成了4到32個矢量內核,即使是計算最密集的應用程序也可以使用其矢量單元。矢量單元與Atrevideo和Avispado RISC-V內核一起提供,展示了RISC-V ISA的多功能性。
RISC-V矢量加密
隨著硬件矢量可用性的提高,Codethink已經將RISC-V矢量加密擴展集全面集成到仿真軟件QEMU中。雖然仿真可能不是實現矢量加密設計的直接要求,但它是RISC-V規范中的要求。
基于過去在RISC-V設備上的經驗,Codethink在QEMU模擬器上的開發最終將使矢量加密技術更接近RISC-V標準化。
軟件定義芯片
一些芯片聯盟成員,包括AntMicro和谷歌,提出了改進的數字設計工具,用于使用RISC-V內核的集成。這些工具(Verible和Kythe)可以與高效的RISC-V (VeeR)核心家族一起使用,以簡化設計過程,并允許在組織內部和組織間的工作中進行開放協作。
這些在Caliptra項目中得到了突出體現,該項目利用VeeR核心家族提供現代處理器所需的安全性。除了設計和驗證工具之外,Antmicro還提供了一個視覺系統設計器,讓人們相信很快可以在RISC-V設計器體驗到一個新的抽象層次。
High-level RISC-V
雖然RISC-V歐洲峰會討論了更多的發展,但本文中的發展代表了RISC-V處理器增加可用性和市場份額的趨勢,設計RISC-V處理器可能很快就會成為一項更容易的任務。
隨著軟件和硬件的創新,如視覺系統設計、矢量核心支持或專用的RISC-V模擬IP,高級開發和集成的新機會似乎即將到來。除了降低進入RISC-V生態系統的門檻之外,這也從另一方面印證了RISC-V趨勢不可阻擋。
審核編輯:劉清
-
處理器
+關注
關注
68文章
19408瀏覽量
231187 -
ISA
+關注
關注
0文章
55瀏覽量
43789 -
RISC-V
+關注
關注
45文章
2323瀏覽量
46592 -
qemu
+關注
關注
0文章
57瀏覽量
5395
原文標題:RISC-V上的創新使設計更加簡化!
文章出處:【微信號:SSDFans,微信公眾號:SSDFans】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論