那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用于高頻接收器和發射器的鎖相環—第三部分

星星科技指導員 ? 來源:ADI ? 作者:Mike Curtin 和 Paul ? 2023-06-17 14:52 ? 次閱讀

Mike Curtin 和 Paul O‘Brien

本系列第一部分 介紹了鎖相環(PLL),說明了其基本架構和工作原理。另外舉例說明了PLL在通信系統中的用途。在 第二部分 中,我們詳細考察了相位噪聲、參考雜散、輸出漏電流等關鍵性能規格,還考慮了它們對系統性能的影響。在本部分中,我們將考察PLL頻率合成器的主要構建模塊。我們還將比較整數N和小數N架構。最后將總結市場上現有的VCO,同時列出ADI的現有頻率合成器系列。

PLL頻率合成器基本構建模塊

PLL頻率合成器可以從多個基本構建模塊的角度來考察。我們在前面已經提到過這個問題,下面將更加詳細地進行探討:

鑒頻鑒相器(PFD)
參考計數器(R)
反饋計數器(N)

鑒頻鑒相器(PFD)

頻率合成器的核心是鑒相器,也稱鑒頻鑒相器。在鑒相器中,將比較參考頻率信號與從VCO輸出端反饋回來的信號,結果得到的誤差信號用于驅動環路濾波器和VCO。在數字PLL (DPLL)中,鑒相器或鑒頻鑒相器是一個邏輯元件。三種最常用的實現方法為:

異或(EXOR)柵極
J-K觸發器
數字鑒頻鑒相器

這里,我們只考慮PFD,這也是ADF4110和ADF4210頻率合成器系列中使用的元件,因為與EXOR柵極和J-K觸發器不同,處于解鎖狀態時,其輸出為頻差以及兩個輸入間相差的函數。

圖1所示為PFD的一種實現方案,該類器件基本上由兩個D型觸發器組成。一路Q輸出使能正電流源,另一路Q輸出則使能負電流源。假設本設計中D型觸發器由正邊沿觸發,則狀態為(Q1, Q2):

11–兩個輸出均為高電平,由反饋至觸發器上CLR引腳的AND柵極(U3)禁用。

00–P1和N1均關閉,輸出OUT實際處于高阻抗狀態。

10–P1開啟,N1關閉,輸出位于V+。

01–P1關閉,N1開啟,輸出位于V–。

wKgZomSNWPGAaTswAAApjs2gWhw494.png

圖1. 運用D型觸發器的典型PFD。

現在考慮系統失鎖且+IN處的頻率遠高于–IN處的頻率時電路的性能表現,如圖2所示。

wKgaomSNWPeAWtxrAAAMM8IW7TE535.png

圖2. PFD波形(鎖頻和鎖相均解除)。

由于+IN處的頻率遠高于–IN處的頻率,因此輸出多數時間處于高電平狀態。+IN上的第一個上升沿會發送輸出高電平,并且這種情況會一直持續到–IN上出現第一個上升沿。在實際的系統中,這就意味著輸出及VCO的輸入會被進一步拉高,進而造成–IN處的頻率增加。這恰恰是期望達到的效果。

如果+IN處的頻率遠低于–IN處的,則會出現相反效果。 OUT處的輸出多數時間處于低電平狀態。這會在負方向上驅動VCO,并再次使得–IN處的頻率更加接近+IN處的頻率,從而達到鎖定條件。圖3顯示了輸入處于鎖頻和接近鎖相條件時的波形。

wKgaomSNWAaAMj0QAAALqrEIR9E267.gif

圖3. PFD波形(鎖頻,但相位鎖定解除)。

由于+IN領先于–IN,因此輸出為一系列正電流脈沖。 這些脈 沖往往會驅動VCO,使得–IN信號變得與+IN信號相位對齊。

發生這種情況時,如果U3和U1及U2的CLR輸入端之間沒有任何延遲元件,那么輸出可能會進入高阻抗模式,從而既不會生成正電流脈沖,也不會生成負電流脈沖。這并不是一種很好的狀況。VCO會發生漂移,直到造成顯著的相位誤差并再次開始生成正電流脈沖或負電流脈沖。這種循環會持續相當長的一段時間,其影響是電荷泵的輸出會被某個信號(PFD輸入參考頻率的次諧波)調制。由于這可能是一種低頻信號,因此無法通過環路濾波器進行衰減,從而會導致VCO輸出頻譜中出現非常明顯的雜散,該現象稱為"間隙"效應。通過在U3的輸出端和U1及U2的CLR輸入端之間添加延遲元件,可以確保不會發生這種情況。添加延遲元件后,即使+IN和–IN相位完全對齊時,電荷泵輸出端仍會生成電流脈沖。該延遲的持續時間等于在U3輸出處插入的延遲,稱為反沖防回差脈沖寬度。

參考計數器

在傳統的整數N分頻頻率合成器中,輸出頻率的分辨率由施加于鑒相器的參考頻率決定。因此,舉例來說,如果需要200 kHz間距(如GSM電話中),那么參考頻率必須為200 kHz。但是,獲取穩定的200 kHz頻率源并不容易。一種合理的做法是采用基于晶振的良好高頻源并對其進行分頻。例如,從10 MHz頻率基準開始并進行50分頻,就可以得到所需的頻率間隔。這種方法如圖4所示。

wKgZomSNWAiASKLLAAASrVfcDEI125.gif

圖4. 在PLL頻率合成器中使用參考計數器。

反饋計數器N

N計數器也稱為N分頻器,是用于設置PLL中輸入頻率和輸出頻率之間關系的可編程元件。N計數器的復雜性逐年增長。除簡單的N計數器之外,經過發展,后來還包括"預分頻器",后者可具有"雙模"。

這種結構已經發展成為下列情況下固有問題的一種解決方案:需要超高頻輸出時使用基本N分頻結構來反饋至鑒相器。例如,我們假設需要一個間距為10 Hz的900 MHz輸出。可以使用10 MHz參考頻率并將R分頻器設為1000。然后,反饋中的N值必須為90,000。這意味著,至少需要一個能夠處理900 MHz輸入頻率的17位計數器。

為處理此范圍,需要考慮在可編程計數器之前加上一個固定計數器元件,以便將超高輸入頻率拉低至標準CMOS的工作頻率范圍內。該計數器稱為預分頻器,如圖5所示。

wKgaomSNWAmAIvHYAAAUSqOt3q4450.gif

圖5. 基本預分頻器。

然而,使用標準的預分頻器會導致其他并發癥。現在,系統分辨率降低(F1 × P)。可通過使用雙模預分頻器來解決這個問題(圖6)。這種方法可以享有標準預分頻器種種優勢,又不會犧牲系統分辨率。雙模預分頻器是一種可通過外部控制信號將分頻比從一個值切換為另一個值的計數器,通過使用帶有A和B計數器的雙模預分頻器,仍可以保持F1的輸出分辨率。 不過,必須滿足下列條件:

wKgaomSNWAqAbWbQAAAkfyWvZOQ020.gif

圖6. 雙模預分頻器。

如果兩個計數器未超時,其輸出信號都為高電平。

當B計數器超時時,其輸出變為低電平,并立即將兩個計 數器加載至其預設值。

加載到B計數器的值必須始終大于加載到A計數器的值。

假設B計數器剛發生超時并且兩個計數器均已經重新加載值A和B。我們來看看再次達到相同狀態所需的VCO周期數。

只要A計數器未超時,預分頻器即會以P + 1進行分頻。因此,每次預分頻器計數達到(P + 1)個VCO周期時,A和B計數器都 會遞減1。這意味著,A計數器會在((P + 1) × A)個VCO周期后超時。然后,預分頻器會切換至P分頻。也可以說,此時B計 數器還有(B – A)個周期才會超時。所需時間為:((B – A) × P)。現在,系統會返回到剛開始的初始條件。

所需的VCO周期總數為:

wKgZomSNWRuABme6AAARP7nr6F0273.png

在使用雙模預分頻器時,必須考慮N的最低值和最高值。這里,我們真正想要的是可以按離散整數步長更改N的范圍。考慮表達式N = A + BP。為確保N有連續的整數間距,A必須在0至(P – 1)之間。這樣,每當B遞增時,就有充足的分辨率來填充BP 和(B + 1)P之間的所有整數值。就如我們針對雙模預分頻器提到的那樣,B必須大于或等于A,雙模預分頻器才能正常工作。基于此,我們可以說,若要按離散整數步長遞增,最小分頻比為:

wKgZomSNWA6ACVaCAAAEq1hknK8105.gif

N的最高值來自

wKgaomSNWBGAZ70YAAACiB71OwE216.gif

本例中, Amax and Bmax 僅僅取決于A和B計數器的大小。

接下來,我們將給出一個采用ADF4111的例子。
我們假設,通過編程將預分頻器的分頻比設為32/33。
A計數器: 6位意味著,A可能為26 - 1 = 63
B計數器: 13位意味著,B可能為213 - 1 = 8191

wKgaomSNWS6ALODvAAAWb93KFWY529.png

ADF4110系列

前面幾節討論的構建模塊在來自ADI公司的新型整數N頻率合成器系列中均有使用。ADF4110系列頻率合成器由單個器件構成,ADF4210系列由雙通道版本構成。ADF4110的框圖如下所示。其中含有上面描述的參考計數器、雙模預分頻器、N計數器和PFD模塊。

wKgaomSNWBWAczNWAAA3UOQte1E697.gif

圖7. ADF4110系列的框圖。

小數N頻率合成器s*

*筆者借此機會向麥格勞-希爾公司(e McGraw-Hill Companies)表示謝意,感 謝其許可使用本節第4條參考文獻中提到的版權材料。

許多新興無線通信系統都要求本振(LO)具有更快的切換能力和更低相位噪聲。整數N頻率合成器要求參考頻率等于通道間距。該值可能非常低,意味著高N。該高N會產生相應較高的相位噪聲。低參考頻率會限制PLL鎖定時間。小數N合成是在PLL中同時實現低相位噪聲和快速鎖定時間的一種方式。

這種技術最初出現在20世紀70年代初。早期工作主要由惠普公司和Racal公司完成。該技術最初稱為"digiphase",但后來被廣泛稱為小數N。

在標準頻率合成器中,只能用一個整數除以RF信號。這就需要使用一個相對較低的參考頻率(取決于系統通道間距),并在反饋中導致高N值。這兩個事實都對系統建立時間和系統相位噪聲有著重要影響。低參考頻率意味著較長的建立時間,高N值意味著較大的相位噪聲。

如果反饋中可能出現除數為小數的情況,則可以使用較高的參考頻率,同時實現通道間距目標。小數越小,則意味著相位噪聲越低。

事實上,通過交替除以兩個整數,可以實現在較長時間內用小數除(通過先后除以2和3可以除以2.5)。

那么,如何除以X或(X + 1)(假設小數在這兩個值之間)? 數值的小數部分可以按參考頻率速率累加。

wKgZomSNWBaADkYjAAAb_KY7r7Q128.gif

圖8. 小數N頻率合成器。

圖9的示意圖顯示了圖8中描述的小數N分頻系統的時序。出于此示例的目的,我們假設分頻比為 4.6。

信號 FOUT 在 FREF 執行 10 個周期期間顯示 46 個周期。在 FREF 生成其第一個周期期間,N 計數器需要除以 4.6。當然,這是不可能的。它除以 4。因此,在第一個周期中,計數器輸出中“缺少”0.6個脈沖。這是使用累加器在系統中記憶的。累加器使用與F寄存器相同的代碼。在每個參考周期開始時,累加器將F寄存器內容添加到其先前的累積值中。因此,從時間 0 開始,累加器將跟蹤“缺失”的脈沖分數。

在第二個參考周期中,N 計數器將再次除以 4。累加器現在將在第一個參考周期累積的 0.6 的基礎上增加 0.6。這在累加器中給出了 1.2 的值,但由于它只能存儲小于 1 的值,因此將生成溢出并將 0.2 保留為累加器內容。

wKgaomSNWBiAYolKAABS0a2xo2k848.gif

圖9.小數 N 分頻時序。

VCO制造商小結

在過去5年中,隨著無線通信的爆炸式增長,對頻率合成器、VCO等產品的需求也出現了大幅增長。有意思的是,到目前為止,為市場提供服務的制造商分為涇渭分明的兩個陣營。以下列出了VCO領域的部分制造商。列表并未窮盡所有制造商,只是讓讀者獲得對一些主要參與者的認識。

VCOs

Murata 提供3-V和5-V器件。VCO主要是面向無線手機和基站的窄帶。頻率取決于無線頻率標準。

Vari-L Vari-L 服務的市場與Murata相同。提供3-V和5-V器件。

Alps Alps為無線手機和基站制造VCO。

Mini-Circuits Mini-Circuits同時提供窄帶和寬帶VCO。

Z-Comm Z-Communications同時提供寬帶和窄帶VCO。寬帶VCO一般有一個倍頻程調諧范圍(比如,1 GHz至2 GHz),工作電壓最高為20 V,采用表貼式封裝。

Micronetics Micronetics 同時提供窄帶和寬帶VCO。其優勢更多地體現在寬帶產品領域,其調諧范圍可從一個倍頻程到1200 MHz。超過這些輸出頻率時,范圍有所下降。

ADI頻率合成器系列

下表列出了ADF4xxx頻率合成器系列的未來成員,其中包括 單通道和雙通道器件,以及整數N和小數N器件。

ADI PLL Selection Guide - February 2002

Single/
Dual
ADI Model 2nd Source? Max. RF Input
Frequency FIN
(MHz)
Phase Noise
@ 1KHz ?N
dBc/Hz,
200kHz PFD
Phase Noise
Frequency
Max.
Reference
Oscillator
Frequency
FOSC (MHz)
RF Prescalers Power Dissipation
on (mA)
Package
Single RF ADF4001BRU
Proprietary 165 -99 200MHz 100 4.5mA
TSSOP-16
Single RF ADF4001BCP Proprietary 165 -99
200MHz 100 4.5mA
CSP-20
Single RF ADF4110BRU Proprietary 550
-91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA
TSSOP-16
Single RF ADF4110BCP Proprietary 550 -91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA CSP-20
Single RF
ADF4111BRU Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA
TSSOP-16
Single RF ADF4111BCP Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA
CSP-20
Single RF ADF4112BRU Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA TSSOP-16
Single RF ADF4112BCP Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA CSP-20
Single RF ADF4113BRU Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA TSSOP-16
Single RF
ADF4113BCP Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA
CSP-20
Single RF
ADF4106BRU Proprietary 6000 -84 5800MHz 250 8/9 16/17 32/33 64/65 13mA
TSSOP-16
Single RF
ADF4106BCP Proprietary 6000
-84 5800MHz 250 8/9 16/17 32/33 64/65 13mA
CSP-20
Single RF
ADF4116BRU LMX2306TM
550 -89 540MHz 100 8/9 4.5mA
TSSOP-16
Single RF
ADF4117BRU LMX2316TM 1200 -87 900MHz 100 32/33 4.5mA
TSSOP-16
Single RF ADF4118BRU LMX2326TM 3000 -90 900Mhz 100 32/33 6.5mA
TSSOP-16
Dual RF/IF ADF4210BRU Proprietary 1200
-89
900Mhz 115 8/9 16/17 32/33 64/65 4.5mA
TSSOP-20
Dual RF/IF ADF4210BCP Proprietary 1200 -89 900Mhz 115 8/9 16/17 32/33 64/65 4.5mA
CSP-20
Dual RF/IF ADF4211BRU Proprietary
2000 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA
TSSOP-20
Dual RF/IF ADF4211BCP Proprietary
2700 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA
CSP-20
Dual RF/IF ADF4212BRU Proprietary
2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA
TSSOP-20
Dual RF/IF ADF4212BCP Proprietary
2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA
CSP-20
Dual RF/IF ADF4212LBRU Proprietary 2500
-91 900Mhz 115 8/9 16/17 32/33 64/65 6mA
TSSOP-20
Dual RF/IF ADF4212LBCP Proprietary 2500
-91 900Mhz 115 8/9 16/17 32/33 64/65 6mA
CSP-20
Dual RF/IF ADF4213BRU Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA
TSSOP-20
Dual RF/IF ADF4213BCP Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA
CSP-20
Dual RF/IF ADF4206BRU LMX2337TM 550 -92 540MHz 40 32/33 64/65 9.5mA
TSSOP-20
Dual RF/IF ADF4207BRU LMX2335TM 1100 -90 900MHz 40 32/33 64/65 11mA
TSSOP-20
Dual RF/IF ADF4208BRU LMX2336TM 2000 -89 900MHz 40 32/33 64/65 14mA
TSSOP-20
Dual RF/IF ADF4216BRU LMX2332TM 1200 -87 900MHz 40 32/33 64/65 9mA
TSSOP-20
Dual RF/IF ADF4217BRU LMX2331TM 2000 -88 900MHz 40 32/33 64/65 12mA
TSSOP-20
Dual RF/IF ADF4217LBRU LMX2331LTM 2000 -88 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4217LBCC LMX2331LSLB 2500 -88 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4218BRU LMX2330TM 2500
-90 900MHz 40 32/33 64/65 14mA
TSSOP-20
Dual RF/IF ADF4218LBRU LMX2331LTM 2500
-90 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4218LBCC LMX2331LSLB 2500
-90 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4219LBRU LMX2370TM 3000 -90 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4219LBCC LMX2370SLB 3000 -90 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4252BCP Proprietary 3000 -103 1740MHz 150 4/5 8/9 12mA
CSP-24

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 通信系統
    +關注

    關注

    6

    文章

    1204

    瀏覽量

    53458
  • pll
    pll
    +關注

    關注

    6

    文章

    781

    瀏覽量

    135330
  • VCO
    VCO
    +關注

    關注

    13

    文章

    190

    瀏覽量

    69341
收藏 人收藏

    評論

    相關推薦

    鎖相環的電源管理設計

    鎖相環(PLL)是現代通信系統的基本組成部分。PLL通常用于在無線電接收器發射器中提供本振(LO)功能;它們還
    的頭像 發表于 01-29 11:58 ?2114次閱讀
    <b class='flag-5'>鎖相環</b>的電源管理設計

    鎖相環知識

    本帖最后由 zhihuizhou 于 2011-12-21 17:43 編輯   鎖相環PLL原理與應用  第一部分鎖相環基本原理  一、鎖相環基本組成  二、鑒相
    發表于 12-21 17:35

    LabVIEW開發者必備技巧寶典第三部分

    LabVIEW開發者必備技巧寶典第三部分分享給大家,請叫我雷鋒。
    發表于 12-05 11:40

    找不到任何基于PSoC4或Pro的第三部分模塊

    大家好,我似乎找不到任何基于PSoC4或Pro的第三部分模塊。例如,對話框的DA14580來自松下的PAN1740模塊。塞浦路斯IC有第三方供應商嗎?提前感謝!克里斯托弗
    發表于 09-17 14:18

    接收機用晶體變換設計及制作第三部分

    接收機用晶體變換設計及制作第三部分 晶體變換的印刷電路基板的制作與調整 圖26晶體變換的印刷電路基板
    發表于 05-15 10:58 ?1034次閱讀
    <b class='flag-5'>接收</b>機用晶體變換<b class='flag-5'>器</b>設計及制作<b class='flag-5'>第三部分</b>

    開關電源設計(第3版)第三部分

    電子發燒友網站提供《開關電源設計(第3版)第三部分.txt》資料免費下載
    發表于 09-12 15:04 ?0次下載

    2012年PSoC數模混合設計培訓_第三部分

    2012年PSoC數模混合設計培訓_第三部分
    發表于 10-27 09:30 ?8次下載
    2012年PSoC數模混合設計培訓_<b class='flag-5'>第三部分</b>

    用于高頻接收器發射器鎖相環

    本文介紹了鎖相環(PLL),說明了其基本架構和工作原理
    的頭像 發表于 04-12 14:10 ?3532次閱讀
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發射器</b>的<b class='flag-5'>鎖相環</b>

    LTC2387驅動程序第三部分

    LTC2387驅動程序第三部分
    發表于 05-16 15:23 ?5次下載
    LTC2387驅動程序<b class='flag-5'>第三部分</b>

    用于激活設備的可編程定時-第三部分

    電子發燒友網站提供《用于激活設備的可編程定時-第三部分.zip》資料免費下載
    發表于 12-16 10:28 ?0次下載
    <b class='flag-5'>用于</b>激活設備的可編程定時<b class='flag-5'>器</b>-<b class='flag-5'>第三部分</b>

    硬件即代碼第三部分:空間與時間

    電子發燒友網站提供《硬件即代碼第三部分:空間與時間.zip》資料免費下載
    發表于 06-14 15:12 ?0次下載
    硬件即代碼<b class='flag-5'>第三部分</b>:空間與時間

    SensorTile.box第三部分:編程模式(Pro mode)介紹

    電子發燒友網站提供《SensorTile.box第三部分:編程模式(Pro mode)介紹.pdf》資料免費下載
    發表于 07-29 16:19 ?0次下載
    SensorTile.box<b class='flag-5'>第三部分</b>:編程模式(Pro mode)介紹

    用于高頻接收器發射器鎖相環——第三部分

    電子發燒友網站提供《用于高頻接收器發射器鎖相環——第三部分.pdf》資料免費下載
    發表于 11-23 10:18 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發射器</b>的<b class='flag-5'>鎖相環</b>——<b class='flag-5'>第三部分</b>

    用于高頻接收器發射器鎖相環——第2部分

    電子發燒友網站提供《用于高頻接收器發射器鎖相環——第2部分.pdf》資料免費下載
    發表于 11-23 10:31 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發射器</b>的<b class='flag-5'>鎖相環</b>——第2<b class='flag-5'>部分</b>

    用于高頻接收器發射器鎖相環——第一部分

    電子發燒友網站提供《用于高頻接收器發射器鎖相環——第一部分.pdf》資料免費下載
    發表于 11-23 10:32 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發射器</b>的<b class='flag-5'>鎖相環</b>——第一<b class='flag-5'>部分</b>
    赌百家乐官网怎样能赢| 叶氏百家乐平注技巧| 百家乐官网赌博规| 澳门百家乐官网娱乐城信誉如何| 百家乐官网平台租用| 博九百家乐官网游戏| 德州扑克 | 大发888游戏平台 df888ylcxz46| 百合百家乐的玩法技巧和规则| 单机百家乐游戏下| 大发888游戏注册| 丽都百家乐的玩法技巧和规则| 威尼斯人娱乐城投注网| 澳门顶级赌场手机版| 莫力| 百家乐官网网络赌博地址| 澳门百家乐官网庄闲的玩法| 百家乐官网透视牌靴哪里有| 做生意招财小窍门| 网上百家乐骗钱| 大发888游戏下载官网免费| G3娱乐城| 新皇冠现金网| 百家乐官网经验在哪找| 百家乐官网最低下注| 网站百家乐官网假| 嘉禾百家乐官网的玩法技巧和规则| 百家乐有秘技吗| 新西兰百家乐的玩法技巧和规则| 大发888游戏平台 17| 在线百家乐官网大家赢| 澳门百家乐官网下三路| 火命与金命做生意| 百家乐最好投| 新葡京国际娱乐城| 现金百家乐官网破解| 真博百家乐官网的玩法技巧和规则| 百家乐解密软件| 大发888游戏平台官方| 百家乐官网百家乐官网游戏| 百家乐官网策略介绍|