那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Vitis 統一軟件平臺助力簡化并優化設計

Xilinx賽靈思官微 ? 來源:未知 ? 2023-06-28 08:15 ? 次閱讀


SuhelDhanani

AMD 自適應 SoC 和 FPGA 事業部軟件市場營銷總監



為支持從雷達系統和醫學成像到高性能測試設備與 5G 無線系統等一切應用,數字信號處理( DSP )計算的需求日益增加,因此,對滿足性能與功耗要求的計算解決方案的需求也在增加。


在探索如何實施這些解決方案時,使用功能固定的 ASIC 可能會增加軟硬件重新設計的工作。有了可通過設計工具訪問的一系列豐富的硬件加速開源庫,SoC 和 FPGA 迎來了更加高效、靈活的途徑,從而滿足不斷演進的需求。


// 賦能全體開發者,提升生產力


AMD Vitis 統一軟件平臺可為所有開發人員簡化使用 AMD 自適應 SoC 和 FPGA 加速計算,快速設計、仿真并執行復雜設計的流程,包括軟硬件工程師和系統架構師。


借助面向軟硬件及固件的綜合開發環境,開發人員可使用熟悉的框架和編程語言(如 C/C++)為算法設計創新。此外,該平臺還提供了豐富的工具和硬件加速庫,不僅可縮短設計周期,而且降低了復雜性。


Vitis 統一軟件平臺 2023.1 版本的發布令人感到興奮。在其它更新中,我們簡化了搭載 AI 引擎( AIE )的 Versal 自適應 SoC 的使用。通過利用可編程邏輯及 AIE,這些可改變競爭格局的器件針對 DSP 系統優化了每瓦性能和吞吐量。


//簡化基于 AI 引擎的設計的實現


2023.1 版提供增強的端到端工具,支持實現基于 AIE 的設計。例如,我們聽取了客戶反饋,將 Vitis 工具 AIE 構建與 AMD Vivado 設計套件環境解耦,這就令平臺團隊可并行工作,使用通用接口檢查點。現在,兩個團隊都能更新和導出固定的硬件文件,而無需重新編譯。


與此同時,我們還擴展了平臺內的編譯器、解析器、分析器、調試器和驗證工具的功能。為了實現復雜的 DSP 設計,我們按照 AIE 編譯器中的輸入/輸出為圖中圖結構以及 2D 和 3D 陣列提供了更多支持。為了避免死鎖,開發人員現在可在 AIE 仿真器中獲得調節先進先出( FIFO )大小的指導。此外,我們還改進了設計狀態報告,并為擴展了菜單選項的 Vitis 分析器提供了速度更快的圖形用戶界面。


對于通過標量引擎、可編程邏輯和 AIE 等多個領域拆分的復雜設計,這些升級可縮短開發周期。


//使用擴展庫快速啟動復雜設計


為了進一步簡化設計流程,我們持續投資于對標準庫。隨著 2023.1 版本的發布,開發人員現在可以訪問針對 DSP、醫學成像和視覺應用的擴展 Vitis 加速庫。


在現有庫的基礎上,我們為 DSP 庫中的有限脈沖響應( FIR )濾波器帶來了增強功能,為求解器庫提高了性能,并支持在 AIE 與內核之間交換數據的 4D 數據移動器函數。


使用 Vitis 高層次綜合( HLS )的開發人員能夠獲取 600 多個開源函數,實現快速系統開發。借助最新版本的 Vitis HLS,設計人員可以從其 C/C++ 源代碼中推斷出這些函數。


//借助 Vitis Model Composer 節省時間


對于開發人員,我們知道快速的早期設計空間探索可以在復雜設計上節省了多少時間和精力。Vitis Model Composer 是一款重要的附加工具,可為 MathWorks MATLAB/ Simulink 環境中的自適應 SoC 及 FPGA 提供基于模型的設計流程


通過 Vitis Model Composer,開發人員可快速執行早期階段的設計探索、驗證和實現。他們還能在高層次探索階段對復雜設計進行微調,對 AIE 和可編程邏輯進行協同仿真,以優化其設計。


//加速高性能 DSP 設計進程


借助 Vitis 統一軟件平臺 2023.1 版本,軟硬件開發人員可快速開發由搭載 AIE 的 Versal 自適應 SoC 提供支持的優化系統設計。可以說,這只是一系列計劃更新中的第一項,旨在簡化設計流程并增強庫與函數,以滿足下一代 DSP 的性能要求,對此我深感振奮。






歡迎在這里進一步了解 2023.1 版

或立即下載啟動設計。


原文標題:AMD Vitis 統一軟件平臺助力簡化并優化設計

文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 賽靈思
    +關注

    關注

    32

    文章

    1794

    瀏覽量

    131510
  • Xilinx
    +關注

    關注

    71

    文章

    2171

    瀏覽量

    122148

原文標題:AMD Vitis 統一軟件平臺助力簡化并優化設計

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    使用AMD Vitis進行嵌入式設計開發用戶指南

    由于篇幅有限,本文僅選取部分內容進行分享。 Vitis 簡介 AMD Vitis 工具套件包含多種設計技術,用于開發以 AMD 器件(例如,AMD
    的頭像 發表于 01-08 09:33 ?643次閱讀
    使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>進行嵌入式設計開發用戶指南

    芯盾時代繼續深化中建科技統一身份認證平臺建設

    芯盾時代承建的中建科技集團有限公司(簡稱“中建科技”)統一身份認證期項目圓滿結項,目前平臺運行情況良好,獲得客戶的高度認可。目前雙方已開展二期建設,芯盾時代將持續優化中建科技
    的頭像 發表于 01-07 11:23 ?250次閱讀

    全新AMD Vitis統一軟件平臺2024.2版本發布

    全新 AMD Vitis 統一軟件平臺 2024.2 版本已于近期推出。
    的頭像 發表于 12-11 15:06 ?461次閱讀

    AMD Vitis Unified Software Platform 2024.2發布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發表于 11-27 15:47 ?334次閱讀

    ov華米聯手打造OneLink統一鏈接平臺

    小米應用商店近日攜手華為、OPPO、vivo等主流手機廠商,共同推出了個名為OneLink的統一鏈接平臺。這平臺旨在
    的頭像 發表于 11-18 15:01 ?434次閱讀

    U50的AMD Vivado Design Tool flow設置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是
    的頭像 發表于 11-13 10:14 ?278次閱讀
    U50的<b class='flag-5'>AMD</b> Vivado Design Tool flow設置

    AMD Vitis統一軟件平臺2024.1全新發布

    通過新版本,系統架構師和開發者可以進優化設計開發流程,同時提升整體系統性能。
    的頭像 發表于 09-18 09:34 ?514次閱讀

    統一多云管理平臺怎么用?

     統一多云管理平臺的使用主要涉及資源納管、費用控制和智能運維等方面。統一多云管理平臺種能夠同時管理多種公有云、私有云以及傳統IT環境的資
    的頭像 發表于 08-14 11:28 ?272次閱讀

    個更適合工程師和研究僧的FPGA提升課程

    Xilinx AI解決方案; ● 基于邊緣端的AMD Xilinx AI解決方案; ● 利用Vitis 統一軟件環境加速應用; ● 利用Vitis AI
    發表于 06-05 10:09

    AMD Vitis?設計工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設計工具是 Vitis 設計工具變化較大的個版本,設計流程和界面都發生了變化。
    的頭像 發表于 05-29 09:50 ?662次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>?設計工具中的Libraries新功能介紹

    在Windows 10上創建運行AMD Vitis?視覺庫示例

    本篇文章將演示創建個使用 AMD Vitis? 視覺庫的 Vitis HLS 組件的全過程。此處使用的是 Vitis Unified ID
    的頭像 發表于 05-08 14:02 ?855次閱讀
    在Windows 10上創建<b class='flag-5'>并</b>運行<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>?視覺庫示例

    FPGA助力簡化電源設計

    科通技術了解到AnDAPT電源解決方案的目標市場是電源軌數量較多的市場,因此需要電源管理功能,通過AnDAPT產品線幫助AMD產品線的客戶簡化電源設計。
    發表于 04-10 09:53 ?265次閱讀
    FPGA<b class='flag-5'>助力</b><b class='flag-5'>簡化</b>電源設計

    AMD Vitis? Embedded嵌入式軟件開發套件的功能和特性概述

    Vitis Embedded 是款獨立的嵌入式軟件開發套件,主要用于為 AMD 自適應 SoC 和 FPGA 中的 AMD 嵌入式處理子系
    的頭像 發表于 04-08 10:50 ?1019次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>? Embedded嵌入式<b class='flag-5'>軟件</b>開發套件的功能和特性概述

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    章聊了vitis2023.2怎樣使用classic Vitis IDE,這章我們來說說基于classic
    發表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    Vitis 已經更新到2023.2了,新版本相較于舊版本更新了嵌入式平臺,新版平臺增加了Versal? AI 引擎 DSP 設計的增強功能,全新的獨立 Vitis 嵌入式
    發表于 03-24 16:15
    大发888 备用6222| 百家乐官网庄家提成| 网络百家乐官网的陷阱| 金字塔百家乐官网的玩法技巧和规则| 澳门百家乐走势图| 大发888网页游戏平台| 赙彩百家乐官网游戏规则| 在线百家乐官网娱乐| 百家乐官网娱乐城官方网| 百家乐连赢的策略| 大发888 casino组件下载| 百家乐官网3带厂家地址| 百家乐官网投注网出租| 百家乐推二八杠| 大发888国际赌场娱乐网规则| 百家乐官网EA平台| 网络百家乐模拟投注| 尊龙国际娱乐| 百家乐官网最好打法与投注| 百家乐怎么刷反水| 抚顺棋牌网| 百家乐官网娱乐代理| 百家乐好不好| 皇冠国际现金投注网| 新梦想百家乐官网的玩法技巧和规则 | 大发888博彩网站| 澳门百家乐官网是怎样赌| 百家乐龙虎斗等| 尊龙备用网站| 百家乐官网老是输| 怎么赢百家乐的玩法技巧和规则| 皇冠足球比分网| 百家乐官网网络游戏信誉怎么样| 大发888是什么东| 百家乐官网巴厘岛平台| 巴黎百家乐地址| 滨州市| 百家乐平台出租家乐平台出租| 尊尚会娱乐城| 百家乐斗地主在哪玩| 现金百家乐伟易博|