帶隙基準(zhǔn)廣泛應(yīng)用于模擬集成電路中。帶隙基準(zhǔn)電路輸出的基準(zhǔn)電壓可以為模擬集成電路提供穩(wěn)定的參考電壓或參考電流,因此,要求帶隙基準(zhǔn)電路具有較強(qiáng)的抗電源電壓波動(dòng)干擾的能力、環(huán)境溫度急劇變化的能力,即對(duì)帶隙基準(zhǔn)電路的電源電壓抑制比、溫度漂移有明確的指標(biāo)要求,同時(shí)需要盡可能的降低帶隙基準(zhǔn)電路的電路復(fù)雜度和工藝加工成本。
集成器件PNP-BJT(Q1、Q2、Q3)采用多晶硅發(fā)射極PNP-BJT結(jié)構(gòu)。多晶硅發(fā)射極晶體管結(jié)構(gòu)可以很好的折中電流放大倍數(shù)、基區(qū)電阻、特征頻率參數(shù)之間的矛盾??梢栽跐M足電流放大倍數(shù)的基礎(chǔ)上盡可能的降低基區(qū)電阻,減弱基區(qū)電導(dǎo)調(diào)制效應(yīng),從而獲得較高的特征頻率、截止頻率和功率增益。
PNP-BJT 結(jié)構(gòu)參數(shù):發(fā)射結(jié)結(jié)深為0.157μm;集電結(jié)結(jié)深為0.453μm;基區(qū)寬度為0.295μm;基區(qū)方塊電阻為1906.3Ω/□;多晶硅發(fā)射極方塊電阻為219.968Ω/□。PNP-BJT電學(xué)性能:峰值集電極電流密度為2.589×10-5A/μm;峰值電流增益為72.97;峰值特征頻率為1.79GHz。在PNP-BJT中提取出結(jié)構(gòu)參數(shù)、電學(xué)參數(shù),應(yīng)用于SPICE仿真。圖2 為仿真得到的PNP-BJT電學(xué)性能。
集成器件NMOSFET(M1、M2)結(jié)構(gòu)參數(shù):NMOSFET寬度1.2μm,襯底厚度5μm。襯底晶向<100>,硼摻雜濃度為1×1014cm-3。柵氧化層厚度0.01μm;源漏區(qū)結(jié)深0.174μm;溝道表面濃度3.734×1016cm-3;源漏區(qū)方塊電阻:29.09Ω/□。LDD方塊電阻:2176.84 Ω/□;溝道表面濃度3.7×1016/cm3;界面電荷3×1010C/cm2。NMOSFET電學(xué)參數(shù):nvt=0.534386;nbeta=0.00023928;ntheta=0.131034,VB=0.0V,QSS=1×1010/cm2,VTH=0.622490 V。在NMOSFET中提取出結(jié)構(gòu)參數(shù)、電學(xué)參數(shù),應(yīng)用于SPICE仿真。圖3 為仿真得到的NMOSFET電學(xué)性能。
集成器件PMOSFET(M3、M4、M5)結(jié)構(gòu)參數(shù):PMOSFET寬度1.2μm,襯底厚度5μm。襯底晶向<100>,磷摻雜濃度為1×1014cm-3。柵氧化層厚度0.00905μm;源漏區(qū)結(jié)深0.145μm;溝道表面濃度4.978×1016cm-3;源漏區(qū)方塊電阻:156.629Ω/□。LDD方塊電阻:867.237 Ω/□;界面電荷3×1010C/cm2。PMOSFET電學(xué)參數(shù):PVTH=-0.6325V;PBETA=0.000115525,PTHETA=0.0923632;VB=0.0V,QSS=1×1010/cm2,VTH=-0.6325V。在PMOSFET中提取出結(jié)構(gòu)參數(shù)、電學(xué)參數(shù),應(yīng)用于SPICE仿真。圖4為仿真得到的PMOSFET電學(xué)性能。
-
電源電壓
+關(guān)注
關(guān)注
2文章
991瀏覽量
24092 -
PNP晶體管
+關(guān)注
關(guān)注
0文章
31瀏覽量
12273 -
SPICE仿真
+關(guān)注
關(guān)注
1文章
27瀏覽量
6449 -
帶隙基準(zhǔn)電路
+關(guān)注
關(guān)注
0文章
14瀏覽量
10759 -
BJT管
+關(guān)注
關(guān)注
0文章
74瀏覽量
6432
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
基于LDO穩(wěn)壓器的帶隙基準(zhǔn)電壓源設(shè)計(jì)
一種高精度BiCMOS電流模帶隙基準(zhǔn)電路設(shè)計(jì)
帶隙基準(zhǔn)是什么?帶隙基準(zhǔn)的結(jié)構(gòu)是由哪些部分組成的?
帶隙基準(zhǔn)電路的研究
基于BiCMOS工藝的帶隙基準(zhǔn)電壓源設(shè)計(jì)
帶隙基準(zhǔn)源的現(xiàn)狀及其發(fā)展趨勢(shì)
基于汽車(chē)環(huán)境的帶隙基準(zhǔn)電壓源的設(shè)計(jì)
新型BiCMOS帶隙基準(zhǔn)電路的設(shè)計(jì)
![新型BiCMOS<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電路</b>的設(shè)計(jì)](https://file1.elecfans.com//web2/M00/A5/C2/wKgZomUMOfiACG_GAAAq3Gec1VQ729.jpg)
CMOS帶隙基準(zhǔn)電壓源曲率校正方法
![CMOS<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b>電壓源曲率校正方法](https://file.elecfans.com/web2/M00/48/F2/pYYBAGKhtC-AZYcDAAANsuK7_mI454.jpg)
帶隙電壓基準(zhǔn)源的設(shè)計(jì)與分析
![<b class='flag-5'>帶</b><b class='flag-5'>隙</b>電壓<b class='flag-5'>基準(zhǔn)</b>源的設(shè)計(jì)與分析](https://file.elecfans.com/web2/M00/49/5D/pYYBAGKhtEmAMC7VAAAI0sdYfJY866.jpg)
cmos帶隙基準(zhǔn)電壓源設(shè)計(jì)
![cmos<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b>電壓源設(shè)計(jì)](https://file1.elecfans.com//web2/M00/A6/F5/wKgZomUMQXiAEl5lAAAwR8oIgEA660.png)
帶隙基準(zhǔn)電路_cmos無(wú)運(yùn)放帶隙基準(zhǔn)源
![<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電路</b>_cmos無(wú)運(yùn)放<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b>源](https://file1.elecfans.com//web2/M00/A7/27/wKgZomUMQrOAe-b_AABcI42Sh9A658.png)
帶隙基準(zhǔn)是什么_帶隙基準(zhǔn)電路的優(yōu)點(diǎn)
![<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b>是什么_<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電路</b>的優(yōu)點(diǎn)](https://file.elecfans.com/web1/M00/A2/37/pIYBAF1JTMWACucKAAEWwYPBuyA440.png)
帶你認(rèn)識(shí)帶隙基準(zhǔn)電路
![帶你認(rèn)識(shí)<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電路</b>](https://file1.elecfans.com//web2/M00/8C/1F/wKgaomSmNf-AbGZqAAABOTPibZM681.jpg)
評(píng)論