景芯SoC項(xiàng)目是個(gè)付費(fèi)培訓(xùn)項(xiàng)目,項(xiàng)目數(shù)據(jù)在服務(wù)器上。景芯SoC在tessent完成edt occ插入并且仿真OK后,去綜合,然后做scan chain insertion就一堆error S1,首先是28個(gè)S1 violation報(bào)告出來(lái),
open vi 打開GUI,選Open -> DRC Browser
繼續(xù)往前追蹤,發(fā)現(xiàn)是PLL的高頻時(shí)鐘輸出x
在網(wǎng)表get_pins找到PLL的輸出CLK pin:
# get_pins */FOUTPOSTDIV
add_clocks 0 u_e203_subsys_top_u_e203_subsys_main_u_e203_subsys_hclkgen_U_PLLSM40LLFRAC/FOUTPOSTDIV
然就解決了9個(gè)S1 violation,剩下19個(gè)怎么解決呢?具體參見知識(shí)星球。
【全網(wǎng)唯一】景芯SoC是一款低功耗ISP圖像處理SoC,采用低功耗RISC-V處理器,內(nèi)置ITCM SRAM、DTCM SRAM,集成包括MIPI、ISP、CNN、QSPI、UART、I2C、GPIO、百兆以太網(wǎng)等IP,采用SMIC40工藝設(shè)計(jì)流片。
培訓(xùn)數(shù)據(jù)包括SoC前端設(shè)計(jì)、DFT設(shè)計(jì)、低功耗UPF設(shè)計(jì)、布局布線,提供服務(wù)器供大家實(shí)踐!帶你從算法、前端、DFT到后端全流程參與SoC項(xiàng)目設(shè)計(jì)。更多內(nèi)容參見知識(shí)星球!
一鍵式完成C代碼編譯、仿真、綜合、DFT插入、形式驗(yàn)證、布局布線、寄生參數(shù)抽取、PT分析、DRC/LVS、后仿真、形式驗(yàn)證、功耗分析等全流程。V1.0工程仿真如下,部分流程仍在開發(fā)中。
SoC一鍵式執(zhí)行flow
MIPI設(shè)計(jì)
ISP圖像處理
isp_blc - 黑電平校正
isp_bnr - 拜耳降噪
isp_dgain - 數(shù)字增益
isp_demosaic - 去馬賽克
isp_wb - 白平衡增益
isp_ccm - 色彩校正矩陣
isp_csc - 色彩空間轉(zhuǎn)換 (基于整數(shù)優(yōu)化的RGB2YUV轉(zhuǎn)換公式)
isp_gamma - Gamma校正 (對(duì)亮度基于查表的Gamma校正)
isp_ee - 邊緣增強(qiáng)
isp_stat_ae - 自動(dòng)曝光統(tǒng)計(jì)
isp_stat_awb - 自動(dòng)白平衡統(tǒng)計(jì)
仿真結(jié)果:
CNN圖像識(shí)別
支持手寫數(shù)字的AI識(shí)別:
仿真結(jié)果:仿真識(shí)別上圖7、2、1、0、4、1、4、9
UPF低功耗設(shè)計(jì)
支持UPF低功耗設(shè)計(jì)(含DFT設(shè)計(jì)):
CPU啟動(dòng)指令分析
審核編輯:湯梓紅
-
soc
+關(guān)注
關(guān)注
38文章
4204瀏覽量
219093 -
仿真
+關(guān)注
關(guān)注
50文章
4124瀏覽量
133993 -
服務(wù)器
+關(guān)注
關(guān)注
12文章
9303瀏覽量
86061 -
pll
+關(guān)注
關(guān)注
6文章
781瀏覽量
135332 -
DFT
+關(guān)注
關(guān)注
2文章
231瀏覽量
22834
原文標(biāo)題:景芯SoC培訓(xùn)之DFT debug
文章出處:【微信號(hào):全棧芯片工程師,微信公眾號(hào):全棧芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
DFT設(shè)計(jì)—MBIST算法測(cè)試
![<b class='flag-5'>DFT</b>設(shè)計(jì)—MBIST算法測(cè)試](https://file1.elecfans.com/web2/M00/B3/90/wKgaomVzyc2AS4hpAAA1Qpxlzf8682.png)
DFT和BIST在SoC設(shè)計(jì)中的應(yīng)用
急招DFT工程師(base地上海\西安)
重慶電感供應(yīng)/錳芯共模電感-谷景電子
重慶電感器廠家/錳芯共模電感器-谷景電子
什么是DFT,DFT是什么意思
分層DFT技術(shù)如何實(shí)現(xiàn)在最大化SoC
![分層<b class='flag-5'>DFT</b>技術(shù)如何實(shí)現(xiàn)在最大化<b class='flag-5'>SoC</b>](https://file.elecfans.com/web2/M00/7D/2B/poYBAGN9w6qAdWDTAACzUQvx_ws520.png)
一個(gè)典型設(shè)計(jì)的DFT組件
處芯積律自研SOC項(xiàng)目
景芯SoC/MCU v2.0重磅升級(jí)!9.1號(hào)漲價(jià)了
![<b class='flag-5'>景</b><b class='flag-5'>芯</b><b class='flag-5'>SoC</b>/MCU v2.0重磅升級(jí)!9.1號(hào)漲價(jià)了](https://file1.elecfans.com/web2/M00/A1/40/wKgZomTxj1GASiHpAAA-u1apJOg054.png)
SoC芯片設(shè)計(jì)中的可測(cè)試性設(shè)計(jì)(DFT)
記錄一次解決RT-Thread創(chuàng)建基于ART-PI的示例項(xiàng)目可以下載但卻無(wú)法debug的問(wèn)題
![記錄一次解決RT-Thread創(chuàng)建基于ART-PI的示例<b class='flag-5'>項(xiàng)目</b>可以下載但卻無(wú)法<b class='flag-5'>debug</b>的問(wèn)題](https://file1.elecfans.com/web2/M00/A9/92/wKgZomUnWNeAZbWXAAFccEUeyUo272.jpg)
DFT如何產(chǎn)生PLL 測(cè)試pattern
![<b class='flag-5'>DFT</b>如何產(chǎn)生PLL 測(cè)試pattern](https://file1.elecfans.com/web2/M00/AC/FB/wKgZomU_JX6ARf45AACMotya82I715.jpg)
一文了解SOC的DFT策略及全芯片測(cè)試的內(nèi)容
![一文了解<b class='flag-5'>SOC</b>的<b class='flag-5'>DFT</b>策略及全芯片測(cè)試的內(nèi)容](https://file1.elecfans.com/web2/M00/B8/82/wKgZomWFAfOAXTbHAABJAwchaMY104.png)
評(píng)論