上拉電阻是一個(gè)電阻,它通常被連接到電路中的高電平值,以提供一個(gè)上拉電壓。這個(gè)電阻的作用是限制電流的流動(dòng),同時(shí)為電路提供高電平值。
在CMOS電路中,輸出驅(qū)動(dòng)能力有限,輸出的高電平標(biāo)準(zhǔn)值是VCC。如果不需要這個(gè)高電平,在輸出端口接上拉電阻可以提高抗干擾的能力。一般選擇上拉電阻的阻值時(shí)要考慮上拉電壓、輸出驅(qū)動(dòng)能力等多個(gè)因素。
上拉電阻的使用方法如下:
當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
OC門(mén)電路必須加上拉電阻,以將開(kāi)關(guān)輸出改成電平輸出。
為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
提高總線(xiàn)的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
長(zhǎng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:綜合考慮上拉電路的供電電壓、負(fù)載電流、與下拉電阻的匹配等,通常在1k到10k之間選取。
-
電阻
+關(guān)注
關(guān)注
86文章
5561瀏覽量
172734 -
電路
+關(guān)注
關(guān)注
172文章
5966瀏覽量
172965 -
上拉電阻
+關(guān)注
關(guān)注
5文章
363瀏覽量
30733 -
COMS
+關(guān)注
關(guān)注
1文章
91瀏覽量
33221
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
上拉電阻的工作原理詳解
上拉電阻阻值怎么選擇
![](https://file1.elecfans.com/web2/M00/08/20/wKgZomb1Hg6ACocLAAJYcgxCLjg707.jpg)
I2C通訊為什么要用開(kāi)漏輸出和上拉電阻?
![I2C通訊為什么要用開(kāi)漏輸出和<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>?](https://file.elecfans.com/web2/M00/20/B3/pYYBAGGfNNmAK-PZAAJsGM5Cgk0227.jpg)
觸碰復(fù)位管腳的上拉電阻會(huì)引起復(fù)位,為什么?
上拉電阻和下拉電阻的用處和區(qū)別介紹
![<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>的用處和區(qū)別介紹](https://file1.elecfans.com/web2/M00/D6/5E/wKgZomYnYCeAJpvOAAKUZP4HxNM756.png)
上拉電阻如何實(shí)現(xiàn)低功耗設(shè)計(jì)
請(qǐng)問(wèn)H743的USB硬件連接不需要外部上拉電阻?
STM32H723的USB內(nèi)嵌DP上拉電阻如何控制?
上拉電阻和下拉電阻是什么
![<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>是什么](https://file1.elecfans.com/web2/M00/C3/01/wKgaomXgCu-AcecTAAAvFtiHldw459.png)
評(píng)論