內容提要
1Cadence 經過優化的完整射頻流程,現包含最新AI 驅動的 Virtuoso Studio,以支持臺積電 N16 毫米波、N6RF 和 N4PRF 設計參考流程
2雙方的共同客戶正在積極使用 TSMC PDK 進行設計
3Cadence 和 TSMC 的此次最新合作將加速移動、5G 和 WiFi-7 無線應用領域的創新
楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與臺積電(TSMC)合作將新推出的 CadenceVirtuosoStudio 集成到 TSMC N16 毫米波設計參考流程和 N6RF 設計參考流程中,并增加了對 N4PRF 設計參考流程的支持。Cadence 和 TSMC 的合作由來已久,此番合作進展將為雙方的共同客戶帶來諸多好處,他們現在可以獲取完整的 N16、N6 和 N4PRF 制程射頻設計參考流程,為移動、汽車、醫療保健和航空航天市場的雷達、5G 和 WiFi-7 無線應用開發經過優化且高度可靠的新一代 RFIC 設計。目前,雙方的共同客戶已開始在射頻集成電路設計項目中使用上述設計參考流程和相應的 TSMC 工藝設計套件(PDK)。
Cadence RFIC 解決方案支持 TSMC 的先進制程,其自動化功能可幫助客戶加速開發關鍵射頻功能并將其集成到設計中。該解決方案支持射頻設計的各個方面,包括無源器件建模、輔助版圖自動化設計和電磁(EM)仿真。
最新版 Cadence Virtuoso Schematic Editor 也支持上述流程,有助于大幅提升設計生產力。此外,這些流程還實現了Cadence EMXPlanar 3D Solver 和 QuantusSmart View 工具之間的無縫集成,可進行全電路提取,無需重復計算寄生效應。在制程節點之間遷移原理圖時,這些流程提供了增強功能,可以使用用途映射進行智能器件縮放。通過用途映射,設計人員可以捕捉器件的用途,以便在制程遷移時根據器件在電路中的功能進行正確縮放。此外,新的高級結果審查器便于設計人員深入洞察設計數據,如管理工藝角仿真、實現設計對中以及電路優化。該流程還包括 Cadence Virtuoso ADE Suite 和集成的 SpectreX Simulator 及 RF Option。
“我們與 Cadence 的合作由來已久并且成果頗豐,雙方始終以助力客戶提高生產力和創新能力為目標,提供一流的設計流程,簡化并加速先進 IC 的開發,”TSMC 設計基礎設施管理事業部負責人 Dan Kochpatcharin說道,“通過將 Cadence 技術集成到我們先進的射頻設計流程中,客戶將能夠滿足市場對新一代 RFIC 產品的需求,為移動、5G 和 WiFI-7 應用提供低功耗、高性能的設計。”
“TSMC 和 Cadence 的客戶面臨巨大的壓力,他們必須快速開發射頻 IC 設計,滿足市場對 5G 和其他無線連接技術不斷上漲的需求,”Cadence 高級副總裁兼定制 IC 與 PCB 事業部總經理 Tom Beckley表示,“我們與 TSMC 密切合作,更新了射頻參考流程,從而充分利用我們最新推出的 Virtuoso Studio 的強大功能。我們不斷傾聽雙方共同客戶的意見,了解他們的實際設計需求,根據反饋調整流程,確保他們能夠及時交付領先的設計。”
Cadence 射頻集成電路解決方案支持 Cadence 智能系統設計(Intelligent System Design)戰略,助力實現系統級芯片(SoC)的卓越設計。
關于 Cadence
Cadence 是電子系統設計領域的關鍵領導者,擁有超過 30 年的計算軟件專業積累。基于公司的智能系統設計戰略,Cadence 致力于提供軟件、硬件和 IP 產品,助力電子設計概念成為現實。Cadence 的客戶遍布全球,皆為最具創新能力的企業,他們向超大規模計算、5G 通訊、汽車、移動設備、航空、消費電子、工業和醫療等最具活力的應用市場交付從芯片、電路板到完整系統的卓越電子產品。Cadence 已連續九年名列美國財富雜志評選的 100 家最適合工作的公司。
審核編輯:湯梓紅
-
射頻
+關注
關注
104文章
5618瀏覽量
168208 -
Cadence
+關注
關注
65文章
930瀏覽量
142447 -
毫米波
+關注
關注
21文章
1929瀏覽量
65011 -
Virtuoso
+關注
關注
4文章
17瀏覽量
25116
原文標題:Cadence Virtuoso Studio支持TSMC N16RF、N6RF和N4PRF工藝下的射頻和毫米波設計參考流程
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論