那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DFT如何產生PLL 測試pattern

麥辣雞腿堡 ? 來源:TrustZone ? 作者:ictest8 ? 2023-10-30 11:44 ? 次閱讀

DFT PLL向量,ATE怎么用?

自動測試設備(ATE)對PLL(鎖相環)進行測試時,我們首先要明白PLL在系統級芯片(SoC)中的重要性。它是SoC中關鍵的時鐘信號同步部件,其性能直接影響到芯片邏輯的正確運行。在測試PLL
IP時,通常會有多個測試項目,如頻率測試、相位噪聲、鎖定時間、穩定性、誤差和漂移等。

但在SoC的ATE測試中,CP階段通常只進行PLL頻率和鎖定測試。

那么DFT如何產生PLL 測試pattern,以及ATE如何根據這些pattern進行PLL測試?

DFT(Design For Test)是用于生成測試pattern以檢測芯片功能和性能的技術。在生成PLL(Phase-Locked Loop)測試pattern的過程中,DFT通過使用特定的算法和測試向量來生成測試pattern。這些測試pattern旨在模擬PLL在不同條件下的行為,以確保芯片的PLL功能正常。

ATE(Automated Test Equipment)是一種用于自動測試芯片性能和功能的設備。在測試PLL時,ATE會使用由DFT生成的測試pattern來模擬芯片的輸入,并監控芯片的輸出以檢查其功能是否正常。

這里的pattern指的是用于測試PLL的特定數據序列。這些數據序列在測試過程中被發送到芯片的輸入管腳,并在芯片的輸出管腳比較相應的輸出數據序列。通過比較預期輸出和模擬輸出,ATE可以判斷PLL是否正常工作。

總之,DFT通過生成測試pattern來模擬PLL的行為,ATE使用這些測試pattern來測試芯片的功能,并比較預期輸出和模擬輸出以判斷芯片是否正常工作。

DFT 產生 PLL 向量

DFTer 每條PLL向量配置要求:(參考下圖)

?a) JTAG配置多個PLL為對應的待測頻點。

?b) 配置Div系數為最大,盡可能降低輸出時鐘的頻率。

?c) LOCK信號在TDO串行移出觀測或者復用到IO上。

?d) 切換IO復用后,PLL div 信號將會輸出到對應GPIO上。

圖片

PLL輸出頻率的要求:10M~50M之間。 WHY?

1.上限受限于GPIO,在高于50M時,GPIO的輸出特性隨頻率升高而減弱,最好低于50M。(機臺PS1600最高1.6G采樣頻率,不需要考慮奈奎斯特頻率的限制。)

1.下限需要考慮到不同測試方法的測試時間的影響,比如給一個32K的鐘,機臺需要構造更長的采樣向量。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51170

    瀏覽量

    427244
  • 測試
    +關注

    關注

    8

    文章

    5375

    瀏覽量

    127061
  • IC
    IC
    +關注

    關注

    36

    文章

    5979

    瀏覽量

    176216
  • pll
    pll
    +關注

    關注

    6

    文章

    781

    瀏覽量

    135332
  • DFT
    DFT
    +關注

    關注

    2

    文章

    231

    瀏覽量

    22834
收藏 人收藏

    評論

    相關推薦

    聊聊IC測試機(4)DFT PLL向量,ATE怎么用?

    自動測試設備 (ATE)對PLL(鎖相環)進行測試時,我們首先要明白PLL在系統級芯片(SoC)中的重要性。
    的頭像 發表于 11-01 15:43 ?2609次閱讀
    聊聊IC<b class='flag-5'>測試</b>機(4)<b class='flag-5'>DFT</b> <b class='flag-5'>PLL</b>向量,ATE怎么用?

    DFT設計—MBIST算法測試

    當SoC上有超過80%的芯片面積被各種形式的存儲器占用之時,存儲器的DFT測試已經變得非常重要。
    的頭像 發表于 12-09 09:56 ?5234次閱讀
    <b class='flag-5'>DFT</b>設計—MBIST算法<b class='flag-5'>測試</b>

    Nvidia is hiring-Senior DFT Engineer

    for MBIST/Scan/LBIST/ATPG.· Design/verification for Clock/JTAG/Analog/DFT IP etc.· Pattern generation
    發表于 07-15 13:58

    基于掃描的DFT對芯片測試的影響有哪些?

    基于掃描的DFT方法掃描設計的基本原理是什么?掃描設計測試的實現過程是怎樣的?基于掃描的DFT對芯片測試的影響有哪些?
    發表于 05-06 09:56

    如何提高DFT設計測試覆蓋率?

    提高DFT設計測試覆蓋率的有效方法是什么
    發表于 05-07 06:37

    dft測試性設計

    dft測試性設計,前言可測試性設計方法之一:掃描設計方法可測試性設計方法之二:標準IEEE測試訪問方法可
    發表于 07-22 09:10

    什么是DFT,DFT是什么意思

    DFT:數字電路(fpga/asic)設計入門之可測試設計與可測性分析,離散傅里葉變換,(DFT)Direct Fouriet Transformer 可測試性技術(Design F
    發表于 06-07 11:00 ?3.1w次閱讀

    DFT分步法原理分析

    的電性參數發生偏移,掃描鏈測試失敗。這對DFT(Design for Test)以及ATPCJ(Automatic Test Pattern Ceneration)提出了更高的挑戰。
    發表于 11-11 16:20 ?9次下載
    <b class='flag-5'>DFT</b>分步法原理分析

    PADS DFT審核確保設計的可測試

    通過此視頻可快速瀏覽 PADS DFT 審核的一些主要功能、優點和易用性。在設計流程的早期使用 PADS DFT 審核可大幅降低 PCB 的批量投產時間,確保 100% 的測試點覆蓋和制造前所有網絡的可
    的頭像 發表于 05-21 08:06 ?3373次閱讀

    利用PADS可測試性設計優化PCB測試點和DFT審核

    PADS 可測試性設計 (DFT) 審核可以縮短上市時間。了解如何盡早在設計流程中利用 PCB 測試點和 DFT 審核優化設計。
    的頭像 發表于 05-14 06:26 ?3719次閱讀
    利用PADS可<b class='flag-5'>測試</b>性設計優化PCB<b class='flag-5'>測試</b>點和<b class='flag-5'>DFT</b>審核

    測試性設計(DFT):真的需要嗎?

    用元素和測試點補充您的操作設計以促進電路板的功能測試被稱為可測試性( DFT )設計。 DFT 與制造設計( DFM )不應混淆,盡管兩者都
    的頭像 發表于 10-12 20:42 ?4609次閱讀

    PLL設計和時鐘頻率產生

    PLL設計和時鐘頻率產生機理免費下載。
    發表于 06-07 14:36 ?22次下載

    NI數字Pattern儀器PXIe破解遠程DFT驗證難題

    在芯片的DFT驗證過程中,一般會利用ATE向待測芯片的輸入管腳發送測試用的Pattern,然后在芯片的輸出管腳比對輸出時序,由此判斷待測芯片是否存在制造缺陷、符合其功能定義,就像是通過測試
    的頭像 發表于 06-16 17:20 ?3021次閱讀

    解析什么是DFT友好的功能ECO?

    DFT是確保芯片在制造過程中具有可測試性的一種技術。DFT友好的ECO是指在進行ECO時, 不會破壞芯片的DFT功能或降低DFT覆蓋率的設計
    的頭像 發表于 05-05 15:06 ?1939次閱讀
    解析什么是<b class='flag-5'>DFT</b>友好的功能ECO?

    SoC芯片設計中的可測試性設計(DFT

    隨著半導體技術的飛速發展,系統級芯片(SoC)設計已成為現代電子設備中的主流。在SoC設計中,可測試性設計(DFT)已成為不可或缺的環節。DFT旨在提高芯片測試的效率和準確性,確保產品
    的頭像 發表于 09-02 09:50 ?3265次閱讀
    百家乐官网下| 百家乐官网三号的赢法| 免费百家乐官网倍投软件| 时时博在线娱乐城| 百家乐发牌牌规| 加多宝百家乐官网的玩法技巧和规则 | 广州百家乐扫描分析| 赌场百家乐官网作弊| 百家乐官网真钱牌九| bet365娱乐| 威尼斯人娱乐城代理申请| 百家乐园zyylc| 电玩百家乐官网的玩法技巧和规则 | 百家乐币| 百家乐没有必胜| 澳门百家乐官网心| 百家乐官网破解辅助| 锦州合声棋牌下载| 钱隆百家乐的玩法技巧和规则 | 百家乐官网平台网| 闻喜县| 凯斯线上娱乐| 大发888娱乐城官方lm0| YY百家乐的玩法技巧和规则 | 大世界百家乐官网娱乐网| 网上百家乐官网玩法| 维也纳国际娱乐城| 大发888优惠红利代码| 皇冠百家乐在线游戏| 百家乐等投注网改单| 澳门百家乐游戏皇冠网| gt百家乐平台假吗| 网上百家乐骗人不| 百家乐高手和勒威| 投真钱百家乐必输吗| 星空棋牌舟山| 大发888娱乐场17| 大发888在线娱乐城代理| 大发888游戏充值| 澳门顶级赌场手机在线链接| 大佬娱乐城怎么样|