那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

靜態時序分析基礎知識

FPGA之家 ? 來源:FPGA之家 ? 2023-11-07 09:30 ? 次閱讀

建立時間,保持時間

為了確保寄存器時鐘沿穩定采集數據,那么必須要滿足寄存器的建立,保持時間要求。 建立時間要求:在寄存器有效時鐘沿之前至少Tsetup時間,數據必須到達且穩定。如下圖所示。

5074b8d8-7d0a-11ee-939d-92fbcf53809c.png

保持時間要求:在數據采集有效時鐘沿之后,數據必須維持最短Thold時間不變。如下圖所示。

508282ba-7d0a-11ee-939d-92fbcf53809c.png

建立時間裕量計算

同步時序電路如下圖所示。這里對后面一個寄存器進行建立時間裕量分析。

5693bcb4-7d0a-11ee-939d-92fbcf53809c.png

其中寄存器的輸出延時為Tcq,即時鐘有效沿之后延時Tcq時間,數據才到達寄存器Q端。第一個寄存器有效時鐘沿之后Tcq時間,數據才到達Q1端,如下圖所示。 再經過組合邏輯運算,得到數據C1,其中組合邏輯的延時為Tlogic。時序如下圖。

56a86d62-7d0a-11ee-939d-92fbcf53809c.png

從這里可以看到,如果clk2和clk1之間沒有延時。那么對于后面的寄存器而言,數據提前于采樣時鐘沿之前Tcycle-(Tcq+Tlogic)時間到來,且穩定。其中Tcycle為時鐘周期。

56b27fe6-7d0a-11ee-939d-92fbcf53809c.png

由于寄存器要求的建立時間為Tsetup,故電路必須滿足 Tcycle -(Tcq+Tlogic)- Tsetup>0 。建立時間裕量 Tset_slack = Tcycle -(Tcq+Tlogic)- Tsetup

如果clk1與clk2之間存在skew,如下圖所示,如正skew。得建立時間裕量為

Tset_slack =Tcycle -(Tcq+Tlogic)- Tsetup + Tskew

這是對建立時間有益的。

56bfbd50-7d0a-11ee-939d-92fbcf53809c.png

保持時間裕量計算

在時鐘沒有skew的情況下。在后一個寄存器有效采樣時鐘沿之后,同時新的C1只有經過Tcq+Tlogic之后才會到達。故要滿足保持時間要求,只需要滿足Tcq+Tlogic>Thold。保持時間裕量Thold_slack = Tcq+Tlogic-Thold

56d54bf2-7d0a-11ee-939d-92fbcf53809c.png

如果clk1與clk2之間存在skew。如下圖所示(正skew)。

56e3d104-7d0a-11ee-939d-92fbcf53809c.jpg

可以看到,C1_NEW在clk2時鐘沿后,Tlogic+Tcq-Tskew就改變了。此時保持時間裕量Thold_slack = Tcq+Tlogic-Thold - Tskew 。可以看到,正skew對保持時間是無益的。

總結

可以看到,必須滿足建立時間要求和保持時間要求,即滿足如下關系式。 Tset_slack =Tcycle -(Tcq+Tlogic)- Tsetup +Tskew>0 Thold_slack =Tcq+Tlogic-Thold - Tskew > 0 從中可以看出,建立時間與保持時間要求是一對矛盾的關系,在設計電路時,我們要折中考慮。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5363

    瀏覽量

    121194
  • 時鐘
    +關注

    關注

    11

    文章

    1747

    瀏覽量

    131803
  • 靜態時序分析

    關注

    0

    文章

    28

    瀏覽量

    9608
  • 保持時間
    +關注

    關注

    0

    文章

    10

    瀏覽量

    5706

原文標題:靜態時序分析基礎

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    靜態時序分析原理及詳細過程

    靜態時序分析是檢查IC系統時序是否滿足要求的主要手段。以往時序的驗證依賴于仿真,采用仿真的方法,覆蓋率跟所施加的激勵有關,有些
    的頭像 發表于 11-25 11:03 ?1w次閱讀
    <b class='flag-5'>靜態</b><b class='flag-5'>時序</b>的<b class='flag-5'>分析</b>原理及詳細過程

    [求助]靜態時序分析時序仿真?

    自己做了一個工程,靜態時序分析的結果CLK信號的SLACK是負值(-7.399ns),書上說該值是負值時說明時序不對,但是我感覺時序仿真的結
    發表于 03-03 23:22

    靜態時序分析與邏輯(華為內部培訓資料)

    靜態時序概念,目的 靜態時序分析路徑,方法 靜態時序
    發表于 07-09 18:28 ?130次下載

    靜態時序分析基礎知識

    在制程進入深次微米世代之后,芯片(IC)設計的高復雜度及系統單芯片(SOC)設計方式興起。此一趨勢使得如何確保IC質量成為今日所有設計從業人員不得不面臨之重大課題。靜態時序
    發表于 05-11 16:53 ?0次下載
    <b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基礎知識</b>

    靜態時序分析在IC設計中的應用

    討論了靜態時序分析算法及其在IC 設計中的應用。首先,文章討論了靜態時序分析中的偽路徑問題以及路
    發表于 12-20 11:03 ?95次下載
    <b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b>在IC設計中的應用

    靜態時序分析基礎及應用

    _靜態時序分析(Static_Timing_Analysis)基礎及應用[1]。
    發表于 05-09 10:59 ?31次下載

    華為靜態時序分析與邏輯設計

    華為靜態時序分析與邏輯設計,基礎的資料,快來下載吧
    發表于 09-01 15:44 ?56次下載

    靜態時序分析基礎及應用

    靜態時序分析基礎及應用
    發表于 01-24 16:54 ?7次下載

    靜態時序分析:如何編寫有效地時序約束(一)

    靜態時序分析是一種驗證方法,其基本前提是同步邏輯設計(異步邏輯設計需要制定時鐘相對關系和最大路徑延時等,這個后面會說)。靜態時序
    的頭像 發表于 11-22 07:07 ?3545次閱讀

    正點原子FPGA靜態時序分析時序約束教程

    靜態時序分析是檢查芯片時序特性的一種方法,可以用來檢查信號在芯片中的傳播是否符合時序約束的要求。相比于動態
    發表于 11-11 08:00 ?65次下載
    正點原子FPGA<b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b>與<b class='flag-5'>時序</b>約束教程

    華為FPGA硬件的靜態時序分析與邏輯設計

    本文檔的主要內容詳細介紹的是華為FPGA硬件的靜態時序分析與邏輯設計包括了:靜態時序分析一概念與
    發表于 12-21 17:10 ?21次下載
    華為FPGA硬件的<b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b>與邏輯設計

    時序分析靜態分析基礎教程

    本文檔的主要內容詳細介紹的是時序分析靜態分析基礎教程。
    發表于 01-14 16:04 ?14次下載
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b>的<b class='flag-5'>靜態</b><b class='flag-5'>分析</b>基礎教程

    解讀FPGA的靜態時序分析

    任何學FPGA的人都跑不掉的一個問題就是進行靜態時序分析靜態時序分析的公式,老實說很晦澀,而且
    的頭像 發表于 03-14 19:10 ?845次閱讀

    靜態時序分析的基本概念和方法

    引言 在同步電路設計中,時序是一個非常重要的因素,它決定了電路能否以預期的時鐘速率運行。為了驗證電路的時序性能,我們需要進行 靜態時序分析
    的頭像 發表于 06-28 09:38 ?1590次閱讀
    <b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b>的基本概念和方法

    靜態時序分析的相關概念

    ??本文主要介紹了靜態時序分析 STA。
    的頭像 發表于 07-04 14:40 ?1414次閱讀
    <b class='flag-5'>靜態</b><b class='flag-5'>時序</b><b class='flag-5'>分析</b>的相關概念
    大发888娱乐城真假| 百家乐官网庄闲的冷热| 百家乐官网官方网站| 博E百百家乐官网娱乐城| 足球比分直播| 大发888娱乐场lm0| 百家乐最好投| 折式百家乐赌台| 百家乐官网路单网下载| ,大发扑克下载| 德州扑克 英文| 网络百家乐路子玩| 现场百家乐电话投注| 蓝盾百家乐官网具体玩法| 网上百家乐官网真的假的 | 永春县| 九龙娱乐| 娱乐城注册送现金| 博必发百家乐的玩法技巧和规则 | 58百家乐的玩法技巧和规则| 百家乐博彩平| 沙龙百家乐娱乐场| 百家乐软件代理| 百家乐77s| 大发888网页游戏平台| 棋牌室装修效果图| 威尼斯人娱乐场送1688元礼金领取lrm| 百家乐专用台布| 女优百家乐的玩法技巧和规则 | 大发888 娱乐场| 南通棋牌游戏中心下载| 在线赌博平台| 网络赌球| 百家乐官网软件购买| 邯郸百家乐官网园真钱区| 爱赢百家乐官网开户送现金| 易球百家乐官网娱乐城| 玩百家乐官网怎么能赢吗| 玩百家乐官网澳门368娱乐城| 百家乐官网正负计| 24山运|