那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

當(dāng)芯片變身 3D系統(tǒng),3D異構(gòu)集成面臨哪些挑戰(zhàn)

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-24 17:51 ? 次閱讀

作者: Paul McLellan,文章來源: Cadence楷登PCB及封裝資源中心微信公眾號

wKgaomVddYCAT1ycAAEX4xX9eEM723.jpg

在去年的IEEE 電子設(shè)計(jì)流程研討會(IEEE Electronic Design Process Symposium,即EDPS)上,Cadence 資深半導(dǎo)體封裝管理總監(jiān) John Park 先生進(jìn)行了一場關(guān)于 3DHI(即 3D 異構(gòu)集成)挑戰(zhàn)的演講。Cadence 大多數(shù)人的從業(yè)背景都是 IC 設(shè)計(jì)或 PCB 設(shè)計(jì),而 John 則有著豐厚的封裝背景。在過去的幾年里,這一直是一個相對較小的領(lǐng)域,但卻在幾乎一夜之間成為了半導(dǎo)體業(yè)界最受關(guān)注的話題之一。

此次 IEEE 電子設(shè)計(jì)流程研討會持續(xù)了一周時間,期間涵蓋各項(xiàng)會議討論,包括 Samsung Foundry Forum、Samsung SAFE 和 PCB West 等。

上述所有會議討論的最大驅(qū)動因素是經(jīng)濟(jì)考慮,但要展開全面的分析需要大量的價(jià)格信息;這些信息并不容易獲得,而且一直在不斷變化。最明顯的是某個特定尺寸的裸片在特定工藝下的成本,還有不同的多裸片封裝技術(shù)的成本。在過去的幾年里,3D 封裝技術(shù)已經(jīng)足夠普及,成本似乎已經(jīng)降到足夠低,可以得到更廣泛地使用。晶圓成本隨著每個工藝節(jié)點(diǎn)的增加而上升,這意味著設(shè)計(jì)一個大型系統(tǒng)級芯片與把多個裸片放入一個封裝之間的權(quán)衡因素已經(jīng)改變,并將繼續(xù)改變。

John Park 在演講一開始就總結(jié)了目前的形勢:

無論是技術(shù)上還是成本上,遵循摩爾定律已不再是最佳選擇。

成本的主要驅(qū)動因素之一是良率,而大裸片的良率要低于總面積相同的兩個(或更多)小裸片。這是因?yàn)椋舐闫y避免晶圓上的各個缺陷。另一個重要的驅(qū)動因素是通過采用不同的工藝制作不同的裸片(如模擬射頻)來優(yōu)化設(shè)計(jì)的能力,只用最先進(jìn)的工藝節(jié)點(diǎn)制作價(jià)值最高的數(shù)字邏輯部分。還有一個挑戰(zhàn)則是如何將足夠多的電子元件裝入外形尺寸非常小的設(shè)備,如智能手表。舉例來說,此類設(shè)備可能在垂直方向有空間擺放元件,但在水平方向沒有足夠空間。

wKgaomVddYKAIX5oAAG3DpDZ__s955.jpg

從系統(tǒng)級芯片到異構(gòu)集成的過渡實(shí)際上是在兩個方向進(jìn)行的。一個方向是避免在 PCB 上放置大量封裝,而是將這些封裝中的裸片置于一個單一的多芯粒設(shè)計(jì)中。這種方法的優(yōu)點(diǎn)是面積尺寸更小,構(gòu)造更簡單,帶寬 I/O 更高,并且功耗更低。

wKgZomVddYSAWZdhAADzc0aDUSg962.jpg

另一個方向是將一個大型系統(tǒng)級芯片分解成獨(dú)立的裸片,分別進(jìn)行制造,然后再將其集成到一個單一的封裝中。這種方法的 NRE 成本較低,能夠加快產(chǎn)品上市,可以突破光刻極限,實(shí)現(xiàn)尺寸更大的設(shè)計(jì),并且 IP 使用模式更加靈活。

當(dāng)然,這并不是什么新鮮事。30 多年來,我們一直擁有各種形式的多芯片模塊 (MCM)。但它們非常昂貴,而且通常只用于搭建雷達(dá)等專門用途。現(xiàn)在有了更豐富的技術(shù)組合(見下圖)——

wKgaomVddY6AXdZ7AAFhmLSkTlk271.jpg

上圖左邊是可用于“常規(guī)”裸片的封裝技術(shù),即沒有任何硅通孔 (TSV) 的裸片;右邊是硅堆疊技術(shù),使用沒有任何 bump 的銅-銅直接鍵合;中間是在 2.5D 中介層上的裸片混合結(jié)構(gòu),或稱為扇出型晶圓級封裝 (FOWLP) 的超高密度封裝。對于左邊和右邊的技術(shù),各自需要進(jìn)行的設(shè)計(jì)有很大的不同。

3D 封裝(與硅堆疊不同)使用基于焊點(diǎn)的連接 (bump),每個裸片都是獨(dú)立設(shè)計(jì)的,信號傳遞通過 I/O 緩沖器完成,與 PCB 上的封裝技術(shù)類似。而硅堆疊的連接則不通過焊點(diǎn),設(shè)計(jì)是一個單一的 RTL,在物理互連過程中進(jìn)行切割分劃。

wKgZomVddZCAKrSgAAGAGdjSo4U101.jpg

在演講中,John 一直在強(qiáng)調(diào)的一點(diǎn)是需要使用組裝設(shè)計(jì)套件 (Assembly Design Kits,即ADK)。這相當(dāng)于我們所熟悉的用于集成電路設(shè)計(jì)的 PDK。一直以來,封測代工廠 (OSAT) 要么沒有,要么不愿意披露封裝設(shè)計(jì)師需要的所有數(shù)據(jù)。但是代工廠多年來一直存在這個問題——他們需要提供 PDK,但許多原始數(shù)據(jù)是保密的。

如果有一天出現(xiàn)了芯粒的“零售”市場,我們就需要落實(shí)更多的標(biāo)準(zhǔn)化程序(如 UCIe 或 OpenHBI)。如今,除了使用 HBM(高帶寬存儲器)外,多芯粒設(shè)計(jì)是由一家公司設(shè)計(jì)完成的,所有芯粒在同一個設(shè)計(jì)中一起工作,或者,允許芯粒在一些不同的設(shè)計(jì)中進(jìn)行配置,這些設(shè)計(jì)分別具有不同的特征(如性能、價(jià)格等)。

更多ADK信息,請閱讀《封裝組裝設(shè)計(jì)套件 ADK 及其優(yōu)勢》。

wKgZomVddZaAe7gCAAE2BbmjmVs845.jpg

在設(shè)計(jì)方面,即使用幾個或許多裸片來設(shè)計(jì)整個系統(tǒng),最大的要求是為整個 3D-IC 建立一個共同的數(shù)據(jù)庫:芯片、芯粒、tile、封裝、PCB,甚至可能還包括連接器和背板。顯而易見,這些設(shè)計(jì)的尺寸可能非常大,有數(shù)十億甚至數(shù)百億個器件(當(dāng)然,更大的設(shè)計(jì)一直層出不窮)。下面的圖表介紹了在進(jìn)行這些設(shè)計(jì)時可能涉及的大量工具。

wKgaomVddZiAKa5VAAGEztqy4YQ619.jpg

對此,Cadence 有以下產(chǎn)品幫助設(shè)計(jì)出色完成:

wKgZomVddZmAUVeVAAHD4NlqF2E158.jpg

在一個封裝中放置多個裸片的最后一個挑戰(zhàn)是“已知良好裸片(Know Good Die,即KGD)”。這意味著在組裝前需要對芯粒進(jìn)行廣泛的測試(可能是在晶圓分類時),以確保它們通過測試。如果對封裝中某個裸片的測試稍有疏忽,就有可能讓某個不良裸片蒙混過關(guān),白白浪費(fèi)了封裝成本。由于芯片是壞的,與之一同付諸東流的還有芯片的生產(chǎn)與組裝成本。一旦把多個裸片放置在一個封裝中,就不是這么一回事了。如果有四個裸片,在最后測試時才發(fā)現(xiàn)了其中一個不良裸片,那么其結(jié)果不僅損失了一個裸片,還浪費(fèi)了三個良好的裸片(此時假設(shè)沒有辦法打開封裝,也無法以較低的成本完好無損地取回良好的裸片;雖然有時也并非如此)。

wKgaomVddZqAXUl1AAD_s454CcM264.jpg

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51170

    瀏覽量

    427252
  • 3D系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    5663
收藏 人收藏

    評論

    相關(guān)推薦

    SciChart 3D for WPF圖表庫

    SciChart 3D for WPF 是一個實(shí)時、高性能的 WPF 3D 圖表庫,專為金融、醫(yī)療和科學(xué)應(yīng)用程序而設(shè)計(jì)。非常適合需要極致性能和豐富的交互式 3D 圖表的項(xiàng)目。 使用我們
    的頭像 發(fā)表于 01-23 13:49 ?118次閱讀
    SciChart <b class='flag-5'>3D</b> for WPF圖表庫

    騰訊混元3D AI創(chuàng)作引擎正式發(fā)布

    近日,騰訊公司宣布其自主研發(fā)的混元3D AI創(chuàng)作引擎已正式上線。這一創(chuàng)新性的創(chuàng)作工具將為用戶帶來前所未有的3D內(nèi)容創(chuàng)作體驗(yàn),標(biāo)志著騰訊在AI技術(shù)領(lǐng)域的又一重大突破。 混元3D AI創(chuàng)作引擎憑借其強(qiáng)大
    的頭像 發(fā)表于 01-23 10:33 ?168次閱讀

    騰訊混元3D AI創(chuàng)作引擎正式上線

    近日,騰訊公司宣布其自主研發(fā)的混元3D AI創(chuàng)作引擎已正式上線。這一創(chuàng)新性的創(chuàng)作工具,標(biāo)志著騰訊在3D內(nèi)容生成領(lǐng)域邁出了重要一步。 混元3D AI創(chuàng)作引擎的核心功能極為強(qiáng)大,用戶只需通過簡單的提示詞
    的頭像 發(fā)表于 01-22 10:26 ?154次閱讀

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動先進(jìn)封裝技術(shù)的驅(qū)動,如2.5D3D封裝。 2.5D/3D封裝允許IC垂直集成。傳統(tǒng)的flip-chip要求每個
    的頭像 發(fā)表于 01-14 10:41 ?352次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b>封裝技術(shù)介紹

    3D集成電路的結(jié)構(gòu)和優(yōu)勢

    3D 集成電路的優(yōu)勢有目共睹,因此現(xiàn)代芯片中也使用了 3D 結(jié)構(gòu),以提供現(xiàn)代高速計(jì)算設(shè)備所需的特征密度和互連密度。隨著越來越多的設(shè)計(jì)集成了廣
    的頭像 發(fā)表于 12-03 16:39 ?967次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>集成</b>電路的結(jié)構(gòu)和優(yōu)勢

    揭秘3D集成晶圓鍵合:半導(dǎo)體行業(yè)的未來之鑰

    將深入探討3D集成晶圓鍵合裝備的現(xiàn)狀及研究進(jìn)展,分析其技術(shù)原理、應(yīng)用優(yōu)勢、面臨挑戰(zhàn)以及未來發(fā)展趨勢。
    的頭像 發(fā)表于 11-12 17:36 ?826次閱讀
    揭秘<b class='flag-5'>3D</b><b class='flag-5'>集成</b>晶圓鍵合:半導(dǎo)體行業(yè)的未來之鑰

    3D堆疊發(fā)展過程中面臨挑戰(zhàn)

    3D堆疊將不斷發(fā)展,以實(shí)現(xiàn)更復(fù)雜和集成的設(shè)備——從平面到立方體
    的頭像 發(fā)表于 09-19 18:27 ?1374次閱讀
    <b class='flag-5'>3D</b>堆疊發(fā)展過程中<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    透明塑料件噴粉3D掃描CAV全尺寸檢測逆向3D建模設(shè)計(jì)服務(wù)-CASAIM

    3D建模
    中科院廣州電子
    發(fā)布于 :2024年08月30日 10:04:53

    3D封裝熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進(jìn)步。目前,2D封裝和3D封裝是兩種主流的封裝技術(shù)。這兩種封裝技術(shù)在散熱路徑和熱設(shè)計(jì)方面有著各自的特點(diǎn)和挑戰(zhàn)。本文將深入探討2
    的頭像 發(fā)表于 07-25 09:46 ?1529次閱讀
    <b class='flag-5'>3D</b>封裝熱設(shè)計(jì):<b class='flag-5'>挑戰(zhàn)</b>與機(jī)遇并存

    廣東3D掃描鈑金件外觀尺寸測量3D偏差檢測對比解決方案CASAIM

    3D掃描
    中科院廣州電子
    發(fā)布于 :2024年07月22日 16:13:45

    裸眼3D筆記本電腦——先進(jìn)的光場裸眼3D技術(shù)

    隨著科技的不斷進(jìn)步,裸眼3D技術(shù)已經(jīng)不再是科幻電影中的幻想。如今,英倫科技裸眼3D筆記本電腦將這一前沿科技帶到了我們的日常生活中。無論你是專業(yè)的3D模型設(shè)計(jì)師,還是希望在視頻播放和模型展示中體驗(yàn)逼真
    的頭像 發(fā)表于 07-16 10:04 ?654次閱讀

    ad19中3d模型不顯示?

    封裝庫導(dǎo)入3d模型不顯示,但導(dǎo)入3d模型后的封裝庫生成pcb文件時顯示3d模型,這是什么原因?qū)е碌摹?
    發(fā)表于 04-24 13:41

    頭盔3D掃描逆向工程3d建模抄數(shù)測繪服務(wù)-CASAIM中科廣電

    3D掃描
    中科院廣州電子
    發(fā)布于 :2024年04月12日 14:03:01

    3D動畫原理:電阻

    電阻3D
    深圳崧皓電子
    發(fā)布于 :2024年03月19日 06:49:19

    裸眼3D頻頻“出圈” 電信積極布局并發(fā)力裸眼3D領(lǐng)域

    隨著科技的發(fā)展,現(xiàn)在3D視角已經(jīng)不是新鮮事。而現(xiàn)在,裸眼3D應(yīng)用則也在頻頻“出圈”。特別是在5G的助力下,裸眼3D技術(shù)應(yīng)用更是成為科技圈一個熱點(diǎn)。
    的頭像 發(fā)表于 03-11 17:33 ?772次閱讀
    老虎机破解| 百家乐官网网上娱乐场开户注册| 百家乐群shozo| 百家乐官网娱乐网会员注册 | 百家乐有公式| 百家乐官网园选百利宫| 大发888真钱注册| 百家乐官网遥控洗牌器| 真人娱乐城开户送钱| 澳门百家乐海洋阿强| 百家乐官网平台哪个有在线支付呢| 大发888我发财官网| 百家乐2号技术打法| 百家乐官网太阳城球讯网| 大发888怎么下载| 火命与金命做生意 | 金满堂百家乐官网的玩法技巧和规则| 皇冠足球走地| 金城百家乐买卖路| 玩百家乐官网游戏经验| 大发888娱乐城网站| 百家乐胜率被控制| 波音百家乐官网自动投注| 星空棋牌舟山| 菲律宾百家乐娱乐平台| 金矿百家乐官网的玩法技巧和规则| 光泽县| 百家乐筹码币套装| 百家乐使用技法| 如何看百家乐官网的路纸| bet365在线体育| 泰无聊棋牌游戏中心| 百家乐破解仪| 百家乐官网手论坛48491| 优博百家乐官网现金网平台| 88娱乐城2| 成都百家乐的玩法技巧和规则| 百家乐出庄概率| 线上百家乐官网攻略| 炉霍县| 舟山星空棋牌下载|