那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCI-Express總線接口的布線規(guī)則

jf_pJlTbmA9 ? 2023-11-29 15:49 ? 次閱讀

PCIE是一種典型的串行總線,本文是針對PCI-E接口的布線規(guī)則,這些規(guī)則是很多芯片廠商的設計指導,也是很多老工程師耳熟能詳?shù)慕鹂朴衤伞?/p>

1. 阻抗要求

PCI-Express的接口走線阻抗在4層或6層板時必須保持100ohm差分。

2.線寬和線距 通過阻抗計算軟件,結合PCB疊層情況,計算出合理的走線線寬和線距。比如,微帶線情況下,差分線的寬度為5mil,差分對中2條走線的間距是7mil。(帶狀線情況下,差分線的寬度為5mil,差分對中2條走線的間距是5mil。)

差分對之間的距離和差分線與其他非PCI Express信號的距離保持20mil或介質厚度的四倍,選擇其中更大者。如果非PCI Express信號電壓明顯高于或非PCI EXPRESS信號邊緣比PCI Express信號邊緣快的話,兩者的空間應增加到30mil,以避免耦合。如圖1所示:

wKgaomVdgwuAcYe8AAIPQE_gV1Y041.png

3.長度和長度匹配

為了分散玻璃纖維束編織和介質層非增強表面樹脂層的有效厚度區(qū)域的影響,長距離走線必須與XY軸成一個斜的角度(長走線應在板上走斜線),如圖2所示:

wKgZomVdgwyAM9cIAAdVdnpgCnk346.png

圖2

PCB的每英寸走線可能會引進1ps~5ps的抖動預算和0.25dB~0.35dB的損耗。介質為FR4的PCB,一般來說: a.差分對從芯片到芯片的走線最大不能超過6英寸; b.差分對中兩條走線的長度的差距應小于等于5mil。

在遇到布局緊張等特殊情況時時走線可以由5-7變?yōu)楦〉木€寬和線距,但是當發(fā)生這種情況時,變換的差分對走線長度不能超過150mil。如圖3所示:

wKgaomVdgw6AUUfCAAF55B_aSGU471.png

圖3

還有長度匹配應盡可能接近信號引腳而沒有引入任何小角度彎曲。具體走線可參考圖4:

wKgaomVdgxCAOxFrAAHBGA_sSl4271.png

圖4 4.測試點、過孔和焊盤 信號過孔影響整體的損耗和抖動預算,限制最大的走線長度。 在TX差分對中最多可以使用4個過孔,而在RX差分對中最多只可以使用2個過孔。過孔應該有一個25mil或更小的焊盤,并且其完成內徑應該為14mil或更小。兩個過孔必須放在一互相對稱的位置上。如圖5所示: wKgZomVdgxKARtcgAAIaAE8tFAI765.png

圖5

測試點(可以是過孔,焊盤或是元件)及探針腳應置于對稱的位置,不應當在差分對引入stub,如圖6:

wKgZomVdgxOAcYUgAADxu1Zr8wE889.png

圖6 5.彎曲 應盡量不使用彎曲,因為其會引入共模噪聲。差分對使用彎曲應該遵循以下規(guī)則:(以圖7為例) 1.所有彎曲的角度(α)應該≥135°; 2.保持走線間距(A)≥20mil; 3.片斷,比如B和C,其側翼有一個彎曲,其長度應該≥1.5倍的走線寬度。

wKgaomVdgxSAMDxXAABdzNLD4zM368.png

圖7 盡量使左彎曲的數(shù)量和右彎曲的數(shù)量相等。 當一段蛇形線用來和另一段走線來進行長度匹配時,每段長彎折的長度必須至少15mil(3倍于5mil的線寬)。蛇行線彎折部分和差分線的另一條線的最大距離必須小于正常差分線線距的2倍。如圖8所示:

wKgZomVdgxiAdEirAABd-K4veAA449.png

圖8 當使用多重彎曲布線到一個管腳或是一個BGA的焊盤的非匹配的部分應該≤45mil,如圖9所示:

wKgaomVdgxmAf2uYAAFQtls0uQE745.png

圖9 連接到焊盤的彎曲線應該遵循以下規(guī)則:(以圖10為例) 1.所有彎曲的角度(α)應該≥135°; 2.保持走線間距(A)≥3倍的走線寬度; 3.B和C段其長度應該≥1.5倍的走線寬度; 4.D段應該盡量短。

wKgZomVdgxuAF_jKAABFYL_3qns713.png

圖10 6.AC電容 PCIExpress需要在發(fā)送端和接收端之間交流耦合。差分對兩個信號的交流耦合電容必須有相同的電容值,相同的封裝尺寸,并且位置對稱。 AC電容必須放在最靠近信號發(fā)送端的位置。電容值必須介于75nF到200nF之間(最好是100nF)。推薦使用0402封裝,但是0603封裝也是可以接受的。兩電容應該對稱放置,如圖11所示:

wKgaomVdgxyAYVRKAAC_zQAes-o456.png

圖11

此外差分參考時鐘應該和高速串行數(shù)據(jù)線一樣使用相同幾何結構的差分線。

免責聲明:本文轉載于網絡,轉載此文目的在于傳播相關技術知識,版權歸原作者所有,如涉及侵權,請聯(lián)系小編刪除。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容
    +關注

    關注

    100

    文章

    6090

    瀏覽量

    150985
  • 接口
    +關注

    關注

    33

    文章

    8691

    瀏覽量

    151911
  • PCI
    PCI
    +關注

    關注

    4

    文章

    671

    瀏覽量

    130473
  • 總線
    +關注

    關注

    10

    文章

    2903

    瀏覽量

    88387
  • 布線
    +關注

    關注

    9

    文章

    777

    瀏覽量

    84428
收藏 人收藏

    評論

    相關推薦

    如何進行PCI-Express的一致性測試和分析

    驗證和分析。關鍵詞:PCI-Express,PLL(鎖相環(huán)),時鐘恢復,眼圖,抖動,模板,SSC(擴頻時鐘)。引言:隨著計算機及通訊設備的性能要求越來越高,傳統(tǒng)的低速的并行總線PCI等的數(shù)據(jù)吞吐量
    發(fā)表于 04-08 08:32

    PCI-Express的結構是怎樣組成的?

    PCI-Express的結構是怎樣組成的?
    發(fā)表于 05-19 06:38

    基于PCI-Express的高速數(shù)據(jù)交換設計及應用

    基于PCI-Express的高速數(shù)據(jù)交換設計及應用:摘要: 提出了利用PCIE總線技術實現(xiàn)數(shù)據(jù)高速傳輸?shù)姆桨?,結合共享內存、DMA等技術設計了基于PCIExpress
    發(fā)表于 05-26 23:36 ?33次下載

    如何對PCI-Express總線的SSC(擴頻時鐘)進行驗證

    如何進行PCI-Express的一致性測試和分析:PCI-Express串行標準越來越廣泛地在計算機行業(yè)應用,作為芯片與芯片之間,系統(tǒng)與插卡之間,系統(tǒng)與系統(tǒng)之間的高速連接,由于不同設備可能由
    發(fā)表于 10-01 17:02 ?43次下載

    pci express總線概念

    PCI-Express*概覽 Intel® Developer Network for PCI Express* Architectur
    發(fā)表于 12-25 15:10 ?1888次閱讀
    <b class='flag-5'>pci</b> <b class='flag-5'>express</b><b class='flag-5'>總線</b>概念

    PCI Express插槽,什么是PCI Express插槽

    PCI Express插槽,什么是PCI Express插槽,PCI Express插槽外形圖
    發(fā)表于 04-26 18:19 ?5154次閱讀

    基于Virtex5的PCI-Express總線接口設計

    基于Virtex5的PCI-Express總線接口設計 PCI Express是由Intel,Dell,Compaq,IBM,Micros
    發(fā)表于 10-05 10:25 ?1004次閱讀
    基于Virtex5的<b class='flag-5'>PCI-Express</b><b class='flag-5'>總線</b><b class='flag-5'>接口</b>設計

    PCB布線規(guī)則PCI卡篇

    PCB布線規(guī)則PCI卡篇   PCI卡的布線比較講究,這是PCI信號的特點決定的。在常規(guī)性的高頻數(shù)字電路設計中我們總是力求避免阻抗
    發(fā)表于 11-18 14:01 ?1192次閱讀

    PCI-Express插槽

    PCI-Express插槽 PCI-Express是最新的總線接口標準,它原來的名稱為“3GIO”,是由英特爾提出的,很明顯英特爾的意思是它代表著下一代I/O
    發(fā)表于 12-24 15:19 ?509次閱讀

    PCI、PCI-X到PCI-Express之間的連接

    本內容介紹了PCI總線/PCI-X接口PCI-PCI-Express的知識,講解了從PCI、
    發(fā)表于 06-05 16:16 ?3509次閱讀
    從<b class='flag-5'>PCI</b>、<b class='flag-5'>PCI</b>-X到<b class='flag-5'>PCI-Express</b>之間的連接

    PCI-Express技術

    PCI-Express 是繼ISA 和PCI 總線之后的第三代I/O 總 線,即3GIO
    發(fā)表于 11-13 16:08 ?0次下載

    PCI-Express詳解

    計算機接口中關于PCI-Express的詳解
    發(fā)表于 09-01 14:55 ?0次下載

    PCI-Express接口術語詳解

    計算機接口中關于PCI-Express的詳解
    發(fā)表于 09-01 14:55 ?0次下載

    PCI總線規(guī)范與其接口

    PCI總線規(guī)范與其接口
    發(fā)表于 10-31 09:09 ?18次下載
    <b class='flag-5'>PCI</b><b class='flag-5'>總線規(guī)</b>范與其<b class='flag-5'>接口</b>

    【科普】一文讀懂PCI-Express硬件接口

    PCIe接口全稱PCI Express,由PCI-SIG組織發(fā)布的用于替代PCI總路線的新一代高速串行
    的頭像 發(fā)表于 07-22 16:52 ?1.4w次閱讀
    【科普】一文讀懂<b class='flag-5'>PCI-Express</b>硬件<b class='flag-5'>接口</b>
    网上百家乐官网乐代理| 百家乐官网必胜绝技| 百家乐微笑心法搜索| 丰镇市| 百家乐软件代理| 玩百家乐官网保时捷娱乐城| 百家乐娱乐网网77scs| 百家乐官网庄家优势| 大发888游戏平台官方| 7位百家乐官网扑克桌| 星期八娱乐城| 百家乐单注打法| 伯爵百家乐官网娱乐场| 百家乐水晶筹码| 百家乐官网电投网站| 大发888游戏平台黄埔网| 百家乐百家乐视频| 百家乐官网博彩软件| 大发888 配置要求| 百家乐娱乐城博彩| 百家乐官网娱乐城足球盘网 | 百家乐官网足球| 澳门赌博技巧| 新时代百家乐的玩法技巧和规则| 哪家百家乐官网从哪而来| 百家乐官网美女视频| 大发888在线客服| 百家乐博彩策略| 黄金会百家乐官网赌城| 昌图县| 大发888安装包| 香港百家乐赌场| 百家乐官网007| 百家乐官网使用技法| 德州扑克高手| 哪里有百家乐游戏下载| 24山向什么最好| 棋牌百家乐官网赢钱经验技巧评测网| 博彩娱乐城| 大发888游戏是真的吗| 百家乐半圆桌|