那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何實現(xiàn)ILA Cross Trigger

Hack電子 ? 來源:AMD開發(fā)者社區(qū) ? 2023-11-30 10:17 ? 次閱讀

01 關(guān)于ILA Cross Trigger

1)ILA Cross Triggering功能使得ILA核心之間、以及ILA核心與處理器(例如,AMD Zynq 7000 SoC)之間可以進(jìn)行Cross Trigger。這個功能在你需要在不同時鐘域的兩個ILA核心之間觸發(fā),或者在處理器和ILA核心之間執(zhí)行硬件/軟件跨觸發(fā)時非常有用。

要使用Cross Trigger功能,在核心生成時,你應(yīng)該配置ILA核心具有專用的觸發(fā)輸入端口(TRIG_IN和TRIG_IN_ACK)和專用的觸發(fā)輸出端口(TRIG_OUT和TRIG_OUT_ACK)。0a4b18f2-8f25-11ee-939d-92fbcf53809c.png

0a6000fa-8f25-11ee-939d-92fbcf53809c.png

(一對ILA的TRIG_OUT和TRIG_IN 在Block Design中的互聯(lián)示意圖)

2)RIG_OUT_ACK 信號向 ILA 內(nèi)核(另一個 ILA、用戶設(shè)計或處理器)指示 TRIG_OUT 已正確接收,并導(dǎo)致 ILA 在接收 TRIG_OUT_ACK 時降低 TRIG_OUT 信號。

換句話說,TRIG_OUT 保持高電平,直到 TRIG_OUT_ACK 可用。如果 TRIG_OUT_ACK 信號連接至低電平,則 TRIG_OUT 保持高電平,直到用戶重新啟動 ILA。只有 TRIG_OUT 變?yōu)榈碗娖健H绻?TRIG_OUT_ACK 連接到低電平,您可以重新準(zhǔn)備 ILA。

下圖展示了典型的交叉觸發(fā)設(shè)置,其中 ILA2 交叉觸發(fā)到 ILA1。ILA2 的 TRIG_OUT 信號連接到 ILA1 的 TRIG_IN 信號。ILA 1 的 TRIG_IN_ACK 信號連接到 ILA2 的 TRIG_OUT_ACK 信號。

3)典型的交叉觸發(fā)設(shè)置

0a7c2474-8f25-11ee-939d-92fbcf53809c.png

02 測試工程基本情況介紹

本測試工程基與Vivado 2022.2

本測試工程基于Versal VCK190 Evaluation Platform (xcvc1902-vsva2197-2MP-e-S),這里同時介紹了以下兩種方式實現(xiàn)ILA Cross Trigger:

IPI的方式例化帶有Cross TRIG端口的ILA。(對應(yīng)axis_ila_0和axis_ila_1)

(* MARK_DEBUG="true" *)+ Tcl腳本的的方式(這種方式只支持Vivado 2022.1及更高版本)

0a8eb904-8f25-11ee-939d-92fbcf53809c.png

紅色方框內(nèi)的axis_ila_0和axis_ila_1在配置IP的時候直接例化了對應(yīng)的Cross Trigger接口,黃色方框內(nèi)是對部分的RTL代碼設(shè)置了(* MARK_DEBUG="true" *)。

0aa77aac-8f25-11ee-939d-92fbcf53809c.png0abd64c0-8f25-11ee-939d-92fbcf53809c.png

03 構(gòu)建步驟

測試的C_SLR_REG module的代碼如下:

0ad880d4-8f25-11ee-939d-92fbcf53809c.png0ae88588-8f25-11ee-939d-92fbcf53809c.png

按照下圖構(gòu)建BD工程。

將C_SLR_REG module以RTL的方式加入到BD內(nèi), 操作方法見下圖。

0b09bdf2-8f25-11ee-939d-92fbcf53809c.png0b22d88c-8f25-11ee-939d-92fbcf53809c.png

連接好整個BD然后Create HDL Wrapper并將design_1_wrapper. v設(shè)置成top。

0b3b1712-8f25-11ee-939d-92fbcf53809c.png

Run Synthesis

a. 綜合完成之后點擊Open Synthesized Design

b. 使用如下方式打開Debug窗口

0b52306e-8f25-11ee-939d-92fbcf53809c.png0b5a6be4-8f25-11ee-939d-92fbcf53809c.png

從Debug視圖可以看到已有兩個IPI例化的ILA(axis_ila_0和axis_ila_1),還有一些Unassigned Debug Nets(design_1_i/C_SLR_REG_0/inst/test_out,design_1_i/C_SLR_REG_0/inst/test_in_r0,design_1_i/C_SLR_REG_0/inst/test_in_r1),下面需要通過Tcl 腳本的方式創(chuàng)建新的debug core將Unassigned Debug Nets連接到新的debug core上。

c. Tcl 腳本創(chuàng)建兩個新的debug core(u_ila_2和u_ila_3),(u_ila_3) trig_out -> (u_ila_2) trig_in.新建一個Tcl腳本(此處位Cross_ila.tcl)。然后在下圖位置調(diào)用Cross_ila.tcl腳本。

0b701b10-8f25-11ee-939d-92fbcf53809c.png

Cross_ila.tcl文件內(nèi)容如下:

###createu_ila_2
create_debug_coreu_ila_2ila
set_propertyC_TRIGIN_ENtrue[get_debug_coresu_ila_2]
set_propertyC_TRIGOUT_ENfalse[get_debug_coresu_ila_2]
set_propertyC_NUM_OF_PROBES1[get_debug_coresu_ila_2]
#createu_ila_2TRIG_IN_trigandTRIG_IN_ack
create_debug_portu_ila_2TRIG_IN_trig
create_debug_portu_ila_2TRIG_IN_ack
#configu_ila_2/clk
set_propertyport_width1[get_debug_portsu_ila_2/clk]
connect_debug_portu_ila_2/clk[get_nets[listdesign_1_i/clk_wizard_0_clk_out3]]
#configu_ila_2/probe0
set_propertyPROBE_TYPEDATA_AND_TRIGGER[get_debug_portsu_ila_2/probe0]
set_propertyport_width16[get_debug_portsu_ila_2/probe0]
connect_debug_portu_ila_2/probe0[get_nets[listdesign_1_i/C_SLR_REG_0/inst/test_out[*]]]
###createu_ila_3
create_debug_coreu_ila_3ila
set_propertyC_TRIGIN_ENfalse[get_debug_coresu_ila_3]
set_propertyC_TRIGOUT_ENtrue[get_debug_coresu_ila_3]
set_propertyC_NUM_OF_PROBES2[get_debug_coresu_ila_3]
#createu_ila_3TRIG_IN_trigandTRIG_IN_ack
create_debug_portu_ila_3TRIG_OUT_trig
create_debug_portu_ila_3TRIG_OUT_ack
#configu_ila_3/clk
set_propertyport_width1[get_debug_portsu_ila_3/clk]
connect_debug_portu_ila_3/clk[get_nets[listdesign_1_i/clk_wizard_0_clk_out3]]
##create_debug_core的時候會自動創(chuàng)建probe0和clk端口
#configu_ila_3/probe0
set_propertyPROBE_TYPEDATA_AND_TRIGGER[get_debug_portsu_ila_3/probe0]
set_propertyport_width16[get_debug_portsu_ila_3/probe0]
connect_debug_portu_ila_3/probe0[get_nets[listdesign_1_i/C_SLR_REG_0/inst/test_in_r0[*]]]
#configu_ila_3/probe1
create_debug_portu_ila_3probe
set_propertyPROBE_TYPEDATA_AND_TRIGGER[get_debug_portsu_ila_3/probe1]
set_propertyport_width16[get_debug_portsu_ila_3/probe1]
connect_debug_portu_ila_3/probe1[get_nets[listdesign_1_i/C_SLR_REG_0/inst/test_in_r1[*]]]
###connectu_ila_2/3
create_netila2_trig_to_ila3
create_netila2_ack_to_ila3
connect_net-netila2_trig_to_ila3-objects[get_pinsu_ila_3/TRIG_OUT_trig]
connect_net-netila2_ack_to_ila3-objects[get_pinsu_ila_3/TRIG_OUT_ack]
connect_net-netila2_trig_to_ila3-objects[get_pinsu_ila_2/TRIG_IN_trig]
connect_net-netila2_ack_to_ila3-objects[get_pinsu_ila_2/TRIG_IN_ack]
#set_false_path
set_false_path-through[get_nets{ila2_trig_to_ila3}]
set_false_path-through[get_nets{ila2_ack_to_ila3}]
5)RunImplementation.
6)GenerateDevieImage/Bit.

04 HW調(diào)試

Implementation完成之后,連接上板卡。

實際運(yùn)行結(jié)果

將PDI文件下載到器件中。

0b7c58bc-8f25-11ee-939d-92fbcf53809c.png

可以發(fā)現(xiàn)出現(xiàn)了四個hw_ila_1/2/3/4,與工程中的ila debug core對應(yīng)關(guān)系如下。

hw_ila_1:axis_ila_0
hw_ila_2:axis_ila_1
hw_ila_3:u_ila_2
hw_ila_4:u_ila_3

之前配置的兩組Cross Trigger:

axis_ila_0trig_out->axis_ila_1trig_in
(u_ila_3)trig_out->(u_ila_2)trig_in
即:
hw_ila_1trig_out->hw_ila_2trig_in
hw_ila_4trig_out->hw_ila_3trig_in

分別設(shè)置hw_ila_1/2/3/4的Trigger mode。

0b949300-8f25-11ee-939d-92fbcf53809c.png

(hw_ila_1)

0bb31ba4-8f25-11ee-939d-92fbcf53809c.png

(hw_ila_2)

0bd24434-8f25-11ee-939d-92fbcf53809c.png

(hw_ila_3)

0bec8772-8f25-11ee-939d-92fbcf53809c.png

(hw_ila_4)

設(shè)置完成之后就可以實現(xiàn)ila之間的Cross Trigger.

0c03e8ae-8f25-11ee-939d-92fbcf53809c.png0c19f4e6-8f25-11ee-939d-92fbcf53809c.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19407

    瀏覽量

    231182
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5496

    瀏覽量

    134635
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2804

    瀏覽量

    77100
  • ILA
    ILA
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    3630

原文標(biāo)題:如何實現(xiàn)ILA Cross Trigger

文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何在下載Bitstream后自動觸發(fā)ILA采集

    普通人的手速顯然是無能為力的。有的變通方法比如在程序中加入一定的延時量或者外部按鍵做觸發(fā) ILA 采集也可以實現(xiàn)。但是某些應(yīng)用場景下,初始化必須在上電后的一定時間范圍內(nèi)完成。本文將介紹一種可適用于上述場景的方法,即在下載 Bitstream 后自動觸發(fā)
    的頭像 發(fā)表于 02-23 09:45 ?922次閱讀
    如何在下載Bitstream后自動觸發(fā)<b class='flag-5'>ILA</b>采集

    Trigger Handler命令介紹(2)

    trigger
    橙群微電子
    發(fā)布于 :2023年04月04日 09:28:10

    vivado ILA 實現(xiàn)在線調(diào)試功能報錯,顯示沒有添加ILA,怎么解決?

    在使用vivadao在線調(diào)試功能時,對需要抓的信號MARK DEBUG,調(diào)用了ILA測試核,添加了時鐘約束,但是總是顯示no nets matched的warning,最后燒到片子里界面沒有跳轉(zhuǎn)到在線調(diào)試界面,無信號,顯示沒有添加ILA,問題出在哪里呢?求大神解答
    發(fā)表于 06-08 11:19

    vivado ILA在線調(diào)試求助

    在用Vivado實現(xiàn)某個工程時,功能仿真正確,時序滿足要求,比特流也能生成,但是在ILA調(diào)試和下板子時,無法得到正確的結(jié)果信號,請問各位大神可能是什么問題?
    發(fā)表于 12-11 11:10

    雙核C2000 Cross Trigger功能使用方法分享

    在多核的MCU調(diào)試中,幾個核之間的程序同步顯得非常重要。在調(diào)試過程中,當(dāng)一個核暫停的時候,我們會希望另外的核都能同時暫停,Cross Trigger的功能也就成為了多核調(diào)試的必備功能之一。本文介紹了在CCSv5環(huán)境下,雙核C2000 調(diào)試過程中
    發(fā)表于 10-16 10:26

    實現(xiàn)ila時出錯

    [Chipscope 16-119]實現(xiàn)調(diào)試核心u_ila_0 failed.ERROR:無法為u_ila_0生成核心。中止IP生成操作。錯誤:[Chipscope 16-218]嘗試從IP緩存
    發(fā)表于 10-26 15:10

    蜂鳥E203 V2的FPGA實現(xiàn)之后,上板測試想用ila抓取內(nèi)部信號沒有波形是為什么?

    RISC-V 蜂鳥E203平臺在黑金的AX7050上移植搭建,想查看IFU模塊的內(nèi)部信號,于是調(diào)用ila查看,卻發(fā)現(xiàn)沒有任何波形輸出,F(xiàn)PGA實現(xiàn)是可以正常run編譯之后可執(zhí)行文件的。圖1是用ila
    發(fā)表于 08-12 06:25

    Logic Cross-Reference

    Introduction This Logic Cross-Reference for Buyers, Distribution Specialists and others
    發(fā)表于 07-09 21:19 ?9次下載

    什么是D-ILA投影技術(shù)

    什么是D-ILA投影技術(shù) D-ILA(Direct-Drive Image Light Amplifier,直接驅(qū)動圖像光源放大器)技術(shù)。D-ILA技術(shù)在提供高分辨率和高對比度方面顯示了技術(shù)優(yōu)勢,
    發(fā)表于 02-05 10:42 ?730次閱讀

    Schmitt_Trigger_Oscillator電路設(shè)計

    Schmitt Trigger Oscillator電路設(shè)計
    發(fā)表于 01-11 17:55 ?0次下載

    Vivado中關(guān)于ILA的詳解

    集成邏輯分析儀 (Integrated Logic Analyzer :ILA) 功能允許用戶在 FPGA 設(shè)備上執(zhí)行系統(tǒng)內(nèi)調(diào)試后實現(xiàn)的設(shè)計。當(dāng)設(shè)計中需要監(jiān)視信號時,應(yīng)使用此功能。用戶還可以使用此功能在硬件事件和以系統(tǒng)速度捕獲數(shù)據(jù)時觸發(fā)。
    的頭像 發(fā)表于 02-08 11:35 ?2.6w次閱讀
    Vivado中關(guān)于<b class='flag-5'>ILA</b>的詳解

    Vivado之ILA詳解

    集成邏輯分析儀 (Integrated Logic Analyzer :ILA) 功能允許用戶在 FPGA 設(shè)備上執(zhí)行系統(tǒng)內(nèi)調(diào)試后實現(xiàn)的設(shè)計。當(dāng)設(shè)計中需要監(jiān)視信號時,應(yīng)使用此功能。用戶還可以使用此功能在硬件事件和以系統(tǒng)速度捕獲數(shù)據(jù)時觸發(fā)。
    發(fā)表于 01-22 07:52 ?19次下載
    Vivado之<b class='flag-5'>ILA</b>詳解

    ILA工作原理 ILA使用方法與注意

    不一致,從而出現(xiàn)Bug。一種debug的方式就是用FPGA工具提供的ILA模塊(xilixn在ISE中叫:chipscope),來實時抓取FPGA內(nèi)部數(shù)字信號的波形,分析邏輯錯誤的原因,幫助debug。 ILA
    的頭像 發(fā)表于 08-09 14:12 ?1.7w次閱讀
    <b class='flag-5'>ILA</b>工作原理 <b class='flag-5'>ILA</b>使用方法與注意

    怎么分析Cross Couple的結(jié)構(gòu)?

    實現(xiàn)一個觸發(fā)器電路,并且這種電路適用于各種器件,比如MOS,CMOS以及TTL等。Cross-coupled結(jié)構(gòu)在工業(yè)界得到了廣泛的應(yīng)用,例如SRAM,DRAM,PLA和PROM等。本文將詳細(xì)介紹
    的頭像 發(fā)表于 09-17 16:25 ?2357次閱讀

    使用Python提取ILA數(shù)據(jù)的流程

    ILA應(yīng)該是調(diào)試AMD-Xilinx FPGA最常用的IP。
    的頭像 發(fā)表于 05-01 10:43 ?849次閱讀
    使用Python提取<b class='flag-5'>ILA</b>數(shù)據(jù)的流程
    百家乐官网| 大发888注册优惠代码| 大赢家博彩| 百家乐官网凯时赌场娱乐网规则| 线上百家乐技巧| bet365代理| 百家乐官网辅助器| 百家乐庄闲和收益| 扎兰屯市| 太阳城百家乐试玩优惠| 壹贰博备用网址| 百家乐官网麻将筹码币镭射贴膜| 太阳城蓝山园| 百家乐官网自动下注| 百家乐透视牌靴| 百家乐官网单跳打法| 百家乐游戏试玩免费| 最新博彩论坛| 赌博百家乐作弊法| 尊龙备用网址| 杨公24山择日| 百家乐规则以及玩法 | 棋牌游戏注册送6元| 百家乐官网群的微博| 大发888手机好玩吗| 海尔百家乐官网的玩法技巧和规则 | 百家乐娱乐城地址| 南部县| 百家乐买闲打法| 百家乐官网稳一点的押法| 百家乐最佳打| 至尊百家乐官网奇热网| 公海百家乐的玩法技巧和规则 | 大发888中文版下载| 爱拼百家乐官网的玩法技巧和规则| 红桃k娱乐城备用网址| 娱乐网百家乐官网补丁| 棋牌游戏开发公司| 葡京百家乐注码| 治多县| 广州百家乐娱乐场开户注册|