那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DCDC的Layout終極奧義—心中有環(huán)

射頻美學(xué) ? 來源:硬件工程師煉成之路 ? 2024-01-03 10:07 ? 次閱讀

很多DCDC芯片的手冊都有對應(yīng)的PCB Layout設(shè)計要求,有些還會提供一些Layout示意圖,都是大同小異的。

比如我隨便列幾點buck的設(shè)計要點:

1、輸入電容器二極管在與IC相同的面,盡可能在IC最近處。

2、電感靠近芯片的SW,輸出電容靠近電感放置。

3、反饋回路遠(yuǎn)離電感,SW和二極管等噪聲源。

那你知道這些要點都是怎么來的嗎?

如果拿到一個具體的芯片,因為芯片管腳分布的問題,可能這些條件不能同時滿足,那什么辦?到底孰輕孰重

舉個Buck的例子

比如下面這個buck,它的管腳分布就不好

SW在IN和GND之間,如果按照要點,直接將輸入濾波電容放到IN和GND旁邊,那么SW的信號就出不來,而電感也要求放在芯片旁邊,這就矛盾了。

4f00d814-a966-11ee-8b88-92fbcf53809c.png

那我們看看這個芯片手冊推薦的Layout

4f0b74e0-a966-11ee-8b88-92fbcf53809c.png

芯片手冊推薦的layout倒是都就近放置了,但是它的方法是SW在輸入濾波電容底下走線,這是逗我嗎?這在現(xiàn)實中能做到?

我們不能采用芯片手冊推薦的這種方式,但事實是這種管腳分布的芯片多得是,那我們的Layout如何布局布線呢?

這個問題先不回答,我給大家說一個最根本的方法:

DCDC的Layout終極奧義——心中有環(huán)

心中有環(huán)

“環(huán)”,指的是有大電流流過的閉合回路。我們只要控制好這個環(huán),Layout基本就成功一大半了

下面來看為什么

以BUCK為例,BUCK電路存在兩個狀態(tài),上管導(dǎo)通和下管(或者是二極管)導(dǎo)通,因此存在兩個大的電流環(huán)路。

4f2d91ce-a966-11ee-8b88-92fbcf53809c.png

知道這兩個環(huán)路有什么用呢?

我們要讓這兩個環(huán)路的面積越小越好,因為每一個電流環(huán)都可以看成是一個環(huán)路天線,會產(chǎn)生輻射,會引起EMI問題,也會干擾板上其它的電路,而輻射的大小與環(huán)路面積呈正比。

電流環(huán)所生成的高頻磁場會在離開環(huán)路大約 0.16λ 以后逐漸轉(zhuǎn)換為電磁場,由此形成的場強(qiáng)大約為:

4f38c58a-a966-11ee-8b88-92fbcf53809c.png

可以看到,輻射的大小與環(huán)路的面積,頻率的平方,電流的大小呈正比

那我們是不是讓這兩個環(huán)路面積最小就可以了呢?

確實是的,不過我認(rèn)為了解這點還不夠,突出不了重點

從拓?fù)鋱D可以看出,這兩個環(huán)路有公共的部分,一個環(huán)路包含另外一個環(huán)路,這導(dǎo)致那個大的環(huán)路的電流各個器件節(jié)點可能不一樣,所以不好用那個公式計算。

所以,我們需要變通下,怎么變通呢?

輻射產(chǎn)生的原因,就是因為電流產(chǎn)生了磁場,電流是變化的,所以磁場也是變化的。電流環(huán)圍繞的面積里面的磁通量會隨電流動態(tài)變化而變化,磁場生電場,電場生磁場形成了電磁波。

我們把那個大的電流環(huán)拆解為2個部分,如下圖:

4f5268be-a966-11ee-8b88-92fbcf53809c.png

整個大的環(huán)可以看成由輸入環(huán)路輸出環(huán)路疊加。

可能有點難以理解,因為輸入環(huán)路根本就不是個實際的電流回路,它是本身存在的兩個電流環(huán)路的差值

這其實只是個等效的方法而已,我們的目標(biāo)是要知道總的大的回路里面的磁通量變化情況,這樣等效之后就可以求了,我們可以分別求得輸入環(huán)路和輸出環(huán)路的磁通量情況。

輸入環(huán)路的等效電流就是輸入電容Cin的電流

輸出環(huán)路的電路等效電流就是電感的電流

它們都是只看交流,直流分量不管,直流的頻率看成是0Hz,不會輻射電磁波。

之前我們的《手撕Buck!Buck公式推導(dǎo)過程》已經(jīng)分析了,輸入環(huán)路電流(Cin)和輸出環(huán)路電流(電感)分別如下:

4f578588-a966-11ee-8b88-92fbcf53809c.png

可以看到,在開關(guān)切換的時候,輸入環(huán)路電流是會突變的,也就是會有很大的di/dt,那么輸入環(huán)路的磁通量也是突變的(準(zhǔn)確的說是變化速度很快),存在很多的高次諧波。

從前面的公式我們知道,輻射強(qiáng)度與頻率成正比,因此這些高次諧波更容易被輻射出去

輸出環(huán)路的電流是三角波,是沒有突變的,所以高次諧波輻射強(qiáng)度要小些。

信號強(qiáng)度對比

這里可能有人會說了,三角波的頻譜理論不也是無限的嗎?也有很多高頻分量啊,怎么輻射就小一些。

確實,三角波的頻譜是無限的,不過頻率越高,幅度會越低的,也就是說高頻分量能量少,那么輻射也就少了。

關(guān)于這一點呢,我們簡單做個仿真,看下電流的傅里葉變換fft就知道了。

使用LTspice軟件仿真,5V轉(zhuǎn)1.8V的buck電路圖如下

4f5b9dbc-a966-11ee-8b88-92fbcf53809c.png

輸入環(huán)路電流(輸入電容電流)和輸出環(huán)路電流(電感電流波形)如下:

4f73a6dc-a966-11ee-8b88-92fbcf53809c.png

有了波形,我們看下fft(仿真軟件很容易做到),看下頻譜:

4f9a45da-a966-11ee-8b88-92fbcf53809c.png

可以看到,基頻就是BUCK芯片LTC3307A的開關(guān)頻率2Mhz,2Mhz兩者的強(qiáng)度相差不是很大,就2-3個db左右,但是在10Mhz的時候,就已經(jīng)相差20db了,頻率越高,差得越多。

也就是說,輸入環(huán)路的高頻諧波能量要比輸出環(huán)路大得多,如果有經(jīng)驗的話,應(yīng)該會知道,引起EMI超標(biāo)的一般也就是高頻超標(biāo),所以因為輸入環(huán)路造成EMI的可能性更高

我這里費了一些功夫,其實就是為了說明:

BUCK的輸入環(huán)路非常非常重要,環(huán)路面積一定一定要小

另外一點需要注意是環(huán)路面積小,不是走線短,這兩者還是有區(qū)別的。有時走線短并不一定環(huán)路就小,我們的目標(biāo)是環(huán)路的面積,而不是長度

我們布局走線盡量走成扁的那種形狀。

4fa8977a-a966-11ee-8b88-92fbcf53809c.png

我們回到開頭的那個DCDC芯片,輸入環(huán)路指的什么呢?

顯然,這個芯片的開關(guān)管在芯片內(nèi)部,所以輸入環(huán)路就是芯片的IN管腳,與GND管腳,以及輸入濾波電容形成的環(huán)路,那么除了芯片之外,器件就只有輸入濾波電容了。

所以最理想的layout就直接將輸入濾波電容跨接到芯片的IN腳和GND管腳,從這一點上看,芯片手冊推薦的layout與這一點是符合的,只是這樣做了之后,SW出不來而已。

4fb729a2-a966-11ee-8b88-92fbcf53809c.png

這顆dcdc芯片給出的推薦layout確實是保證了輸入環(huán)路最小。只不過它將SW信號走在了輸入濾波電容下面,這個實際電路通常是行不通的,因為電容下面根本就走不了比較寬的線的。

那咋辦呢?

我估計會有人認(rèn)為將輸入濾波電容放置到PCB的背面,在Vin和GND管腳正下方放置濾波電容,通過過孔接過去,這樣看起來環(huán)路也比較小。

我的看法是,如果有其它更好的方式,那就不要這么做。

因為過孔會存在寄生電感,加了過孔會增加這個環(huán)路的電感,導(dǎo)致發(fā)生LC振蕩。直接的現(xiàn)象就是在SW處產(chǎn)生高振鈴,這個高振鈴意味著這個環(huán)路中,諧振頻率的信號分量很強(qiáng)。

也就是說盡管環(huán)路面積不大,天線效應(yīng)不強(qiáng),但是我的信號強(qiáng)度變大了呀,輻射不一定差。

關(guān)于振鈴,以前專門寫過《BUCK的振鈴實驗與分析》,可以去看一看。

曾經(jīng)的教訓(xùn)

多年前,我曾經(jīng)就遇到一個電源芯片的輸入濾波電容放背面,通過過孔連接,結(jié)果搞得整個板子的噪聲很大,而將濾波電容直接手動跨到Vin和GND上面,立馬問題就沒了。

當(dāng)時我還不懂,覺得不可思議,打孔的數(shù)量并不少,濾波電容也是在底部就近放置的,居然還有問題,幾個孔威力這么大?

后來還專門改板解決,直接將輸入濾波電容與芯片同層,并在表層連接,問題就解決了。

上面說了這么多,其實主要說的就是,BUCK電路,輸入濾波電容的布局布線非常重要,是重中之重,是第一要考慮的。

如果是異步Buck,那么就有一個外置的二極管,這個二極管構(gòu)成了輸入回路的一部分,那么它的位置,與輸入濾波電容的重要性是同級別的,要放得離芯片的SW比較近,具體怎么擺,咱們看回路面積怎么小就知道了。

輸出環(huán)路

前面寫了一堆,一直在強(qiáng)調(diào)輸入環(huán)路,那輸出環(huán)路不重要嗎?

當(dāng)然不是,其實從前面的fft也能看到,輸出環(huán)路也有高頻分量,所以輸出環(huán)路也要越小越好,只是它相對輸入環(huán)路來說高頻分量強(qiáng)度不高,在二者布局有矛盾的時候,當(dāng)然是優(yōu)先考慮輸入環(huán)路。

我怎么畫

總而言之,如果是我,我會將開頭提到的BUCK這樣Layout:

4fd65610-a966-11ee-8b88-92fbcf53809c.png

Boost情況如何?

上面這是buck的一個情況,那么boost是怎么樣的呢?

輸入回路是最重要的嗎?優(yōu)先需要考慮的是輸入濾波電容嗎?

答案是NO

Boost也有兩個環(huán),是下圖這樣的

4ff0cb8a-a966-11ee-8b88-92fbcf53809c.png

跟buck一樣,我們把它們分為兩個部分,輸入環(huán)路和輸出環(huán)路,可以看到,輸出環(huán)路是上面兩個環(huán)路的差值。

4ff4fe26-a966-11ee-8b88-92fbcf53809c.png

與buck不同的是,電感在輸入環(huán)路,其電流波形是三腳波,而輸出環(huán)路的電流就是二極管的電流,是有突變的。

之前《手撕Boost!Boost公式推導(dǎo)及實驗驗證》也已經(jīng)全面分析了這兩個電流,波形如下:

4ff8bec6-a966-11ee-8b88-92fbcf53809c.png

也就是說,boost最重要的是輸出回路,類似于Buck的輸入回路。我們需要首先保障的是boost的輸出環(huán)路盡量小。

具體實例就不舉了。

Layout其它方面注意事項

除了大的電流回路,還有FB,補(bǔ)償電路這些,是小信號電路,所以他們要盡量遠(yuǎn)離前面大的電流回路,遠(yuǎn)離電感等。

比如下面,就是左邊比右邊的好:

4ffcf8e2-a966-11ee-8b88-92fbcf53809c.png

另外需要注意,關(guān)于大的電流回路,我們要把GND地看進(jìn)去,不要用這些走線分割了大電流的回流地GND路徑。

所以,你有的時候會看到,底層FB走線并不是最短的,而是繞了一下。

小結(jié)

總的來說,DCDC的layout,我們要做到心中要有電流環(huán)

畫板的時候,心里念叨一下,開關(guān)斷開,電流咋咋咋流,開關(guān)導(dǎo)通,電流咋咋咋流。然后找到電流突變的那個環(huán),那就是最重要的,得優(yōu)先處理。

這個原則,其實不僅僅適用于dcdc,其它類型的電源,或者是大功率電路,都是如此的。

了解了這個原則,其實很多電路,都不用去細(xì)看芯片手冊的pcb layout的注意事項了,它說的也就是這些東西,只不過是具體的措施而已

這種將關(guān)鍵環(huán)路做到最小,算是從根源上杜絕問題的產(chǎn)生,遠(yuǎn)比后期想不改板,然后七搞八搞要強(qiáng)。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容器
    +關(guān)注

    關(guān)注

    64

    文章

    6254

    瀏覽量

    100229
  • 二極管
    +關(guān)注

    關(guān)注

    147

    文章

    9702

    瀏覽量

    167554
  • DCDC芯片
    +關(guān)注

    關(guān)注

    0

    文章

    32

    瀏覽量

    10900
  • GND
    GND
    +關(guān)注

    關(guān)注

    2

    文章

    540

    瀏覽量

    38900
  • Layout設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    13

    瀏覽量

    1627

原文標(biāo)題:DCDC的Layout終極奧義

文章出處:【微信號:射頻美學(xué),微信公眾號:射頻美學(xué)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DCDCLayout終極奧義

    關(guān)于Buck和Boost的,我已經(jīng)寫了幾篇,不過很少提到PCB Layout,這篇就說說PCB Layout
    發(fā)表于 08-18 11:28 ?1190次閱讀

    DCDC PCB layout布局

    一般DCDC IC 會給出layout建議以及參考布局,可以進(jìn)行參照。
    的頭像 發(fā)表于 12-11 14:24 ?7249次閱讀
    <b class='flag-5'>DCDC</b> PCB <b class='flag-5'>layout</b>布局

    DCDC電源的Layout終極奧義

    很多DCDC芯片的手冊都有對應(yīng)的PCB Layout設(shè)計要求,有些還會提供一些Layout示意圖,都是大同小異的。
    發(fā)表于 02-20 09:44 ?1050次閱讀

    寫 Verilog 如何做到心中有電路?

    ,共同進(jìn)步。 歡迎加入FPGA技術(shù)微信交流群14群! 交流問題(一) Q:寫 Verilog 如何做到心中有電路?老師說沒電路就不要寫代碼,但我寫個乘法器在綜合前都想不出它電路啥樣,全加器還行。 A
    發(fā)表于 09-26 20:30

    DCDC高密PCB設(shè)計的要點#DCDC #pcb設(shè)計

    DCDC
    電子教書匠小易
    發(fā)布于 :2023年02月07日 15:13:55

    DCDC變換器TPS563209在DCDC設(shè)計和輸出電壓噪聲測量的應(yīng)用

    紋波時示波器帶寬限制會選擇500MHz,稱為DCDC的輸出電壓噪聲測試。由于高頻信號易于通過寄生參數(shù)進(jìn)行耦合,所以對于DCDC電路的設(shè)計提出了很大挑戰(zhàn)。以下通過PCB layout優(yōu)化,輸入輸出去耦
    發(fā)表于 03-15 06:45

    DCDC變換器輸出電壓噪聲優(yōu)化和測試

    擇500MHz,稱為DCDC的輸出電壓噪聲測試。由于高頻信號易于通過寄生參數(shù)進(jìn)行耦合,所以對于DCDC電路的設(shè)計提出了很大挑戰(zhàn)。以下通過PCB layout優(yōu)化,輸入輸出去耦電容設(shè)計,示波器測量方法優(yōu)化等三方面
    發(fā)表于 07-02 07:30

    IQBoard,教您成為選購行家/選購電子白板要心中有

    IQBoard,教您成為選購行家/選購電子白板要心中有秤 今天我們來探討一下:電子白板的反應(yīng)速度是如何測出來的?
    發(fā)表于 02-09 10:38 ?582次閱讀

    一千網(wǎng)友心中有一千個小米6 這是心中的小米6么?

      即將發(fā)布的小米6似乎已經(jīng)沒有太多懸念,外形和配置都曝光了個七七八八,但是一千個觀眾心目中就有一千個哈姆雷特。在很多網(wǎng)友心中,這樣的小米6還不夠完美。
    發(fā)表于 04-18 14:09 ?418次閱讀

    PCB layout結(jié)合生產(chǎn)的設(shè)計要點分析

    能夠應(yīng)用和生產(chǎn),繼而成為一個正式的有效的產(chǎn)品才是PCB layout最終目的,layout的工作才算告一個段落。那么在layout的時候,應(yīng)該注意哪些常規(guī)的要點,才能使自己畫的文件有效符合一般PCB
    發(fā)表于 12-04 11:32 ?0次下載

    提升產(chǎn)品品質(zhì)、捕獲偶發(fā)性異常的終極奧秘

    示波記錄儀可以自定義加載的算法文件來進(jìn)行波形的波形的判定,這是異常信號捕獲的終極奧義。可以當(dāng)做是一種獨特判定方式,記錄儀可以實時的針對此判定方法和源數(shù)據(jù)進(jìn)行比對,并且將結(jié)果顯示出來。
    發(fā)表于 03-19 11:58 ?4338次閱讀

    DCDC芯片中PCB Layout的設(shè)計要點

    關(guān)于Buck和Boost的,我已經(jīng)寫了幾篇,不過很少提到PCB Layout,這篇就說說PCB Layout。 很多DCDC芯片的手冊都有對應(yīng)的PCB Layout設(shè)計要求,有些還會提
    的頭像 發(fā)表于 09-14 09:21 ?7929次閱讀
    <b class='flag-5'>DCDC</b>芯片中PCB <b class='flag-5'>Layout</b>的設(shè)計要點

    汽車DCDC EMI(下)系統(tǒng) EMI 優(yōu)化

    Layout 屏蔽罩設(shè)計 但DCDC原理圖、EMI濾波器和屏蔽罩的設(shè)計都相對比較單一,并且有跡可循,而 PCB的 Layout
    的頭像 發(fā)表于 08-25 12:10 ?1719次閱讀
    汽車<b class='flag-5'>DCDC</b> EMI(下)系統(tǒng) EMI 優(yōu)化

    鎖相環(huán)是什么?在dsp芯片中有什么作用

    鎖相環(huán)是什么?在dsp芯片中有什么作用 作為一種控制系統(tǒng),鎖相環(huán)(PLL)是一種廣泛應(yīng)用于通信、測量、控制和計算機(jī)系統(tǒng)中的電子電路。它可以將一個輸入信號的頻率和相位與一個參考信號進(jìn)行比較,并通過調(diào)節(jié)
    的頭像 發(fā)表于 09-02 15:06 ?3543次閱讀

    指紋模組封裝應(yīng)用中有哪些部位用到低溫環(huán)氧膠?

    指紋模組封裝應(yīng)用中有哪些部位用到低溫環(huán)氧膠?低溫環(huán)氧膠在指紋模組封裝中的應(yīng)用點主要包括以下幾點:金屬環(huán)/框與FPC基板固定:低溫固化環(huán)氧膠被
    的頭像 發(fā)表于 06-21 10:36 ?472次閱讀
    指紋模組封裝應(yīng)用<b class='flag-5'>中有</b>哪些部位用到低溫<b class='flag-5'>環(huán)</b>氧膠?
    龙海市| 尊龙百家乐官网娱乐场开户注册| 百家乐官网什么方法容易赢| 瑞士百家乐的玩法技巧和规则| 爱拼网| 百盛百家乐官网的玩法技巧和规则| 澳门百家乐游戏说明| bet365网址搜索器| 百家乐官网游戏网上投注| 澳门百家乐赌| 一二博| 骰子百家乐官网的玩法技巧和规则| 喜达百家乐的玩法技巧和规则| 百家乐官网断缆赢钱| 百家乐官网软件| 大发888 备用6222.com| 赌百家乐官网怎样能赢| 百家乐平注赢钱法| 和龙市| 真人百家乐玩法| 澳门百家乐怎么赢钱| 中金时时彩平台| 百家乐官网免| 大发888开户大发娱乐权威吗| 百家乐官网赌场走势图| 中国百家乐澳门真人娱乐平台网址| 百家乐官网小77论坛| 赌博百家乐下载| 乐九百家乐官网游戏| 百家乐佛泰阁| 百家乐官网最新套路| 百家乐游戏机破解方法| 百家乐官网赢的秘诀| 百家乐官网视频游戏冲值| 威尼斯人娱乐城投注网| 现金百家乐官网技巧| 百家乐QQ群娱乐| 百家乐官网设备电子路| 大发888娱乐场下载 17| 永利博百家乐官网的玩法技巧和规则| 吉利百家乐官网的玩法技巧和规则 |