那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CalligoTech推出首款應用Posit的多核RISC-V處理器

新思科技 ? 來源:新思科技 ? 2024-04-24 10:31 ? 次閱讀

在高性能計算(HPC)、大數據和人工智能/機器學習AI/ML)領域占據主導地位的今天,計數系統成為了熱議的焦點。盡管傳統上各種計算環境常采用浮點數進行運算,但由于Posit在HPC應用中提供了更高的精度,它逐漸受到開發者的青睞。

位于“印度硅谷”的初創公司CalligoTech,專注于開發針對HPC、大數據和AI/ML的產品和解決方案,推動了Posit算法在硬件和軟件領域的商業化。該公司最近推出的加速器TUNGA采用了基于Unum的新一代算術技術,并且是首款應用Posit的多核RISC-V處理器。借助新思科技的數字設計系列,CalligoTech成功完成了這款處理器的流片工作,并正在致力于交付更高能效的CPU

對于我們這樣的初創公司來說,完整的數字設計流程和強有力的支持對我們的成功至關重要。新思科技在這兩方面都給予了積極響應,并提供了經過代工廠驗證的簽核工具,幫助我們順利完成流片。

為什么Posit如此受關注?

浮點數是計算機編程中實數的數字表示,無論實數大小,都可以用浮點數表示。其中,小數點可以在數字之間“浮動”,從而使得計算更加靈活、結果更加準確。浮點數于20世紀中葉首次引入,自現代計算早期以來一直沿用至今。IEEE浮點運算標準于1985年首次發布。浮點數非常適合一般計算任務,例如圖形、聲音處理和大多數軟件應用。

HPC的興起對更準確的計數類型提出了需求。于是,Posit應運而生。Posit以數學家John Gustafson博士引入的通用數Unum為基礎,是Unum的硬件友好版本。與傳統的浮點數相比,Posit可以處理更大范圍的數字并提供更高精度的計算,這對于HPC應用來說尤為重要。在HPC應用中,超級計算機需要實時處理繁重的工作負載,因此需要更為準確的計算結果。而且,提高性能并降低功耗是邁向節能CPU的第一步。

CalligoTech成立于2012年,早期致力于開發基于軟件和硬件的加速器,2018年開始專注于硬件解決方案,并于同年開始與新思科技開展合作。從2021年開始,CalligoTech的團隊開始致力于將其RISC-V加速器設計轉化為具體的芯片。該加速器包含一個協處理器,將根據與RISC-V處理器集成的Posit計數系統執行計算。Posit處理器能夠以更少的位數生成準確的結果,相當于以更低的功耗實現更高的處理速度,從而形成一個高能效且計算準確的CPU內核,CalligoTech將這種結合了RISC-V架構和Posit技術的處理器核心命名為“CRISP內核”。與傳統方案相比,該加速器僅需較低功耗和內存提供更準確的結果,因此非常適合人工智能和其他HPC應用,例如基因組學、石油和天然氣仿真、金融、半導體設計、天氣建模和醫療衛生等。

在傳統的浮點系統中,對數字進行四舍五入可能會導致出現計算誤差,進而對HPC應用造成嚴重影響。基于Posit的計數系統能夠帶來更出色的計算性能和準確性。我們正在提供一種替代方案,可以為支持AI等計算密集型應用的下一代設計提供助力,有效降低風險。

150萬門級的完整芯片設計流程

CalligoTech率先生產出了基于Posit的商用多核RISC-V加速器芯片。回想設計之初,該公司首先需要選擇代工廠和適合的工藝設計套件(PDK)庫。PDK庫的選擇會顯著影響芯片的功耗、性能和面積(PPA)以及成本,是一個非常關鍵的決策,需要清晰地了解項目的各方面內容,包括技術節點、設計約束、制造工藝以及與電子設計自動化(EDA)工具的兼容性。

經過綜合評估,CalligoTech最終決定使用新思科技數字設計系列來支持其RTL到簽核流程。在此過程中,新思科技的技術專家與其團隊緊密協作,幫助建立PDK庫,并為RTL到簽核流程提供PPA優化方案,最終助其實現了PPA目標。不僅如此,新思科技還通過密切合作,幫助該團隊中原本習慣使用其他競品流程的開發者在短時間內熟練掌握了新思科技的設計流程。

新思科技團隊讓我們對IC Compiler II布局布線解決方案充滿了信心,相信其完全可以處理我們設計的所有150萬門級。這些數字設計工具的穩定性以及高效的設計流程,結合新思科技團隊的專業支持,我們的四名開發者才得以在緊迫時間節點內順利完成了項目。

CalligoTech將繼續構建基于Posit的加速器技術,其團隊未來計劃將新思科技接口IP和內存IP集成到下一代器件中。


審核編輯:劉清
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19409

    瀏覽量

    231195
  • 人工智能
    +關注

    關注

    1796

    文章

    47683

    瀏覽量

    240306
  • 機器學習
    +關注

    關注

    66

    文章

    8441

    瀏覽量

    133087
  • 大數據
    +關注

    關注

    64

    文章

    8908

    瀏覽量

    137799
  • RISC-V
    +關注

    關注

    45

    文章

    2324

    瀏覽量

    46600

原文標題:150萬門級 + Posit + RISC-V,這款新一代大規模計算芯片流片成功

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Andes晶心科技推出AndesCore AX66亂序超純量多核處理器IP

    Andes晶心科技(Andes Technology)作為高效能、低功耗、32/64位RISC-V處理器核的領先供貨商及RISC-V國際組織的創始頂級會員,今日宣布推出支持RVA23規
    的頭像 發表于 01-23 11:05 ?226次閱讀

    Imagination放棄RISC-V處理器內核開發

    電子發燒友網報道(文/吳子鵬)根據外媒的最新報道,半導體IP大廠Imagination Technology已經停止了RISC-V處理器內核的開發,轉而更加專注于其核心的GPU和AI產品
    的頭像 發表于 01-10 00:15 ?2237次閱讀

    Andes晶心科技推出D45-SE RISC-V處理器

    RISC-V International 的創始高級會員,今天宣布推出其領先行業的AndesCore D45-SE功能安全 RISC-V 處理器,該
    的頭像 發表于 12-26 10:54 ?312次閱讀

    Rivos全新產品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數據分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發表于 12-04 10:37 ?346次閱讀

    RISC-V能否復制Linux 的成功?》

    的閃存進行交互可能是真正的差異化優勢所在。”將內核提供給開源社區可以吸引其他開發者作出貢獻,從而完善設計。 與此同時,臺灣公司Andes也推出了幾RISC-V處理器,現在已經有一些客
    發表于 11-26 20:20

    多核RISC-V處理器供應商超睿科技全力支持RT-Thread Smart,共同賦能“大芯片”生態

    (UltraRISCTechnology),作為高性能多核RISC-V處理器的領先供應商,宣布將全力支持RT-ThreadSmart操作系統,雙方共同為大芯片領域提供
    的頭像 發表于 10-10 08:08 ?492次閱讀
    <b class='flag-5'>多核</b><b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>供應商超睿科技全力支持RT-Thread Smart,共同賦能“大芯片”生態

    risc-v的發展歷史

    了基于RISC-V指令集的服務處理器,安謀科技也推出RISC-V MCU等產品。 學術界與開源社區:
    發表于 07-29 17:20

    RISC-V適合什么樣的應用場景

    和低功耗的需求。 可擴展性:RISC-V的模塊化設計使得其能夠輕松擴展到多核處理器,滿足數據中心和云計算領域對大規模并行計算的需求。 6. 教育和研究 開放性和協作性:RISC-V的開
    發表于 07-29 17:16

    請問ESP32s3 ULP RISC-V處理器是否支持ADC的讀取?

    我在ULP RISC-V處理器的例程中,沒有發現有對ADC的操作,請問RISC-V處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件
    發表于 06-14 07:38

    risc-v多核芯片在AI方面的應用

    RISC-V多核芯片能夠更好地適應AI算法的不同需求,包括深度學習、神經網絡等,從而提高芯片的性能和效率,降低成本,使AI邊緣計算晶片更具競爭力。 再者,RISC-V多核設計可以進
    發表于 04-28 09:20

    國產RISC-V MCU推薦

    ,CH583搭載32位青稞RISC-V處理器WCH RISC-V4A,低功耗兩級流水線,高性能,擁有多檔系統主頻,最低32KHz ,擁有特有高速的中斷響應機制。 單片搞定Wi-Fi和藍牙 許多網友也
    發表于 04-17 11:00

    Achronix與Bluespec聯合宣布推出支持Linux的RISC-V處理器

    高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產權(IP)領域的領先企業Achronix半導體公司,以及RISC-V工具和IP領域的行業領導者Bluespec有限公司,日前聯合宣布推出一系列支持Linux的RISC-V
    的頭像 發表于 04-15 16:23 ?629次閱讀

    RED Semiconductor宣布推出算法微處理器ISA和硬件設計RISC-V

    4月2日,RED Semiconductor(以下簡稱 "RED")宣布推出算法微處理器 ISA(指令集架構)和硬件設計 VISC,將 RISC-V 的功能擴展到邊緣人工智能、自動駕駛和密碼學領域。
    的頭像 發表于 04-03 17:31 ?701次閱讀

    fpga和risc-v處理器的區別

    FPGA(現場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區別。
    的頭像 發表于 03-27 14:21 ?1272次閱讀

    芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案

    本土RISC-V CPU IP領軍企業——芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案,提供專業有效的信息安全保護以及加解密功能。
    的頭像 發表于 03-11 11:01 ?1518次閱讀
    芯來科技正式發布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統解決方案
    网上现金博彩网| 百家乐游戏策略| 二八杠游戏平台| 百家乐官网扑克桌| 威尼斯人娱乐城活动lm0| 百家乐官网麻关于博彩投注 | 澳门百家乐官网网40125| 德州扑克锦标赛| 真人版百家乐官网试玩| 波克棋牌官方免费下载| 百家乐官网平注法口诀技巧| 申城棋牌2.0| 泰来百家乐导航| 泾源县| 百家乐真人游戏娱乐场| 优博百家乐官网现金网平台| 威尼斯人娱乐城评价| 百家乐官网菲律宾| 亚洲顶级赌场的微博| 墓地风水24山| 湖南省| 郑州百家乐的玩法技巧和规则| 百家乐官网遥控洗牌器| 百家乐官网游戏机说明书| 状元百家乐官网的玩法技巧和规则| 大发888洗码| 做生意怎么看风水| 抚远县| 新葡京百家乐现金| 百家乐官网小77论坛| 威尼斯人娱乐城官网地址| 济州岛百家乐官网的玩法技巧和规则 | 君怡百家乐官网的玩法技巧和规则| 太阳城娱乐城怎么样| 百家乐博彩软件| 百家乐官网棋牌游戏正式版| 大发888网站| 风水24山头| 如何玩百家乐官网扑克| 大发888 备用6222| 澳门百家乐庄闲和|