那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

加速科技突破2.7G高速數(shù)據(jù)接口測試技術(shù)

方朵朵 ? 來源:方朵朵 ? 作者:方朵朵 ? 2024-05-09 17:36 ? 次閱讀

隨著顯示面板分辨率的不斷提升,顯示驅(qū)動芯片(DDIC)的數(shù)據(jù)接口傳輸速率越來越高,MIPI、LVDS/mLVDS、HDMI等高速數(shù)據(jù)接口在DDIC上廣泛應(yīng)用。為滿足高速數(shù)據(jù)接口的ATE測試需求,作為國內(nèi)少數(shù)擁有完全自研的LCD Driver測試解決方案供應(yīng)商,加速科技經(jīng)過近三年時間的不懈努力,已在國內(nèi)率先完成了行業(yè)內(nèi)最高標準的高速數(shù)據(jù)接口測試技術(shù)自主研發(fā),推出了High Speed I/O測試板。它提供32 lanes測試接口,測試速率可達2.7Gbps。

目前,High Speed I/O測試板取得了多項核心技術(shù)的研發(fā)突破,EPR、EPA等關(guān)鍵指標達到國內(nèi)領(lǐng)先水平,EPR 1ps,EPA ±66ps。除了皮秒級的高精度波形傳輸外,High Speed I/O測試板還集成了PMU(per pin)、Pattern generator、Frame processor、Jitter injection等功能單元,支持對高速數(shù)據(jù)接口測試對象進行全面的、定制化的測試。

加速科技基于對未來顯示驅(qū)動芯片發(fā)展的前瞻洞察,在探索中革新演進,最終實現(xiàn)了從1.0Gbps到2.7Gbps的技術(shù)跨越。行業(yè)周知,高速傳輸與高精度之間的平衡是永恒的難題。如何在實現(xiàn)高速傳輸?shù)耐瑫r,兼顧數(shù)據(jù)精確性,對于技術(shù)的落地應(yīng)用提出了極大挑戰(zhàn);此外,顯示驅(qū)動芯片功能集成度高,這就要求高速數(shù)據(jù)接口測試全面化且支持定制。高精度、高測試接口覆蓋率成為掣肘2.7Gbps落地的兩大關(guān)鍵技術(shù)難題。

提高高速數(shù)據(jù)傳輸精確性:在實際測試場景中,高速數(shù)據(jù)接口在傳輸數(shù)據(jù)時要求信號的完整性極高,包括波形的上升時間、下降時間、噪聲等指標。高速傳輸?shù)耐瑫r,保障傳輸信號質(zhì)量的最優(yōu),技術(shù)難度極大。High Speed I/O測試板目前已實現(xiàn)皮秒級的高精度波形傳輸,EPR 1ps,EPA ±66ps,解決了高速信號傳輸精確性難題。

保障測試接口覆蓋率:消費者對顯示設(shè)備的顯示效果要求日益提高,推動顯示驅(qū)動芯片產(chǎn)品性能不斷提升,顯示驅(qū)動芯片功能集成度持續(xù)躍升,測試接口的數(shù)量、復(fù)雜度、密度增加,同時測試需求也會變得更加定制化,High Speed I/O測試板目前能夠覆蓋主流接口的測試需求,且能確保各個接口之間的兼容性和穩(wěn)定性。

加速科技的發(fā)展之路是堅持創(chuàng)新,無論是在“自上而下”的頂層設(shè)計,即產(chǎn)品研發(fā)規(guī)劃上,還是在“自下而上”的技術(shù)落地實踐,應(yīng)對高速接口測試各種嚴酷挑戰(zhàn)的前沿探索上,始終保持著高度的創(chuàng)新性、專業(yè)性,在半導體測試方面我們致力于為客戶提供最佳技術(shù)支持。

以顯示驅(qū)動芯片測試為代表的測試場景中,高速數(shù)據(jù)接口測試是核心要素,要讓測試技術(shù)真正落到實處,讓技術(shù)與用戶需求融合創(chuàng)新,提升效益助力產(chǎn)品升級迭代的同時,也讓顯示領(lǐng)域創(chuàng)新凸顯出更多的價值。作為國內(nèi)半導體測試領(lǐng)域領(lǐng)軍企業(yè),加速科技將通過不斷精研技術(shù),創(chuàng)新突破,助力半導體測試產(chǎn)業(yè)持續(xù)升級和健康發(fā)展。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 測試
    +關(guān)注

    關(guān)注

    8

    文章

    5375

    瀏覽量

    127059
  • 數(shù)據(jù)接口
    +關(guān)注

    關(guān)注

    1

    文章

    79

    瀏覽量

    17911
  • 驅(qū)動芯片
    +關(guān)注

    關(guān)注

    13

    文章

    1295

    瀏覽量

    54922
收藏 人收藏

    評論

    相關(guān)推薦

    年終盤點 回眸蓄力 從“芯”出發(fā)

    研發(fā) 突破2.7G高速數(shù)據(jù)接口測試技術(shù) 作為國內(nèi)少數(shù)
    的頭像 發(fā)表于 01-23 11:06 ?81次閱讀
    年終盤點  回眸蓄力 從“芯”出發(fā)

    乾瞻科技UCIe IP設(shè)計定案,實現(xiàn)高速傳輸技術(shù)突破

    取得了重大進展。這一突破性成果標志著乾瞻科技在高速傳輸技術(shù)領(lǐng)域再次邁上了新的臺階。 據(jù)悉,乾瞻科技新一代UCIe物理層IP是基于臺積電先進的N4制程打造的。該IP設(shè)計預(yù)計在今年內(nèi)完成定案,并將支持每通
    的頭像 發(fā)表于 01-21 10:44 ?120次閱讀

    使用FPGA對40G以太網(wǎng)接口芯片Serdes進行測試的方法

    帶Serdes的高速以太網(wǎng)接口流片后如果功能不正常,可以采用帶有相同接口類型的FPGA進行測試定位問題。本文簡單的介紹一種通過FPGA來對基于四通道serdes的40
    的頭像 發(fā)表于 01-09 16:10 ?368次閱讀
    使用FPGA對40<b class='flag-5'>G</b>以太網(wǎng)<b class='flag-5'>接口</b>芯片Serdes進行<b class='flag-5'>測試</b>的方法

    擴頻時鐘技術(shù)分享:SSC技術(shù)是什么、SSC對測試高速總線信號的影響

    高速信號的速率時,我們會發(fā)現(xiàn)信號的比特率并不是穩(wěn)定在一個數(shù)值而是在一個很小的范圍內(nèi)浮動;在一些總線的一致性測試中也有規(guī)范SSC測試的參數(shù)。 所以本篇文章就從 為什么要使用SSC技術(shù)、S
    的頭像 發(fā)表于 01-06 11:38 ?1097次閱讀
    擴頻時鐘<b class='flag-5'>技術(shù)</b>分享:SSC<b class='flag-5'>技術(shù)</b>是什么、SSC對<b class='flag-5'>測試</b><b class='flag-5'>高速</b>總線信號的影響

    我院成功自主研發(fā)智能卡高速機卡接口測試工具

    近日,中國電子技術(shù)標準化研究院物聯(lián)網(wǎng)研究中心成功研發(fā)了基于國標GB/T 16649.3的智能卡高速機卡接口測試工具。該工具有助于高速機卡
    的頭像 發(fā)表于 12-21 16:03 ?422次閱讀

    400G 網(wǎng)絡(luò)如何測試

    高速以太網(wǎng)測試400G以太網(wǎng)是前景很好的100G以太網(wǎng)替代技術(shù)。400G正在向現(xiàn)場部署大步邁進,
    發(fā)表于 12-12 10:56

    請問ADC12D1600RF對輸入1750M到2750M的寬帶信號進行采樣性能如何?

    如題,用上述ADC3.2G采樣率,采樣1G帶寬的信號(1750M到2750M)。 1、我看手冊ADC的3dB帶寬到2.7G,輸入頻率到2.7G的話有效位只有7.5位,這7.5位是肯定
    發(fā)表于 11-29 09:14

    高速數(shù)字化儀的技術(shù)原理和應(yīng)用場景

    。FPGA可以實現(xiàn)高速的數(shù)字信號處理、存儲和數(shù)據(jù)分析功能。同時,高速數(shù)字化儀還可以通過接口數(shù)據(jù)傳輸?shù)接嬎銠C或其他設(shè)備上進行進一步分析和處理
    發(fā)表于 10-21 14:34

    高速數(shù)據(jù)接口適用于半導體測試中的精密高速ADC

    電子發(fā)燒友網(wǎng)站提供《高速數(shù)據(jù)接口適用于半導體測試中的精密高速ADC.pdf》資料免費下載
    發(fā)表于 09-07 11:07 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>接口</b>適用于半導體<b class='flag-5'>測試</b>中的精密<b class='flag-5'>高速</b>ADC

    深度解析高速串行信號的誤碼測試

    隨著近十年的狹義和廣義人工智能,數(shù)據(jù)中心,5G/6G,云存儲和云計算,商用機器人和自動駕駛的飛速發(fā)展。數(shù)據(jù)已經(jīng)超過石油成為最寶貴的資源,高速
    的頭像 發(fā)表于 06-27 08:32 ?1496次閱讀
    深度解析<b class='flag-5'>高速</b>串行信號的誤碼<b class='flag-5'>測試</b>

    5G-A技術(shù)突破:高通、聯(lián)通攜手驗證高速率5G網(wǎng)絡(luò)

    近日,成都的新技術(shù)測試現(xiàn)場見證了中國通信技術(shù)的又一里程碑。中國聯(lián)通研究院攜手高通,共同完成了5G Advanced(5G-A)
    的頭像 發(fā)表于 06-25 17:43 ?1203次閱讀

    接口測試測試什么內(nèi)容

    接口測試是軟件測試的一個重要組成部分,主要用于驗證系統(tǒng)組件之間的交互是否符合預(yù)期。接口測試可以確保各個模塊之間的
    的頭像 發(fā)表于 05-30 15:11 ?1371次閱讀

    FPGA的高速接口應(yīng)用注意事項

    、LVDS高速接口等,F(xiàn)PGA需要實現(xiàn)相應(yīng)的關(guān)鍵技術(shù)以支持數(shù)據(jù)傳輸。 布線與布局 : 時鐘信號布線:FPGA和高速DAC的時鐘信號必須保證
    發(fā)表于 05-27 16:02

    積極應(yīng)對半導體測試挑戰(zhàn) 加速科技助力行業(yè)“芯”升級

    在全球半導體產(chǎn)業(yè)高速發(fā)展的今天,中國“芯”正迎來前所未有的發(fā)展機遇。AI、5G、物聯(lián)網(wǎng)、自動駕駛、元宇宙、智慧城市等終端應(yīng)用方興未艾,為測試行業(yè)帶來新的市場規(guī)模突破點,成為
    的頭像 發(fā)表于 04-26 17:41 ?449次閱讀
    積極應(yīng)對半導體<b class='flag-5'>測試</b>挑戰(zhàn) <b class='flag-5'>加速</b>科技助力行業(yè)“芯”升級

    如何設(shè)置STM32G070在工作電源降低到2.7V以下就復(fù)位停機?

    2.7V-3.3V.項目測試過程中,發(fā)現(xiàn)在上電掉電的過程中,鐵電存儲器的數(shù)據(jù)無端的被改亂了,鐵電的數(shù)據(jù)被改的面貌全非。我們判斷是電壓低于2.7
    發(fā)表于 03-13 08:04
    博威娱乐在线| 云鼎娱乐城优惠| 百家乐投注技巧球讯网| 单机百家乐官网棋牌| 德州扑克算牌| 百家乐任你博娱乐网| 电玩百家乐官网的玩法技巧和规则| 大哥大百家乐的玩法技巧和规则| 成都南偏西24度风水| 百家乐官网现金网平台排名| 新葡京娱乐城怎么样| 如何胜百家乐的玩法技巧和规则 | 百家乐游戏机博彩正网| 百家乐官网赌博策略论坛| 网络博彩群| 大发888备用| 百家乐厅| 百家乐官网是个什么样的游戏| 百家乐官网tt娱乐城| 利记线上娱乐| 大发888真钱下载| 百家乐赌博机玩法| 百家乐官网平预测软件| 百家乐官网群121398015| 涞源县| 德州扑克初级教程| K7百家乐的玩法技巧和规则| 百家乐游戏规则玩法| 唐朝百家乐官网的玩法技巧和规则 | 澳门赌博技巧| 大发888信用好不好| 百家乐tt娱乐场开户注册| 百家乐波音平台导航网| 金博士百家乐官网的玩法技巧和规则 | 澳门赌场攻略| 大发888娱乐场 888| 百家乐游戏新| 百家乐可以出千吗| 百家乐百乐发破解版| 2024年九运的房屋风水| 盐城百家乐官网的玩法技巧和规则 |