那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 2025-01-10 13:33 ? 次閱讀

本文作者:AMD 工程師Kathy Ren

AMD Versal 自適應 SoC器件上 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設置,在 IP wizard 中使能了“Internal Responder”,就可以直接進行仿真了。這種方法非常的簡單,但是,DDR4 這一側的模型包含在內部,接口信號隱藏了,所以用戶無法直接觀察到 DDR4 管腳上的波形。

如果需要看到 DDR4 管腳這一側的信號,則需要通過修改設計,把 Memory 廠商提供的仿真模型外接到 DDRMC 上,再去進行仿真。

具體操作的流程如下:

1. AXI NOC IP中去掉 “Enable Internal responder”的勾選。

1d100534-ce7a-11ef-9310-92fbcf53809c.png

2. 從 Micron 官網上下載最新版本的 DDR4 仿真模型:

https://www.micron.cn/

1d289c0c-ce7a-11ef-9310-92fbcf53809c.png

3. 在 Testbench 中例化 Micron DDR4 仿真模型,并設置 Memory 數據寬度,容量等相關參數

4. 在 Source File Properties 窗口中選擇 General -> Type。修改 design_1_wrapper.v 的文件類型,從Verilog改成 SystemVerilog。

1d3b113e-ce7a-11ef-9310-92fbcf53809c.png

5. 在 design_1_wrapper.v 文件中添加容量配置,如下:

import arch_package::*;
parameter UTYPE_density CONFIGURED_DENSITY = _4G; //BASED ON DRAM(COMPONENT) DENSITY

6. 確認命令地址信號的位寬和模型的正確連接。注意,當選項 COMMAND ADDRESS MIRRORING 打開的時候,每個 Rank 的 Bank Group 和 Bank 地址線都要單獨生成。

7. 通過 Tcl 使能模式寄存器的初始化流程:

set_property CONFIG.MC_XLNX_RESPONDER "false" [get_ips design_1_axi_noc_0_0]

8. 點擊“Run Simulation”或者運行腳本 launch_simulation 開始仿真。

1d6214c8-ce7a-11ef-9310-92fbcf53809c.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5484

    瀏覽量

    134348
  • 控制器
    +關注

    關注

    112

    文章

    16412

    瀏覽量

    178742
  • soc
    soc
    +關注

    關注

    38

    文章

    4188

    瀏覽量

    218601
  • 仿真
    +關注

    關注

    50

    文章

    4109

    瀏覽量

    133781
  • Versal
    +關注

    關注

    1

    文章

    161

    瀏覽量

    7683

原文標題:開發者分享|AMD Versal? 自適應 SoC DDRMC 如何使用 Micron 仿真模型進行仿真

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之準備工作(1)

    AMD Versal AI Edge 自適應計算加速平臺之準備工作,包含軟件環境、硬件環境。
    的頭像 發表于 03-07 15:49 ?827次閱讀
    【ALINX 技術分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應</b>計算加速平臺之準備工作(1)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發流程的簡介
    的頭像 發表于 03-07 16:03 ?1082次閱讀
    【ALINX 技術分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應</b>計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    基于MATLAB的時變系統自適應控制的仿真

    本文介紹了基于MATLAB 的仿真工具SIMULINK,對于線性時變系統的模型參考自適應控制的仿真研究,并給出了仿真結果。關鍵詞: MATL
    發表于 06-13 08:59 ?36次下載

    系統辨識與自適應控制MATLAB仿真

    自適應控制MATLAB仿真
    發表于 11-29 15:59 ?0次下載

    賽靈思Versal自適應計算加速平臺指南

    賽靈思 Versal 自適應計算加速平臺 (ACAP) 設計方法論是旨在幫助精簡 Versal 器件設計進程的一整套最佳實踐。鑒于這些設計的規模與復雜性,因此必須通過執行特定步驟與設計任務才能確保
    的頭像 發表于 10-11 11:33 ?4293次閱讀

    Versal? 自適應 SoC 助力 8K 處理 – 為 8K 做好準備(3)

    前代產品的帶寬,從而使接口具備更多數據通道、更高速率,或二者兼備。 AMD Versal 自適應 SoC(片上系統)非常適合此類接口(線速為 20 Gbps 或更高的接口),因為它們
    的頭像 發表于 08-16 08:10 ?614次閱讀

    Versal自適應SoC系統和解決方案規劃方法指南

    電子發燒友網站提供《Versal自適應SoC系統和解決方案規劃方法指南.pdf》資料免費下載
    發表于 12-14 16:23 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>系統和解決方案規劃方法指南

    Versal 自適應SoC設計指南

    電子發燒友網站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>設計指南

    Versal自適應SoC硬件、IP和平臺開發方法指南

    電子發燒友網站提供《Versal自適應SoC硬件、IP和平臺開發方法指南.pdf》資料免費下載
    發表于 01-03 10:49 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>硬件、IP和平臺開發方法指南

    Versal自適應SoC系統集成和 確認方法指南

    電子發燒友網站提供《Versal自適應SoC系統集成和 確認方法指南.pdf》資料免費下載
    發表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>系統集成和 確認方法指南

    AMD率先推出符合DisplayPort? 2.1 8K視頻標準的FPGA和自適應SoC

    AMD UltraScale+ FPGA 和 AMD Versal 自適應 SoC 產品系列已率先成為業界符合 VESA DisplayPo
    的頭像 發表于 01-24 09:18 ?482次閱讀

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍
    的頭像 發表于 04-11 16:07 ?832次閱讀

    第二代AMD Versal Prime系列自適應SoC的亮點

    第二代 Versal Prime 系列自適應 SoC 是備受期待的 Zynq UltraScale+ MPSoC 產品線的繼任產品,該產品線已廣泛應用于廣播與專業音視頻行業的設備中。第二代
    的頭像 發表于 09-14 15:32 ?457次閱讀
    第二代<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>的亮點

    AMD Versal自適應SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    本文將從硬件設計和驅動使用兩個方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應 SoC 的 Tandem 設計和啟動流程。
    的頭像 發表于 09-18 10:07 ?586次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> CPM5 QDMA的Tandem PCIe啟動流程介紹

    AMD Versal自適應SoC GTM如何用XSIM仿真和觀察PAM4信號

    可以傳輸兩個 Bit 的信息,相比傳統的 NRZ 模式,信號傳輸速率相當于原來的兩倍,當前主流的 400G 光模塊廣泛采用 PAM4 技術。AMD Versal 自適應 SoC 的 G
    的頭像 發表于 11-22 13:49 ?278次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> GTM如何用XSIM<b class='flag-5'>仿真</b>和觀察PAM4信號
    百家乐官网波音平台开户导航| 大发888娱乐场电话| 网络百家乐证据| 百家乐博娱乐场开户注册| 百家乐可以算牌么| CEO百家乐现金网| 百家乐官网单注打| 澳门百家乐是骗人的| 澳门百家乐真人斗地主| 香港百家乐赌场娱乐网规则| 威尼斯人娱乐城代理加盟| 大发888被查| 百家乐博彩| 百家乐官网代理每周返佣| 百家乐官网信息| 黄金城百家乐官网下载| 有百家乐的棋牌游戏| 百家乐玩法官网| 六合彩预测| 百家乐官网轮盘怎么玩| 百家乐官网长胜攻略| 电子百家乐博彩正网| 百家乐有人玩吗| 全景网百家乐的玩法技巧和规则| 大发888下载新澳博| 威尼斯人娱乐城现金开户| 立博| 单机百家乐官网在线小游戏| 百家乐官网统计工具| 988百家乐娱乐| 二八杠小游戏| 百家乐官网tt娱乐| 红9百家乐官网的玩法技巧和规则 高尔夫百家乐官网的玩法技巧和规则 | 体球网足球即时比分| 百家乐官网大赢家小说| 金海岸百家乐官网的玩法技巧和规则| 真人百家乐官网套红利| 百家乐送1000| 博彩网站源码| 百家乐官网三宝| 百家乐游戏源码手机|