那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Q2230+PLL實現的頻率合成器

電子工程師 ? 2018-03-17 11:13 ? 次閱讀

下圖所示的是用Q2230激勵鎖相倍頻系統實現的一個實際的頻率合成器。系統時鐘采用40 MHz,這樣能輸出DC~15 MHz、分辨率為0.01 Hz、電壓峰一峰值為10 V的正弦波。譜純度優于一70 dB,能輸出DC~60 MHz的TTL信號,具有AM、FM、FSK、DPSK調制功能。



1. 40 MHz高穩定基準時鐘

為了合成器輸出信號的高質量,40 MHz時鐘是用一個高穩定度5 MHz(優于l0-9/s)的恒溫晶體振蕩器,通過8倍頻PLL系統獲得的。其中PLL的VCO采用40 MHz晶體振蕩器,以保證系統時鐘有足夠高的頻譜純度和頻率穩定度。

2.微處理器控制系統

以8031為核心構成的微處理器控制系統包含鍵盤顯示單元、串行通信口和CPU單元,實現調制控制電路(FM、FSK、DPSK)、幅度控制DAC、直流偏置、電平比較、輸出切換諸電路以及面板功能和顯示控制功能。

3.TTL比較器

TTL比較器A完成DC~15 MHz TTL電平輸出。TTL比較器B獲得的TTL電平反饋到CPU單元與電平比較DAC,得到正弦輸出幅度的標準功能。

4. 15~60 MHz PLL系統

15~60 MHz是一個4倍頻鎖相系統,通過切換控制,在TTL輸出口可獲得DC~60 MHz的TTL信號。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 頻率合成器
    +關注

    關注

    5

    文章

    222

    瀏覽量

    32405
  • Q2230
    +關注

    關注

    0

    文章

    2

    瀏覽量

    2301
收藏 人收藏

    評論

    相關推薦

    關于相位鎖定環(PLL)頻率合成器的設計和分析

    本篇文章是關于相位鎖定環(PLL)頻率合成器的設計和分析,重點討論了相位噪聲和頻率噪聲的測量、建模和仿真方法。文章以設計一個假想的PLL
    的頭像 發表于 10-26 15:30 ?1973次閱讀
    關于相位鎖定環(<b class='flag-5'>PLL</b>)<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>的設計和分析

    詳解頻率合成器高性能架構的實現

    要滿足苛刻的頻率合成器要求,通常需要做到一定程度的設計靈活性。基本的鎖相環(PLL)頻率合成器能以低成本、高空間效率、低功耗封裝提供合理的頻
    發表于 07-08 06:10

    基于DDS的頻率合成器設計介紹

    直接數字頻率合成(DDS)在過去十年受到了頻率合成器設計工程師極大的歡迎,它被認為是一種具有低相位噪聲和優良雜散性能的靈活的頻率源,基于DD
    發表于 07-08 07:26

    如何利用FPGA設計PLL頻率合成器?

    。本文結合FPGA技術、鎖相環技術、頻率合成技術,設計出了一個整數/半整數頻率合成器,能夠方便地應用于鎖相環教學中,有一定的實用價值。那么有誰知道具體該如何利用FPGA設計
    發表于 07-30 07:55

    什么是PLL頻率合成器?

    問:什么是PLL頻率合成器?
    發表于 09-17 19:00

    DDS PLL短波頻率合成器設計

    本文討論了DDS+PLL 結構頻率合成器硬件電路設計中需要考慮的幾方面問題并給出了設計原則,依此原則我們設計了一套短波波段頻率合成器,實驗結
    發表于 09-07 16:07 ?35次下載

    采用PLL頻率合成器電路圖

    采用PLL頻率合成器電路圖
    發表于 07-20 11:38 ?1266次閱讀
    采用<b class='flag-5'>PLL</b>的<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>電路圖

    ADI發布新款PLL合成器,用于實現高性價比FMCW雷達系統

    ADI發布新款PLL合成器,用于實現高性價比FMCW雷達系統 Analog Devices, Inc.,最新推出的 ADF4158 PLL 合成器
    發表于 01-13 08:37 ?1045次閱讀

    頻率合成器,頻率合成器原理及作用是什么?

    頻率合成器,頻率合成器原理及作用是什么? 所謂的頻率合成器,就是以一個精確度、穩定度極好的石英
    發表于 03-23 11:04 ?1.5w次閱讀

    DDS-PLL組合跳頻頻率合成器

    DDS-PLL組合跳頻頻率合成器,有需要的都可以看看。
    發表于 07-20 15:48 ?43次下載

    DDS-PLL組合跳頻頻率合成器

    學習單片機電路圖的很好的資料——DDS-PLL組合跳頻頻率合成器
    發表于 11-03 15:15 ?0次下載

    基于DDS驅動PLL結構的寬帶頻率合成器的設計與實現

    結合數字式頻率合成器(DDs)和集成鎖相環(PLL)各自的優點,研制并設計了以DDS芯片AD9954和集成鎖相芯片ADF4113構成的高分 辨率、低雜散、寬頻段頻率
    發表于 10-27 17:54 ?9次下載
    基于DDS驅動<b class='flag-5'>PLL</b>結構的寬帶<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>的設計與<b class='flag-5'>實現</b>

    基于FPGA與PLL頻率合成技術設計的整數/半整數頻率合成器

    頻率合成器主要有直接式、鎖相式、直接數字式和混合式4種。目前,鎖相式和數字式容易實現系列化、小型化、模塊化和工程化,性能也越來越好,已逐步成為最為典型和廣泛的應用頻率
    的頭像 發表于 01-07 09:52 ?3530次閱讀
    基于FPGA與<b class='flag-5'>PLL</b><b class='flag-5'>頻率</b><b class='flag-5'>合成</b>技術設計的整數/半整數<b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>

    UG-161:PLL頻率合成器評估板

    UG-161:PLL頻率合成器評估板
    發表于 03-20 09:54 ?6次下載
    UG-161:<b class='flag-5'>PLL</b><b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>評估板

    pll頻率合成器工作原理與pll頻率合成器的原理圖解釋

    pll頻率合成器工作原理與pll頻率合成器的原理圖解釋 我們要搞清楚
    的頭像 發表于 02-24 18:19 ?9823次閱讀
    <b class='flag-5'>pll</b><b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>工作原理與<b class='flag-5'>pll</b><b class='flag-5'>頻率</b><b class='flag-5'>合成器</b>的原理圖解釋
    博九最新网址| 博之道百家乐的玩法技巧和规则| 财神百家乐官网娱乐城| 武定县| 棋牌休闲游戏| 顶旺娱乐| 金华市| 海立方百家乐官网海立方| 百家乐官网平台开户哪里优惠多 | 百家乐风云论坛| 百家乐桌出租| 百家乐程序软件| 金百亿百家乐娱乐城| 百家乐游戏试| 大发888游戏出纳| 澳门金沙国际| 大发888国际娱乐城| 凯斯娱乐城| 百家乐官网最好的玩法| 澳门百家乐官网真人娱乐场| 百家乐官网等投注网改单| 国际娱百家乐官网的玩法技巧和规则 | 澳门百家乐规则| 百家乐技巧开户网址| 香港六合彩开奖| 真人百家乐官网888| 澳门百家乐官网赌场娱乐网规则 | 顶级赌场真假的微博| 金川县| 百家乐官网园选百利宫| 百家乐赌牌技巧| 362百家乐的玩法技巧和规则 | 威尼斯人娱乐城免费注册| 大发888怎么了| 贵溪市| 宝马会百家乐官网的玩法技巧和规则 | 大发888游戏平台403| 网上百家乐官网哪里| 索罗门百家乐官网的玩法技巧和规则 | 百家乐技巧-百家乐开户指定代理网址| 大发888安装包|