那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的DCM時(shí)鐘管理單元概述

FPGA學(xué)習(xí)交流 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-05-25 15:43 ? 次閱讀

有些FPGA學(xué)習(xí)者,看Xilinx的Datasheet會(huì)注意到Xilinx的FPGA沒有PLL,其實(shí)DCM就是時(shí)鐘管理單元。

1、DCM概述
DCM內(nèi)部是DLL(Delay Lock Loop結(jié)構(gòu),對(duì)時(shí)鐘偏移量的調(diào)節(jié)是通過長(zhǎng)的延時(shí)線形成的。DCM的參數(shù)里有一個(gè)PHASESHIFT(相移),可以從0變到255。所以我們可以假設(shè)內(nèi)部結(jié)構(gòu)里從輸入引腳clkin到輸出引腳clk_1x之間應(yīng)該有256根延時(shí)線(實(shí)際上,由于對(duì)不同頻率的時(shí)鐘都可以從0變到255,延時(shí)線的真正數(shù)目應(yīng)該比這個(gè)大得多)。DCM總會(huì)把輸入時(shí)鐘clkin和反饋時(shí)鐘CLKFB相比較,如果它們的延時(shí)差不等于所設(shè)置的PHASESHIFT,DCM就會(huì)改變?cè)赾lkin和clk_1x之間的延時(shí)線數(shù)目,直到相等為止,輸出和輸入形成閉環(huán),動(dòng)態(tài)調(diào)整到設(shè)定值再退出。這個(gè)從不等到相等所花的時(shí)間,就是輸出時(shí)鐘鎖定的時(shí)間,相等以后,lock_flag標(biāo)識(shí)才會(huì)升高。

當(dāng)DCM發(fā)現(xiàn)clkin和clkfb位相差不等于PHASESHIFT的時(shí)候,就去調(diào)節(jié)clk_1x和clkin之間延時(shí),所以如果clk_1x和clkfb不相關(guān)的話,那就永遠(yuǎn)也不能鎖定了。

141837fblyabb5o3flzj6p.png

2、如何使用DCM
DCM一般和BUFG配合使用,要加上BUFG,應(yīng)該是為了增強(qiáng)時(shí)鐘的驅(qū)動(dòng)能力。DCM的一般使用方法是,將其輸出clk_1x接在BUFG的輸入引腳上,BUFG的輸出引腳反饋回來接在DCM的反饋時(shí)鐘腳CLKFB上。另外,在FPGA里,只有BUFG的輸出引腳接在時(shí)鐘網(wǎng)絡(luò)上,所以一般來說你可以不使用DCM,但你一定會(huì)使用BUFG。有些兄弟總喜歡直接將外部輸入的時(shí)鐘驅(qū)動(dòng)內(nèi)部的寄存器,其實(shí)這個(gè)時(shí)候雖然你沒有明顯地例化BUFG,但工具會(huì)自動(dòng)給你加上的。

3、使用DCM可以消除時(shí)鐘skew
使用DCM可以消除時(shí)鐘skew。這個(gè)東西一直是我以前所沒有想清楚的,時(shí)鐘從DCM輸出開始走線到寄存器,這段skew的時(shí)間總是存在的,為什么用DCM就可以消除呢?直到有一天忽然豁然開朗,才明白其原委。對(duì)高手來說,也許是極為easy的事情,但也許有些朋友并不一定了解,所以寫出來和大家共享。

為說明方便起見,我們將BUFG的輸出引腳叫做clk_o,從clk_o走全局時(shí)鐘布線到寄存器時(shí)叫做clk_o_reg,從clk_o走線到DCM的反饋引腳CLKFB上時(shí)叫clkfb,如圖所示。實(shí)際上clk_o, clk_o_reg, clkfb全部是用導(dǎo)線連在一起的。

所謂時(shí)鐘skew,指的就是clk_o到clk_o_reg之間的延時(shí)。如果打開FPGA_Editor看底層的結(jié)構(gòu),就可以發(fā)現(xiàn)雖然DCM和BUFG離得很近,但是從clk_o到clkfb卻繞了很長(zhǎng)一段才走回來,從而導(dǎo)致從clk_o到clk_o_reg和clkfb的延時(shí)大致相等。

總之就是clk_o_reg和clkfb的相位應(yīng)該相等。所以當(dāng)DCM調(diào)節(jié)clkin和clkfb的相位相等時(shí),實(shí)際上就調(diào)節(jié)了clkin和clk_o_reg相等。而至于clk_1x和clk_o的相位必然是超前于clkin, clkfb, clk_o_reg的,而clk_1x和clk_o之間的延時(shí)就很明顯,就是經(jīng)過那個(gè)BUFG的延遲時(shí)間。

4、對(duì)時(shí)鐘skew的進(jìn)一步討論
最后,說一說時(shí)鐘skew的概念。時(shí)鐘skew實(shí)際上指的是時(shí)鐘驅(qū)動(dòng)不同的寄存器時(shí),由于寄存器之間可能會(huì)隔得比較遠(yuǎn),所以時(shí)鐘到達(dá)不同的寄存器的時(shí)間可能會(huì)不一樣,這個(gè)時(shí)間差稱為時(shí)鐘skew。這種時(shí)鐘skew可以通過時(shí)鐘樹來解決,也就是使時(shí)鐘布線形成一種樹狀結(jié)構(gòu),使得時(shí)鐘到每一個(gè)寄存器的距離是一樣的。很多FPGA芯片里就布了這樣的時(shí)鐘樹結(jié)構(gòu)。也就是說,在這種芯片里,時(shí)鐘skew基本上是不存在的。

說到這里,似乎有了一個(gè)矛盾,既然時(shí)鐘skew的問題用時(shí)鐘樹就解決了,那么為什么還需要DCM+BUFG來解決這個(gè)問題?另外,既然時(shí)鐘skew指的是時(shí)鐘驅(qū)動(dòng)不同寄存器之間的延時(shí),那么上面所說的clk_o到clk_o_reg豈非不能稱為時(shí)鐘skew?

先說后一個(gè)問題。在一塊FPGA內(nèi)部,時(shí)鐘skew問題確實(shí)已經(jīng)被FPGA的時(shí)鐘方案樹解決,在這個(gè)前提下clk_o到clk_o_reg充其量只能叫做時(shí)鐘延時(shí),而不能稱之為時(shí)鐘skew。可惜的是FPGA的設(shè)計(jì)不可能永遠(yuǎn)只在內(nèi)部做事情,它必然和外部交換數(shù)據(jù)。例如從外部傳過來一個(gè)32位的數(shù)據(jù)以及隨路時(shí)鐘,數(shù)據(jù)和隨路時(shí)鐘之間滿足建立保持時(shí)間關(guān)系(Setup Hold TIme),你如何將這32位的數(shù)據(jù)接收進(jìn)來?如果你不使用DCM,直接將clkin接在BUFG的輸入引腳上,那么從你的clk_o_reg就必然和clkin之間有個(gè)延時(shí),那么你的clk_o_reg還能保持和進(jìn)來的數(shù)據(jù)之間的建立保持關(guān)系嗎?顯然不能。相反,如果你采用了DCM,接上反饋時(shí)鐘,那么clk_o_reg和clkin同相,就可以利用它去鎖存進(jìn)來的數(shù)據(jù)。可見,DCM+BUFG的方案就是為了解決這個(gè)問題。而這個(gè)時(shí)候clk_o到clk_o_reg的延時(shí),我們可以看到做內(nèi)部寄存器和其他芯片傳過來的數(shù)據(jù)之間的時(shí)鐘skew。

由此,我們可以得出一個(gè)推論,從晶振出來的時(shí)鐘作為FPGA的系統(tǒng)時(shí)鐘時(shí),我們可以不經(jīng)過DCM,而直接接到BUFG上就可以,因?yàn)槲覀儾⒉辉谝鈴腸lkin到clk_o_reg的這段延時(shí)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    605987
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGADCM時(shí)鐘管理單元概述

    CLKFB上。另外,在FPGA里,只有BUFG的輸出引腳接在時(shí)鐘網(wǎng)絡(luò)上,所以一般來說你可以不使用DCM,但你一定會(huì)使用BUFG。有些兄弟總喜歡直接將外部輸入的時(shí)鐘驅(qū)動(dòng)內(nèi)部的寄存器,其實(shí)
    發(fā)表于 05-11 03:53 ?1792次閱讀

    如何把握FPGA的數(shù)字時(shí)鐘管理

    ,什么時(shí)候用DCM、PLL、PMCD和MMCM四大類型中的哪一種,讓他們頗為困惑。賽靈思現(xiàn)有的FPGA中沒有一款同時(shí)包含這四種資源(見表1)。 這四大類中的每一種都針對(duì)特定的應(yīng)用。例如,數(shù)字時(shí)鐘
    的頭像 發(fā)表于 02-13 17:02 ?2450次閱讀
    如何把握<b class='flag-5'>FPGA</b>的數(shù)字<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>管理</b>器

    如何使用DCM

    有些FPGA學(xué)習(xí)者,看Xilinx的Datasheet會(huì)注意到Xilinx的FPGA沒有PLL,其實(shí)DCM就是時(shí)鐘管理
    發(fā)表于 07-08 09:48 ?1726次閱讀

    DCM使用(轉(zhuǎn))

    管理單元(DCM)的日益完善,目前BUFGDLL的應(yīng)用已經(jīng)逐漸被DCM所取代。 8. DCM即數(shù)字時(shí)鐘
    發(fā)表于 03-09 19:48

    DCMFPGA中指的是什么?

    DCM就是數(shù)字時(shí)鐘管理單元( Digital Clock Manager)。DCM 當(dāng)中包含一個(gè) DLL(延遲鎖定電路 Delay-Lock
    發(fā)表于 08-31 09:08

    Spartan 6 DCM LOCKED沒有輸出時(shí)鐘

    輸入。 DCM僅用于相移(用于處理源同步輸入數(shù)據(jù))。這8個(gè)DCM時(shí)鐘輸入來自ADC,它采用內(nèi)部重新驅(qū)動(dòng)的輸入時(shí)鐘,以便將數(shù)據(jù)時(shí)鐘提供給
    發(fā)表于 07-26 13:04

    全局時(shí)鐘資源的例化方法有哪些?

    FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O
    發(fā)表于 10-22 06:01

    使用FPGA時(shí)鐘資源小技巧

    ,什么時(shí)候用DCM、PLL、PMCD和MMCM四大類型中的哪一種,讓他們頗為困惑。賽靈思現(xiàn)有的FPGA中沒有一款同時(shí)包含這四種資源(見表1)。  這四大類中的每一種都針對(duì)特定的應(yīng)用。例如,數(shù)字時(shí)鐘
    發(fā)表于 04-25 07:00

    FPGA設(shè)計(jì)中DCM的原理分析及應(yīng)用研究

    為了應(yīng)用FPGA中內(nèi)嵌的數(shù)字時(shí)鐘管理(DCM)模塊建立可靠的系統(tǒng)時(shí)鐘。首先對(duì)DCM的工作原理進(jìn)行
    發(fā)表于 07-28 17:03 ?28次下載

    FPGA DCM時(shí)鐘管理單元簡(jiǎn)介及原理

    DCM概述??? DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對(duì)時(shí)鐘偏移量的調(diào)節(jié)是通過長(zhǎng)的延時(shí)線形成的。DCM的參數(shù)里有一
    發(fā)表于 06-05 12:09 ?2716次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>DCM</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>管理</b><b class='flag-5'>單元</b>簡(jiǎn)介及原理

    賽靈思DCM概述和應(yīng)用技巧

    DCM:即 Digital Clock Manager 數(shù)字時(shí)鐘管理,關(guān)于DCM的作用: 顧名思義DCM的作用就是
    發(fā)表于 02-11 11:30 ?1464次閱讀

    使用DCM怎樣消除時(shí)鐘Skew?

    什么叫DCM(Digital Clock Management)? DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對(duì)時(shí)鐘偏移量的調(diào)節(jié)是通過長(zhǎng)的延時(shí)線形成的。DCM的參數(shù)
    的頭像 發(fā)表于 07-15 11:28 ?5444次閱讀

    Spartan-6 FPGA中的DCM功能介紹

    了解如何描述Spartan-6 FPGA中的全局和I / O時(shí)鐘網(wǎng)絡(luò),描述時(shí)鐘緩沖器及其與I / O資源的關(guān)系,描述Spartan-6 FPGA中的
    的頭像 發(fā)表于 11-22 06:10 ?5306次閱讀

    FPGA時(shí)鐘資源詳細(xì)資料說明

    區(qū)域(Region):每個(gè)FPGA器件被分為多個(gè)區(qū)域,不同的型號(hào)的器件區(qū)域數(shù)量不同。 FPGA時(shí)鐘資源主要有三大類:時(shí)鐘管理模、
    發(fā)表于 12-09 14:49 ?21次下載
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b>資源詳細(xì)資料說明

    FPGA時(shí)鐘電路結(jié)構(gòu)原理

    FPGA 中包含一些全局時(shí)鐘資源。以AMD公司近年的主流FPGA為例,這些時(shí)鐘資源由CMT(時(shí)鐘管理
    發(fā)表于 04-25 12:58 ?2025次閱讀
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b>電路結(jié)構(gòu)原理
    百家乐在线赌场| 杭州百家乐官网西园| 御金百家乐官网娱乐城| 运城百家乐官网的玩法技巧和规则| 百家乐官网红桌布| 百家乐赌场娱乐| 大发888娱乐城下载电脑怎么上乐讯新足球今日比分 | 澳门百家乐官网赢钱秘诀| 百家乐官网如何捕捉长龙| 百家乐网络视频游戏| 网上百家乐游戏哪家信誉度最好| 百家乐赌场详解| 大发888-大发娱乐城下载| 棋牌| 百家乐官网双龙| 百家乐真人游戏网上投注| 威尼斯人娱乐城平台| 镇安县| 跨国际百家乐官网的玩法技巧和规则| 爱赢娱乐城| 金花百家乐官网娱乐城| 保时捷百家乐娱乐城| 大发888娱乐城外挂| 百家乐官网投注组合| 百家乐官网分| 百家乐博彩免费体验金3| 360博彩通| 百家乐官网怎么赢博彩正网| 大地百家乐官网的玩法技巧和规则| 博彩百家乐后一预测软件| 皇冠网小说网站网址| 百家乐官网正式版| 百家乐必胜赌| 宁陵县| 百家乐在线作弊| 大发888游戏平台电子| 玛多县| 皇家百家乐官网出租平台| 百家乐麻将牌| 百家乐官网的方法和公式| 百家乐注册优惠平台|