那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式工程師常用的IIC和SPI總線協(xié)議

NJ90_gh_bee81f8 ? 來源:未知 ? 作者:胡薇 ? 2018-08-13 14:52 ? 次閱讀

IIC vs SPI

現(xiàn)今,在低端數(shù)字通信應(yīng)用領(lǐng)域,我們隨處可見IIC (Inter-Integrated Circuit) 和 SPI (Serial Peripheral Interface)的身影。原因是這兩種通信協(xié)議非常適合近距離低速芯片間通信。Philips(for IIC)和Motorola(for SPI) 出于不同背景和市場需求制定了這兩種標(biāo)準(zhǔn)通信協(xié)議。

IIC 開發(fā)于1982年,當(dāng)時(shí)是為了給電視機(jī)內(nèi)的CPU和外圍芯片提供更簡易的互聯(lián)方式。電視機(jī)是最早的嵌入式系統(tǒng)之一,而最初的嵌入系統(tǒng)是使用內(nèi)存映射(memory-mapped I/O)的方式來互聯(lián)微控制器和外圍設(shè)備的。要實(shí)現(xiàn)內(nèi)存映射,設(shè)備必須并聯(lián)入微控制器的數(shù)據(jù)線和地址線,這種方式在連接多個(gè)外設(shè)時(shí)需大量線路和額外地址解碼芯片,很不方便并且成本高。

為了節(jié)省微控制器的引腳和和額外的邏輯芯片,使印刷電路板更簡單,成本更低,位于荷蘭的Philips實(shí)驗(yàn)室開發(fā)了 ‘Inter-Integrated Circuit’,IIC 或 IIC ,一種只使用二根線接連所有外圍芯片的總線協(xié)議。最初的標(biāo)準(zhǔn)定義總線速度為100kbps。經(jīng)歷幾次修訂,主要是1995年的400kbps,1998的3.4Mbps。

有跡象表明,SPI總線首次推出是在1979年,Motorola公司將SPI總線集成在他們第一支改自68000微處理器的微控制器芯片上。SPI總線是微控制器四線的外部總線(相對于內(nèi)部總線)。與IIC不同,SPI沒有明文標(biāo)準(zhǔn),只是一種事實(shí)標(biāo)準(zhǔn),對通信操作的實(shí)現(xiàn)只作一般的抽象描述,芯片廠商與驅(qū)動(dòng)開發(fā)者通過data sheets和application notes溝通實(shí)現(xiàn)上的細(xì)節(jié)。

SPI

對于有經(jīng)驗(yàn)的數(shù)字電子工程師來說,用SPI互聯(lián)兩支數(shù)字設(shè)備是相當(dāng)直觀的。SPI是種四根信號線協(xié)議(如圖):

§ SCLK: Serial Clock (output from master);

§ MOSI; SIMO: Master Output, Slave Input(output from master);

§ MISO; SOMI: Master Input, Slave Output(output from slave);

§ SS: Slave Select (active low, outputfrom master).

SPI是[單主設(shè)備( single-master )]通信協(xié)議,這意味著總線中的只有一支中心設(shè)備能發(fā)起通信。當(dāng)SPI主設(shè)備想讀/寫[從設(shè)備]時(shí),它首先拉低[從設(shè)備]對應(yīng)的SS線(SS是低電平有效),接著開始發(fā)送工作脈沖到時(shí)鐘線上,在相應(yīng)的脈沖時(shí)間上,[主設(shè)備]把信號發(fā)到MOSI實(shí)現(xiàn)“寫”,同時(shí)可對MISO采樣而實(shí)現(xiàn)“讀”,如下圖:

SPI有四種操作模式——模式0、模式1、模式2和模式3,它們的區(qū)別是定義了在時(shí)鐘脈沖的哪條邊沿轉(zhuǎn)換(toggles)輸出信號,哪條邊沿采樣輸入信號,還有時(shí)鐘脈沖的穩(wěn)定電平值(就是時(shí)鐘信號無效時(shí)是高還是低)。每種模式由一對參數(shù)刻畫,它們稱為時(shí)鐘極(clock polarity)CPOL與時(shí)鐘期(clock phase)CPHA。

[主從設(shè)備]必須使用相同的工作參數(shù)——SCLK、CPOL 和 CPHA,才能正常工作。如果有多個(gè)[從設(shè)備],并且它們使用了不同的工作參數(shù),那么[主設(shè)備]必須在讀寫不同[從設(shè)備]間重新配置這些參數(shù)。以上SPI總線協(xié)議的主要內(nèi)容。SPI不規(guī)定最大傳輸速率,沒有地址方案;SPI也沒規(guī)定通信應(yīng)答機(jī)制,沒有規(guī)定流控制規(guī)則。事實(shí)上,SPI[主設(shè)備]甚至并不知道指定的[從設(shè)備]是否存在。這些通信控制都得通過SPI協(xié)議以外自行實(shí)現(xiàn)。例如,要用SPI連接一支[命令-響應(yīng)控制型]解碼芯片,則必須在SPI的基礎(chǔ)上實(shí)現(xiàn)更高級的通信協(xié)議。SPI并不關(guān)心物理接口電氣特性,例如信號的標(biāo)準(zhǔn)電壓。在最初,大多數(shù)SPI應(yīng)用都是使用間斷性時(shí)鐘脈沖和以字節(jié)為單位傳輸數(shù)據(jù)的,但現(xiàn)在有很多變種實(shí)現(xiàn)了連續(xù)性時(shí)間脈沖和任意長度的數(shù)據(jù)幀。

IIC

與SPI的單主設(shè)備不同,IIC 是多主設(shè)備的總線,IIC沒有物理的芯片選擇信號線,沒有仲裁邏輯電路,只使用兩條信號線—— ‘serial data’ (SDA) 和 ‘serial clock’ (SCL)。IIC協(xié)議規(guī)定:

§ 第一,每一支IIC設(shè)備都有一個(gè)唯一的七位設(shè)備地址;

§ 第二,數(shù)據(jù)幀大小為8位的字節(jié);

§ 第三,數(shù)據(jù)(幀)中的某些數(shù)據(jù)位用于控制通信的開始、停止、方向(讀寫)和應(yīng)答機(jī)制。

IIC 數(shù)據(jù)傳輸速率有標(biāo)準(zhǔn)模式(100 kbps)、快速模式(400 kbps)和高速模式(3.4 Mbps),另外一些變種實(shí)現(xiàn)了低速模式(10 kbps)和快速+模式(1 Mbps)。

物理實(shí)現(xiàn)上,IIC 總線由兩根信號線和一根地線組成。兩根信號線都是雙向傳輸?shù)模瑓⒖枷聢D。IIC協(xié)議標(biāo)準(zhǔn)規(guī)定發(fā)起通信的設(shè)備稱為主設(shè)備,主設(shè)備發(fā)起一次通信后,其它設(shè)備均為從設(shè)備。

IIC 通信過程大概如下。首先,主設(shè)備發(fā)一個(gè)START信號,這個(gè)信號就像對所有其它設(shè)備喊:請大家注意!然后其它設(shè)備開始監(jiān)聽總線以準(zhǔn)備接收數(shù)據(jù)。接著,主設(shè)備發(fā)送一個(gè)7位設(shè)備地址加一位的讀寫操作的數(shù)據(jù)幀。當(dāng)所設(shè)備接收數(shù)據(jù)后,比對地址自己是否目標(biāo)設(shè)備。如果比對不符,設(shè)備進(jìn)入等待狀態(tài),等待STOP信號的來臨;如果比對相符,設(shè)備會(huì)發(fā)送一個(gè)應(yīng)答信號——ACKNOWLEDGE作回應(yīng)。

當(dāng)主設(shè)備收到應(yīng)答后便開始傳送或接收數(shù)據(jù)。數(shù)據(jù)幀大小為8位,尾隨一位的應(yīng)答信號。主設(shè)備發(fā)送數(shù)據(jù),從設(shè)備應(yīng)答;相反主設(shè)備接數(shù)據(jù),主設(shè)備應(yīng)答。當(dāng)數(shù)據(jù)傳送完畢,主設(shè)備發(fā)送一個(gè)STOP信號,向其它設(shè)備宣告釋放總線,其它設(shè)備回到初始狀態(tài)。

基于IIC總線的物理結(jié)構(gòu),總線上的START和STOP信號必定是唯一的。另外,IIC總線標(biāo)準(zhǔn)規(guī)定SDA線的數(shù)據(jù)轉(zhuǎn)換必須在SCL線的低電平期,在SCL線的高電平期,SDA線的上數(shù)據(jù)是穩(wěn)定的。

在物理實(shí)現(xiàn)上,SCL線和SDA線都是漏極開路(open-drain),通過上拉電阻外加一個(gè)電壓源。當(dāng)把線路接地時(shí),線路為邏輯0,當(dāng)釋放線路,線路空閑時(shí),線路為邏輯1。基于這些特性,IIC設(shè)備對總線的操作僅有“把線路接地”——輸出邏輯0。

IIC總線設(shè)計(jì)只使用了兩條線,但相當(dāng)優(yōu)雅地實(shí)現(xiàn)任意數(shù)目設(shè)備間無縫通信,堪稱完美。我們設(shè)想一下,如果有兩支設(shè)備同時(shí)向SCL線和SDA線發(fā)送信息會(huì)出現(xiàn)什么情況。

基于IIC總線的設(shè)計(jì),線路上不可能出現(xiàn)電平?jīng)_突現(xiàn)象。如果一支設(shè)備發(fā)送邏輯0,其它發(fā)送邏輯1,那么線路看到的只有邏輯0。也就是說,如果出現(xiàn)電平?jīng)_突,發(fā)送邏輯0的始終是“贏家”。

總線的物理結(jié)構(gòu)亦允許主設(shè)備在往總線寫數(shù)據(jù)的同時(shí)讀取數(shù)據(jù)。這樣,任何設(shè)備都可以檢測沖突的發(fā)生。當(dāng)兩支主設(shè)備競爭總線的時(shí)候,“贏家”并不知道競爭的發(fā)生,只有“輸家”發(fā)現(xiàn)了沖突——當(dāng)它寫一個(gè)邏輯1,卻讀到0時(shí)——而退出競爭。

10位設(shè)備地址

任何IIC設(shè)備都有一個(gè)7位地址,理論上,現(xiàn)實(shí)中只能有127種不同的IIC設(shè)備。實(shí)際上,已有IIC的設(shè)備種類遠(yuǎn)遠(yuǎn)多于這個(gè)限制,在一條總線上出現(xiàn)相同的地址的IIC設(shè)備的概率相當(dāng)高。為了突破這個(gè)限制,很多設(shè)備使用了雙重地址——7位地址加引腳地址(external configuration pins)。IIC 標(biāo)準(zhǔn)也預(yù)知了這種限制,提出10位的地址方案。

10位的地址方案對 IIC協(xié)議的影響有兩點(diǎn):

§ 第一,地址幀為兩個(gè)字節(jié)長,原來的是一個(gè)字節(jié);

§ 第二,第一個(gè)字節(jié)前五位最高有效位用作10位地址標(biāo)識,約定是“11110”。

除了10位地址標(biāo)識,標(biāo)準(zhǔn)還預(yù)留了一些地址碼用作其它用途,如下表:

時(shí)鐘拉伸

在 IIC 通信中,主設(shè)備決定了時(shí)鐘速度。因?yàn)闀r(shí)鐘脈沖信號是由主設(shè)備顯式發(fā)出的。但是,當(dāng)從設(shè)備沒辦法跟上主設(shè)備的速度時(shí),從設(shè)備需要一種機(jī)制來請求主設(shè)備慢一點(diǎn)。這種機(jī)制稱為時(shí)鐘拉伸,而基于I2C結(jié)構(gòu)的特殊性,這種機(jī)制得到實(shí)現(xiàn)。當(dāng)從設(shè)備需要降低傳輸?shù)乃俣鹊臅r(shí)候,它可以按下時(shí)鐘線,逼迫主設(shè)備進(jìn)入等待狀態(tài),直到從設(shè)備釋放時(shí)鐘線,通信才繼續(xù)。

高速模式

原理上講,使用上拉電阻來設(shè)置邏輯1會(huì)限制總線的最大傳輸速度。而速度是限制總線應(yīng)用的因素之一。這也說明為什么要引入高速模式(3.4 Mbps)。在發(fā)起一次高速模式傳輸前,主設(shè)備必須先在低速的模式下(例如快速模式)發(fā)出特定的“High Speed Master”信號。為縮短信號的周期和提高總線速度,高速模式必須使用額外的I/O緩沖區(qū)。另外,總線仲裁在高速模式下可屏蔽掉。更多的信息請參與總線標(biāo)準(zhǔn)文檔。

IIC vs SPI: 哪位是贏家?

我們來對比一下IIC 和 SPI的一些關(guān)鍵點(diǎn):

第一,總線拓?fù)浣Y(jié)構(gòu)/信號路由/硬件資源耗費(fèi)

IIC 只需兩根信號線,而標(biāo)準(zhǔn)SPI至少四根信號,如果有多個(gè)從設(shè)備,信號需要更多。一些SPI變種雖然只使用三根線——SCLK, SS和雙向的MISO/MOSI,但SS線還是要和從設(shè)備一對一根。另外,如果SPI要實(shí)現(xiàn)多主設(shè)備結(jié)構(gòu),總線系統(tǒng)需額外的邏輯和線路。用IIC 構(gòu)建系統(tǒng)總線唯一的問題是有限的7位地址空間,但這個(gè)問題新標(biāo)準(zhǔn)已經(jīng)解決——使用10位地址。從第一點(diǎn)上看,IIC是明顯的大贏家。

第二,數(shù)據(jù)吞吐/傳輸速度

如果應(yīng)用中必須使用高速數(shù)據(jù)傳輸,那么SPI是必然的選擇。因?yàn)镾PI是全雙工,IIC 的不是。SPI沒有定義速度限制,一般的實(shí)現(xiàn)通常能達(dá)到甚至超過10 Mbps。IIC 最高的速度也就快速+模式(1 Mbps)和高速模式(3.4 Mbps),后面的模式還需要額外的I/O緩沖區(qū),還并不是總是容易實(shí)現(xiàn)的。

第三,優(yōu)雅性

IIC 常被稱更優(yōu)雅于SPI。公正的說,我們更傾向于認(rèn)為兩者同等優(yōu)雅和健壯。IIC的優(yōu)雅在于它的特色——用很輕盈的架構(gòu)實(shí)現(xiàn)了多主設(shè)備仲裁和設(shè)備路由。但是對使用的工程師來講,理解總線結(jié)構(gòu)更費(fèi)勁,而且總線的性能不高。

SPI的優(yōu)點(diǎn)在于它的結(jié)構(gòu)相當(dāng)?shù)闹庇^簡單,容易實(shí)現(xiàn),并且有很好擴(kuò)展性。SPI的簡單性不足稱其優(yōu)雅,因?yàn)橐肧PI搭建一個(gè)有用的通信平臺(tái),還需要在SPI之上構(gòu)建特定的通信協(xié)議軟件。也就是說要想獲得SPI特有而IIC沒有的特性——高速性能,工程師們需要付出更多的勞動(dòng)。另外,這種自定的工作是完全自由的,這也說明為什么SPI沒有官方標(biāo)準(zhǔn)。IIC和SPI都對低速設(shè)備通信提供了很好的支持,不過,SPI適合數(shù)據(jù)流應(yīng)用,而IIC更適合“字節(jié)設(shè)備”的多主設(shè)備應(yīng)用。

小結(jié)

在數(shù)字通信協(xié)議簇中,IIC和SPI常稱為“小”協(xié)議,相對Ethernet, USB, SATA, PCI-Express等傳輸速度達(dá)數(shù)百上千兆字節(jié)每秒的總線。但是,我們不能忘記的是各種總線的用途是什么。“大”協(xié)議是用于系統(tǒng)外的整個(gè)系統(tǒng)之間通信的,“小”協(xié)議是用于系統(tǒng)內(nèi)各芯片間的通信,沒有跡象表明“大”協(xié)議有必要取代“小”協(xié)議。IIC和SPI的存在和流行體現(xiàn)了“夠用就好”的哲學(xué)。回應(yīng)文首,IIC和SPI如此的流行,它是任何一位嵌入式工程師必備的工具。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1721

    瀏覽量

    92125
  • I2C
    I2C
    +關(guān)注

    關(guān)注

    28

    文章

    1495

    瀏覽量

    124558

原文標(biāo)題:很到位,關(guān)于I2C和SPI總線的總結(jié)

文章出處:【微信號:gh_bee81f890fc1,微信公眾號:面包板社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    嵌入式軟件工程師和硬件工程師的區(qū)別?

    嵌入式軟件工程師和硬件工程師的區(qū)別? 嵌入式軟件工程師 嵌入式軟件
    發(fā)表于 05-16 11:00

    深圳誠聘嵌入式工程師

    職位:嵌入式工程師工作地點(diǎn):深圳崗位要求:學(xué)歷:本科1、兩年以上嵌入式Linux或Android驅(qū)動(dòng)開發(fā)經(jīng)驗(yàn); 2、熟悉常用UART、IIC
    發(fā)表于 01-28 17:03

    高級嵌入式軟件工程師-上海

    高級嵌入式軟件工程師-上海崗位職責(zé):車載GPS定位/導(dǎo)航終端軟件的開發(fā),包括設(shè)計(jì)、編碼、單元測試、聯(lián)調(diào)等。任職資格:1、計(jì)算機(jī)、通信、電子、自控或相關(guān)專業(yè)本科(二本)及以上學(xué)歷,5年以上軟件開發(fā)經(jīng)驗(yàn)
    發(fā)表于 01-13 09:52

    嵌入式工程師高薪機(jī)會(huì)

    杭州某大型企業(yè)需要一名資深嵌入式工程師,主要崗位要求是:1、 本科及以上學(xué)歷,計(jì)算機(jī)、電子信息等相關(guān)專業(yè);2、熟練使用C/C++語言,具備良好的編程風(fēng)格;3、熟悉Python、Bash等常用腳本語言
    發(fā)表于 07-21 08:55

    誠聘嵌入式軟件工程師

    獵頭職位:嵌入式軟件工程師【南京】崗位職責(zé):1、按要求進(jìn)行軟件代碼的編寫、測試;2、根據(jù)開發(fā)進(jìn)度和任務(wù)分配,完成相應(yīng)模塊軟件的設(shè)計(jì)、開發(fā)、編程任務(wù);3、進(jìn)行程序單元、功能的測試,檢查軟件缺陷從而
    發(fā)表于 12-01 10:40

    誠招“FPGA工程師嵌入式系統(tǒng)開發(fā)工程師

    納睿達(dá)科技有限公司誠招“FPGA工程師嵌入式系統(tǒng)開發(fā)工程師”【FPGA工程師】學(xué)歷要求:研究生 工作經(jīng)驗(yàn):不限 崗位職責(zé):1、主要從事設(shè)備產(chǎn)品中的FPGA的設(shè)計(jì)、開發(fā),按流程、規(guī)范完
    發(fā)表于 01-13 14:17

    嵌入式軟件工程師嵌入式硬件工程師有什么不同,區(qū)別在哪里?

    對于初學(xué)者來說,一些概念總是容易搞不清楚,容易混淆。比如:“嵌入式硬件工程師嵌入式軟件工程師有什么不同?”,“嵌入式硬件
    發(fā)表于 07-15 16:01

    什么是混合信號嵌入式設(shè)計(jì)?

    當(dāng)前的嵌入式設(shè)計(jì)工程師面臨著系統(tǒng)復(fù)雜程度日益提高的挑戰(zhàn)。典型的嵌入式設(shè)計(jì)可能會(huì)包括各種模擬信號、高速和低速串行數(shù)字通信、微處理器總線等等。I2C和S
    發(fā)表于 08-30 06:02

    嵌入式工程師必備知識點(diǎn):I2C和SPI總線協(xié)議

    表明“大”協(xié)議有必要取代“小”協(xié)議IICSPI的存在和流行體現(xiàn)了“夠用就好”的哲學(xué)。回應(yīng)文首,IIC
    發(fā)表于 05-08 06:00

    嵌入式軟件開發(fā)工程師技能要求總結(jié) 精選資料推薦

    找準(zhǔn)一個(gè)行業(yè)方向:音視頻、人工智能、深度學(xué)習(xí)、視覺識別、機(jī)器學(xué)習(xí)嵌入式軟件開發(fā)工程師:技能要求:熟悉Linux操作系統(tǒng)、shell腳本語言、mysql的開發(fā),部署,優(yōu)化優(yōu)先、掌握數(shù)據(jù)結(jié)構(gòu),常用算法
    發(fā)表于 08-09 08:18

    嵌入式工程師需要哪些關(guān)鍵技能呢

    流利的用于編寫操作系統(tǒng)的編程語言,例如C:對組件級別的硬件的理解;以及輕松跨越軟件和硬件的能力,這些都是當(dāng)今嵌入式工程師的全部核心技能。嵌入式開發(fā)所包含的技術(shù)的多樣性和不斷擴(kuò)展的功能,那么什么樣
    發(fā)表于 11-08 08:14

    什么是嵌入式硬件工程師?什么是嵌入式軟件工程師

    什么是嵌入式硬件工程師?什么是嵌入式軟件工程師嵌入式軟件工程師
    發(fā)表于 12-24 06:41

    嵌入式工程師詳解常用IICSPI總線協(xié)議概念

    )的身影。原因是這兩種通信協(xié)議非常適合近距離低速芯片間通信。Philips(for IIC)和Motorola(for SPI) 出于不同背景和市場需求制定了這兩種標(biāo)準(zhǔn)通信協(xié)議
    發(fā)表于 12-22 20:15 ?1504次閱讀
    <b class='flag-5'>嵌入式</b><b class='flag-5'>工程師</b>詳解<b class='flag-5'>常用</b>的<b class='flag-5'>IIC</b>和<b class='flag-5'>SPI</b><b class='flag-5'>總線</b><b class='flag-5'>協(xié)議</b>概念

    嵌入式工程師入門技巧

    嵌入式應(yīng)用工程師是一個(gè)軟硬件兼顧的職業(yè)。當(dāng)然,到了具體的工作崗位可能會(huì)有嵌入式硬件工程師嵌入式軟件工程
    的頭像 發(fā)表于 09-12 10:29 ?3354次閱讀

    嵌入式系統(tǒng)中常用IICSPI該怎么選?

    現(xiàn)今,在低端數(shù)字通信應(yīng)用領(lǐng)域,我們隨處可見IIC(Inter-Integrated Circuit)和 SPI(Serial Peripheral Interface)的身影。原因是這兩種通信協(xié)議
    的頭像 發(fā)表于 04-07 16:12 ?2571次閱讀
    <b class='flag-5'>嵌入式</b>系統(tǒng)中<b class='flag-5'>常用</b>的<b class='flag-5'>IIC</b>與<b class='flag-5'>SPI</b>該怎么選?
    菲律宾太阳城88| 申博娱乐城官网| 网上百家乐官网危险| 什么叫百家乐官网的玩法技巧和规则 | 百家乐赌博机原理| 大发888真钱娱乐游戏博彩| 现场百家乐官网平台源码| 怎么玩百家乐网上赌博| 鸿博娱乐城| 百家乐官网事一箩筐的微博| 赌博百家乐的玩法技巧和规则 | 真人百家乐游戏网址| 延津县| 百家乐官网园是真的不| 大发888娱乐城积分| 视频百家乐官网游戏| 百家乐赌场代理合作| 百家乐官网代打公司| 现场百家乐平台源码| 云梦县| 百家乐网上真钱麻将| 饶平县| 七乐百家乐现金网| 最新六合彩开奖结果| 百家乐官网15人桌子| 博之道百家乐的玩法技巧和规则| 百家乐官网打法分析| 百家乐23珠路打法| 六合彩报码室| 博久百家乐论坛| 东阳市| 百家乐游戏源码手机| 百家乐官网最新首存优惠| 百家乐博百家乐| 百家乐官网秘诀| 大发888娱乐场下载iypu rd| 新百家乐官网的玩法技巧和规则| 大发888舍出同线牌| 环球百家乐官网的玩法技巧和规则| 大富豪棋牌游戏中心| 保单百家乐游戏机|