據36氪報道,前身為硅谷OURS公司的中資RISC-V技術公司睿思芯科已于近期推出基于RISC-V的64位可編程終端AI芯片——Pygmy。
OURS是一家AI芯片公司,創辦于2017年2月,主要開發基于RISC-V技術的SoC,應用于IoT、傳感器融合和AI加速領域。
睿思芯科全球首發的此款旗艦產品,是一款基于64位RISC-V指令集的AI芯片,可應用于各種物聯網終端AI inference場景,如智能家居的人機交互、安防監控的人臉識別、無人駕駛的傳感器融合等場景。團隊表示,這款芯片具有高度可編程、低功耗高能效的優點。
睿思芯科表示,“Pygmy芯片基于最先進的RISC-V開源指令集,采用了多核異構架構,基于臺積電28nm工藝;芯片中的CPU架構是睿思芯科基于RISC-V指令集設計而成,并針對多種AI應用進行了優化;芯片中的12個高度可編程AI加速引擎,也是基于睿思芯科自定義開發的RISC-V矢量擴展指令集設計而成;完全采用RISC-V指令架構,能夠令SoC芯片各個功能模塊更好協調,提升性能。”
官方提供的具體性能顯示,第一,Pygmy中的RISC-V CPU具有64位位寬,主頻高達600 MHz,基于RV64G指令集,支持雙精度浮點運算,主控CPU動態功耗僅為10mW;對比ARM的同級別芯片,能耗下降85%,面積減少80%,相當于用一般的32位處理器的面積和功耗就實現了64位處理器的性能。
第二,Pygmy中的12個AI內核均為高度可編程,可以支持各種主流AI算法。各個引擎可以靈活調配,令用戶可以在高性能和低功耗間自由配置。芯片上還搭載了1 MB的SRAM,支持LPDDR4、SPI、UART等數據輸入輸出模式。通過前端/后段的全棧設計,Pygmy實現了energy proportional computing,待機設計功耗不超過1mW。
第三,Pygmy芯片中還支持硬件斷點,可實時讀取關鍵寄存器;睿思芯科在研制Pygmy芯片的同時,還自主開發了完善的編譯器、SDK、工具鏈,基于GCC、LLVM等開源實現。這些工作能夠支撐用戶更好的進行二次開發。
OURS(睿思芯科)CEO 譚章熹告訴36氪,睿思芯科的工程師僅用了創紀錄的7個月時間,就完成了從零開始設計驗證到交付流片的全部研發工作;芯片經過生產封測,回到公司第一天就能加電啟動;此外,OURS已進行了包括基于RISC-V的AI SoC在內的數次成功流片,在國內擁有IP付費用戶,并與國內知名大型企業展開了深度合作。
-
處理器
+關注
關注
68文章
19409瀏覽量
231189 -
編程
+關注
關注
88文章
3637瀏覽量
93986 -
AI芯片
+關注
關注
17文章
1906瀏覽量
35216
原文標題:睿思芯科推基于RISC-V的64位可編程終端AI芯片
文章出處:【微信號:icsmart,微信公眾號:芯智訊】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
新的一年 RISC-V前景如何呢?
QCC74xM RISC-V 架構可編程連接模組
RISC-V,即將進入應用的爆發期
國產RISC-V案例分享,基于全志T113-i異構多核平臺!
國產RISC-V基于全志T113-i異構多核平臺
RISC-V適配OpenHarmony研討會
![<b class='flag-5'>RISC-V</b>適配OpenHarmony研討會](https://file1.elecfans.com/web2/M00/E5/D3/wKgaomZBeIyADEqiAACsZ19UYWk044.png)
思爾芯亮相RISC-V中國峰會,展示架構建模與混合仿真驗證方法
![<b class='flag-5'>思</b>爾<b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中國峰會,展示架構建模與混合仿真驗證方法](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
全球首款8核64位RISC-V AI CPU,揭秘進迭時空SpacemiT K1
![全球首款8核<b class='flag-5'>64</b><b class='flag-5'>位</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>AI</b> CPU,揭秘進迭時空SpacemiT K1](https://file1.elecfans.com/web2/M00/03/59/wKgZombC9p2AGoxrAA2rwL6mnDc235.png)
全球首發!openKylin RISC-V 64G鏡像上線,支持中科通量AI PC
risc-v多核芯片在AI方面的應用
思爾芯亮相第二屆玄鐵RISC-V生態大會
助力RISC-V高效開發!思爾芯亮相玄鐵RISC-V生態大會
![助力<b class='flag-5'>RISC-V</b>高效開發!<b class='flag-5'>思</b>爾<b class='flag-5'>芯</b>亮相玄鐵<b class='flag-5'>RISC-V</b>生態大會](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
評論