那曲檬骨新材料有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于7個減少PCB板電磁干擾的技巧

電子工程師 ? 來源:fqj ? 2019-05-03 14:54 ? 次閱讀

有人說,世界上只有兩種電子工程師:經(jīng)歷過電磁干擾(EMI)的和沒有經(jīng)歷過電磁干擾的。

隨著速度的提升,EMI變得越來越嚴(yán)重,并表現(xiàn)在很多方面上(例如互連處的電磁干擾),高速器件對此尤為敏感,它會因此接收到高速的假信號,而低速器件則會忽視這樣的假信號。

同時,EMI還威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。因此,在設(shè)計電子產(chǎn)品時,PCB板的設(shè)計對解決EMI問題至關(guān)重要。

電磁干擾(EMI)

電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其信號干擾到另一電網(wǎng)絡(luò)。而傳導(dǎo)干擾就是以導(dǎo)電介質(zhì)作為媒體把一 個電網(wǎng)絡(luò)上的信號干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計中,集成電路引腳、高頻信號線和各類接插頭都是PCB板設(shè)計中常見的輻射干擾源,它們散發(fā)的電磁波就是電磁干擾(EMI),自身和其他系統(tǒng)都會因此影響正常工作。

針對EMI的PCB板設(shè)計技巧

1、共模EMI干擾源(如在電源匯流排形成的瞬態(tài)電壓在去耦路徑的電感兩端形成的電壓降)

在電源層用低數(shù)值的電感,電感所合成的瞬態(tài)信號就會減少,共模EMI從而減少。

減少電源層到IC電源引腳連線的長度。

使用3-6 mil的PCB層間距和FR4介電材料。

2、減小環(huán)路

每個環(huán)路都相當(dāng)于一個天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號在任意的兩點上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。

3、濾波

在電源線上和在信號線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。EMI濾波器如下圖所示。

關(guān)于7個減少PCB板電磁干擾的技巧

▲濾波器的類型

4、電磁屏蔽

盡量把信號走線放在同一PCB層,而且要接近電源層或接地層。

電源層要盡量靠近接地層

5、零件的布局 (布局的不同都會影響到電路的干擾和抗干擾能力)

根據(jù)電路中不同的功能進(jìn)行分塊處理(例如解調(diào)電路、高頻放大電路及混頻電路等),在這個過程中把強(qiáng)和弱的電信號分開,數(shù)字和模擬信號電路都要分開。

各部分電路的濾波網(wǎng)絡(luò)必須就近連接,這樣不僅可以減小輻,這樣可以提高電路的抗干擾能力和減少被干擾的機(jī)會。

易受干擾的零件在布局時應(yīng)盡量避開干擾源,例如數(shù)據(jù)處理板上CPU的干擾等。

6、布線的考慮(不合理的布線會造成信號線之間的交叉干擾)

不能有走線貼近PCB板的邊框,以免于制作時造成斷線。

電源線要寬,環(huán)路電阻便會因而減少。

信號線盡可能短,并且減少過孔數(shù)目。

拐角的布線不可以用直角方法,應(yīng)以135°角為佳。

數(shù)字電路與模擬電路應(yīng)以地線隔離,數(shù)字地線與模擬地線都要分離,最后接電源地。

7、增加PCB板的介電常數(shù) / 增加PCB板的厚度

增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。

減少電磁干擾(EMI)是PCB板設(shè)計中重要的一環(huán),大家在設(shè)計時要多加考慮。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23160

    瀏覽量

    399957
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2331

    瀏覽量

    105646

原文標(biāo)題:作為一名電子工程師,這7個減少PCB板電磁干擾的技巧你應(yīng)該知道

文章出處:【微信號:cn_maxwell,微信公眾號:快點PCB平臺】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    減少PCB電磁干擾的4設(shè)計技巧

    電磁干擾(EMI)實在是威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們在設(shè)計電子產(chǎn)品時,PCB的設(shè)計對解決EMI問題至關(guān)重要。本文主要講解PCB
    發(fā)表于 10-13 10:19 ?2257次閱讀

    教你減少PCB電磁干擾的設(shè)計技巧

    媒體把一 電網(wǎng)絡(luò)上的信號干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計中,集成電路引腳、高頻信號線和各類接插頭都是PCB設(shè)計中常見的輻射干擾源,它們散
    發(fā)表于 09-18 15:33

    減少PCB電磁干擾的4設(shè)計技巧

    減少電磁干擾PCB設(shè)計重要的一環(huán),只要在設(shè)計時多往這一邊想自然在產(chǎn)品測驗如EMC測驗中便會更易合格。
    發(fā)表于 07-18 17:17

    減少電磁干擾的方法

    描述減少電磁干擾在任何設(shè)備使用任何類型的電感器(如電源、逆變器、電機(jī)、揚(yáng)聲器、SMPS)之前,您總是需要這樣的電路PCB+原理圖
    發(fā)表于 08-05 07:48

    射頻PCB電路的抗干擾設(shè)計

    印制電路的抗干擾規(guī)劃關(guān)于減小系統(tǒng)電磁信息輻射具有重要的含義。射頻電路的密度越來越高,射頻PCB
    發(fā)表于 06-08 14:48

    如何降低PCB設(shè)計時的電磁干擾EMI

    電網(wǎng)絡(luò)上的信號干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計中,集成電路引腳、高頻信號線和各類接插頭都是PCB設(shè)計中常見的輻射干擾源,它們散發(fā)的
    發(fā)表于 03-26 14:18 ?1654次閱讀

    針對電磁干擾pcb要怎樣來設(shè)計

    威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們在設(shè)計電子產(chǎn)品時,PCB的設(shè)計對解決EMI問題至關(guān)重要。本文主要講解PCB設(shè)計時要注意的地方,從而減低PCB
    發(fā)表于 09-02 08:36 ?471次閱讀

    如何減低PCB中的電磁干擾問題

    由于電路集成度和信號頻率隨著電子技術(shù)的發(fā)展越來越高,不可避免的要帶來電磁干擾,所以在設(shè)計PCB時應(yīng)遵循以下原則,使電路
    發(fā)表于 12-31 15:11 ?2272次閱讀
    如何減低<b class='flag-5'>PCB</b><b class='flag-5'>板</b>中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>問題

    PCB板層的布局設(shè)計如何減少電磁干擾

    在高速電路設(shè)計過程中,電磁兼容性設(shè)計是一重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻
    的頭像 發(fā)表于 12-09 11:00 ?2456次閱讀

    PCB電磁干擾測量的方法及系統(tǒng)方案分析

    干擾測試系統(tǒng)和電磁輻射度兼容工具,適合在研發(fā)過程中對元件組和PCB進(jìn)行干擾發(fā)射測量。近場干擾
    的頭像 發(fā)表于 01-14 17:56 ?5091次閱讀

    如何減少PCB電磁干擾?不妨試試這四絕招!資料下載

    電子發(fā)燒友網(wǎng)為你提供如何減少PCB電磁干擾?不妨試試這四絕招!資料下載的電子資料下載,更有其
    發(fā)表于 04-06 08:41 ?6次下載
    如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>?不妨試試這四<b class='flag-5'>個</b>絕招!資料下載

    4設(shè)計絕招教你減少PCB電磁干擾

    威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們在設(shè)計電子產(chǎn)品時,PCB的設(shè)計對解決EMI問題至關(guān)重要。 本文主要講解PCB設(shè)計時要注意的地方,從而減低PCB
    發(fā)表于 02-11 10:56 ?4次下載
    4<b class='flag-5'>個</b>設(shè)計絕招教你<b class='flag-5'>減少</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    減少電磁干擾的印刷電路設(shè)計原則.zip

    減少電磁干擾的印刷電路設(shè)計原則
    發(fā)表于 12-30 09:21 ?1次下載

    關(guān)于減少PCB電磁干擾的4設(shè)計技巧

     電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其
    發(fā)表于 11-24 15:58 ?676次閱讀

    EMI電磁干擾如何減少

    減少EMI(電磁干擾)是電子電路和系統(tǒng)設(shè)計中非常重要的一項任務(wù),以下是一些減少EMI的有效方法: 一、屏蔽 屏蔽是用來減少
    的頭像 發(fā)表于 11-20 14:40 ?935次閱讀
    天博国际| 海王星百家乐的玩法技巧和规则| 百家乐官网游戏合法吗| 百家乐赌博游戏平台| 百家乐官网tie| 大发888客服咨询电话| 罗盘24层| OK娱乐城| 广州百家乐赌城| 美女百家乐官网的玩法技巧和规则 | 百家乐庄闲桌子| 百家乐官网游乐园| 六合彩特码开奖结果| 百家乐过两关| 百家乐官网打法介绍| 黄陵县| 威尼斯人娱乐场 澳门| 百家乐规则澳门| 百家乐官网天天乐娱乐场| 上海博彩生物科技有限公司| 百家乐游戏机价格| 高级百家乐官网出千工具| 德州扑克现金桌视频| 百家乐水晶筹码价格| 济州岛百家乐官网的玩法技巧和规则 | 大发888娱乐吧| 百家乐赌场娱乐| 澳门百家乐官网赌场娱乐网规则 | 至尊百家乐官网下载| 六合彩公式| 如何看百家乐的玩法技巧和规则| 阿玛尼百家乐官网的玩法技巧和规则| 百家乐官网现实赌场| 永利赌场| 赌场百家乐作弊| 百家乐百家乐群| 百家乐官网赌场娱乐城| 桃园市| 大发888充钱| 百家乐庄家必赢诀窍| 大西洋百家乐官网的玩法技巧和规则|