?。?) 申報(bào)單位要求:
數(shù)字電視整機(jī):由具有優(yōu)勢的數(shù)字電視整機(jī)企業(yè)獨(dú)立承擔(dān);數(shù)字電視機(jī)頂盒:由具有優(yōu)勢的數(shù)字電視機(jī)頂盒企業(yè)獨(dú)立承擔(dān)。1家單位申請兩項(xiàng)任務(wù)時,每項(xiàng)任務(wù)需編制1本申報(bào)書
課題4-3 高清晰度實(shí)時視頻監(jiān)控SoC研發(fā)及應(yīng)用
1. 研究目標(biāo)
采用國產(chǎn)嵌入式微處理器/數(shù)字信號處理器,研制視頻監(jiān)控SoC芯片,開發(fā)高清網(wǎng)絡(luò)攝像機(jī)(HD IP Camera)、數(shù)字視頻服務(wù)器(DVS)或數(shù)字硬盤錄像機(jī)(DVR)等視頻監(jiān)控類產(chǎn)品,實(shí)現(xiàn)該SoC芯片在視頻監(jiān)控類產(chǎn)品領(lǐng)域的批量應(yīng)用。
2. 考核指標(biāo)
?。?) 采用國產(chǎn)嵌入式微處理器/數(shù)字信號處理器;
?。?) 突破自主音視頻編解碼、視頻預(yù)處理、智能背景去除、人臉檢測硬件加速等關(guān)鍵技術(shù);
(3) 支持高清視頻編碼壓縮;
?。?) 支持?jǐn)?shù)據(jù)流加密;
(5) 申請相關(guān)專利10項(xiàng)以上;
?。?) 視頻監(jiān)控SoC芯片在視頻監(jiān)控類產(chǎn)品領(lǐng)域?qū)崿F(xiàn)產(chǎn)業(yè)化,累計(jì)銷售超過10萬片。
3. 研發(fā)周期
2013年1月-2015年12月。
4. 其他要求
?。?) 課題安排:公開發(fā)布,支持2家。
(2) 課題資金資助方式為:事前立項(xiàng)、事后補(bǔ)助(預(yù)撥30%)。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。中央財(cái)政資金每家不多于5000萬元,地方財(cái)政資金不低于中央財(cái)政資金的1倍,企業(yè)自籌資金不低于中央財(cái)政資金的2倍。
?。?) 申報(bào)單位要求:
由國內(nèi)市場占有率居領(lǐng)先地位的視頻監(jiān)控整機(jī)企業(yè)、視頻監(jiān)控SoC芯片設(shè)計(jì)企業(yè)或有國產(chǎn)軟硬件系統(tǒng)應(yīng)用經(jīng)驗(yàn)的企業(yè)牽頭申報(bào)(答辯時應(yīng)提供實(shí)施本課題已經(jīng)具備的前期研發(fā)實(shí)物成果),聯(lián)合相關(guān)優(yōu)勢單位共同承擔(dān)。
課題5-1 高性能IP核研發(fā)
1. 研究目標(biāo)
面向通信、計(jì)算機(jī)、消費(fèi)類電子產(chǎn)品等需求,在“十一五”研究成果基礎(chǔ)上,立足國內(nèi)工藝線,突破基于頻譜判決的自適應(yīng)連續(xù)時間線性均衡技術(shù)、時鐘與數(shù)據(jù)恢復(fù)電路的跟蹤相位平滑技術(shù)等關(guān)鍵技術(shù),研制出USB3.0、PCI-E2.0、SATA3.0高速串行接口控制器IP核和支持多種CMOS工藝的視頻AFE系列IP核產(chǎn)品,以滿足現(xiàn)代通信、移動存儲、多媒體及計(jì)算機(jī)等應(yīng)用領(lǐng)域?qū)Ω咚贁?shù)據(jù)傳輸和高速高精度視頻信號處理的需求。
2. 考核指標(biāo)
?。?) 基于65nm及以下國內(nèi)先進(jìn)工藝和“十一五”專項(xiàng)取得的SERDES PHY IP核成果,研制USB3.0、PCI-E2.0和SATA3.0控制器IP核(包括HOST和DEVICE);USB3.0 IP核需符合USB 3.0標(biāo)準(zhǔn),兼容USB 2.0標(biāo)準(zhǔn);PCI-E2.0 IP核需支持多條數(shù)據(jù)通路;滿足相應(yīng)的接口控制標(biāo)準(zhǔn)協(xié)議,完成接口數(shù)據(jù)協(xié)議的解析和控制功能,實(shí)現(xiàn)主/從等接口模式控制;
?。?) 基于國內(nèi)主流SoC工藝,開發(fā)視頻AFE系列IP核產(chǎn)品;ADC分辨率10位,最高采樣速率170MSPS;支持多通道模擬視頻輸入,最高采樣頻率可支持1080P和UXGA視頻格式;模擬視頻信號PGA控制位為10位;
?。?) 按照規(guī)范提交IP核仿真、集成、驗(yàn)證等所需的文件或資料并提供驗(yàn)證平臺;
(4) 完成工藝流片驗(yàn)證測試,形成IP硬核,通過第三方測評;
?。?) 實(shí)現(xiàn)IP核在SoC產(chǎn)品中的應(yīng)用驗(yàn)證。
3. 研發(fā)周期
2013年1月-2014年12月。
4. 其他要求
(1) 課題安排:公開發(fā)布,支持4家。
?。?) 課題資金資助方式為:前補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。USB3.0、PCI-E2.0、SATA3.0 IP核各支持1家,中央財(cái)政資金每家不多于1200萬元; AFE系列IP核支持1家,中央財(cái)政資金不多于1500萬元。
企業(yè)自籌資金不低于中央財(cái)政資金的1倍,地方政府可為本課題提供配套資金。
?。?) 申報(bào)單位要求:
由具有較好基礎(chǔ)的IP核研發(fā)單位牽頭申報(bào),聯(lián)合芯片制造企業(yè)、SoC設(shè)計(jì)企業(yè)或應(yīng)用企業(yè)共同承擔(dān)。1家單位申請多項(xiàng)任務(wù)時,每項(xiàng)任務(wù)需編制1本申報(bào)書。
課題5-2 數(shù)字信號處理器芯片的批量應(yīng)用
1. 研究目標(biāo)
面向移動通信設(shè)備與智能終端、工業(yè)控制和消費(fèi)類電子等領(lǐng)域應(yīng)用需求,研制32/16位單片高性能通用數(shù)字信號處理器、16位單片高性能通用數(shù)字信號處理器、高性能低功耗數(shù)字信號處理器IP核產(chǎn)品,相關(guān)應(yīng)用開發(fā)系統(tǒng)及集成環(huán)境,實(shí)現(xiàn)批量應(yīng)用。
2. 考核指標(biāo)
(1) 32/16位單片高性能通用數(shù)字信號處理器
自主知識產(chǎn)權(quán)的32位單片高性能通用數(shù)字信號處理器產(chǎn)品;
與數(shù)字信號處理器產(chǎn)品配套的應(yīng)用開發(fā)系統(tǒng)和應(yīng)用軟件庫;
課題執(zhí)行期內(nèi)在移動通信基站和相關(guān)領(lǐng)域?qū)崿F(xiàn)累計(jì)銷售10萬片以上。
(2) 16位單片高性能通用數(shù)字信號處理器
自主知識產(chǎn)權(quán)的16位單片高性能通用數(shù)字信號處理器產(chǎn)品;
與數(shù)字信號處理器產(chǎn)品配套的應(yīng)用開發(fā)系統(tǒng)和應(yīng)用軟件庫;
課題執(zhí)行期內(nèi)在移動通信基站和相關(guān)領(lǐng)域?qū)崿F(xiàn)累計(jì)銷售50萬片以上。
?。?) 高性能低功耗數(shù)字信號處理器IP核
自主知識產(chǎn)權(quán)的高性能低功耗數(shù)字信號處理器IP核產(chǎn)品;
與數(shù)字信號處理器核產(chǎn)品配套的IP封裝、仿真調(diào)試環(huán)境、綜合腳本等集成環(huán)境及相關(guān)系統(tǒng)芯片集成服務(wù);
課題執(zhí)行期內(nèi)集成本課題數(shù)字信號處理器IP核的SoC芯片產(chǎn)品累計(jì)銷售100萬片以上。
3. 研發(fā)周期
2013年1月-2015年12月。
4. 其他要求
?。?) 課題安排:公開發(fā)布,支持3家。
?。?) 課題資金資助方式為:事后立項(xiàng)、事后補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。32/16位單片高性能通用數(shù)字信號處理器支持1家,中央財(cái)政資金不多于2000萬元;16位單片高性能通用數(shù)字信號處理器、高性能低功耗數(shù)字信號處理器IP核各支持1家,中央財(cái)政資金每家不多于1000萬元。
(3) 申報(bào)單位要求:
由具有數(shù)字信號處理器研制經(jīng)驗(yàn)的優(yōu)勢企業(yè)獨(dú)立申報(bào)(應(yīng)擁有課題對應(yīng)產(chǎn)品的樣品和配套開發(fā)軟件,并符合產(chǎn)品性能指標(biāo)應(yīng)用要求)。1家單位申請多項(xiàng)任務(wù)時,每項(xiàng)任務(wù)需編制1本申報(bào)書。
課題5-3 自主IP核在SoC芯片中的批量應(yīng)用
1. 研究目標(biāo)
面向通信、計(jì)算機(jī)、消費(fèi)類電子產(chǎn)品等需求,在“十一五”國產(chǎn)SoC產(chǎn)品研究成果的基礎(chǔ)上,立足國內(nèi)工藝線,實(shí)現(xiàn)ADC/DAC類、高速串行接口類、SRAM類、FPGA類、NVM類和射頻類等6類IP核在SoC芯片中的應(yīng)用推廣和產(chǎn)業(yè)化。
2. 考核指標(biāo)
(1) 位數(shù)不低于14位、轉(zhuǎn)換速度不低于100MSPS的ADC/DAC類IP核累計(jì)實(shí)現(xiàn)在10萬顆以上SoC中的應(yīng)用;
?。?) 接口速度2.5 Gbps以上的高速串行接口類IP核累計(jì)實(shí)現(xiàn)在50萬顆以上SoC中的應(yīng)用;
?。?) 存儲容量達(dá)到1MB以上的SRAM類IP核累計(jì)實(shí)現(xiàn)在100萬顆以上SoC中的應(yīng)用;
?。?) 有效門容量20萬門以上且工作主頻200MHz以上FPGA類IP核累計(jì)實(shí)現(xiàn)在10萬顆以上SoC中的應(yīng)用;
(5) 存儲容量64kB以上的NVM類IP核累計(jì)實(shí)現(xiàn)在1000萬顆以上SoC中的應(yīng)用;
(6) 最高載波頻率達(dá)到6GHz以上的多模多頻無線收發(fā)器類射頻IP核累計(jì)實(shí)現(xiàn)在50萬顆以上SoC中的應(yīng)用。
3. 研發(fā)周期
2013年1月-2015年12月。
4. 其他要求
(1) 課題安排:公開發(fā)布,支持6家。
?。?) 課題資金資助方式為:事后立項(xiàng)、事后補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。ADC/DAC類、高速串行接口類、SRAM類、FPGA類、NVM類和射頻類各支持1家,中央財(cái)政資金每家不多于1000萬元。
(3) 申報(bào)單位要求:
由具有較好基礎(chǔ)的IP核研發(fā)單位、芯片制造企業(yè)或SoC設(shè)計(jì)企業(yè)獨(dú)立申報(bào)。1家單位申請多項(xiàng)任務(wù)時,每項(xiàng)任務(wù)需編制1本申報(bào)書。
課題5-4 單片可編程邏輯器件的批量應(yīng)用
1. 研究目標(biāo)
研制通用可編程邏輯器件產(chǎn)品及其配套工具,形成有市場競爭力的產(chǎn)品,實(shí)現(xiàn)批量應(yīng)用。
2. 考核指標(biāo)
(1) 研制具有自主知識產(chǎn)權(quán)的可編程邏輯器件產(chǎn)品以及配套工具。
(2) 課題執(zhí)行期內(nèi)銷售數(shù)量50萬片。
3. 研發(fā)周期
2013年1月-2014年12月。
4. 其他要求
?。?) 課題安排:公開發(fā)布,支持1家。
(2) 課題資金資助方式為:事后立項(xiàng)、事后補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。中央財(cái)政資金不多于1000萬元。
(3) 申報(bào)單位要求:
由具有研制可編程邏輯器件產(chǎn)品基礎(chǔ)的單位獨(dú)立申報(bào)(應(yīng)擁有課題對應(yīng)產(chǎn)品的樣品和配套開發(fā)軟件,并符合應(yīng)用要求)。
課題6-1 基于國產(chǎn)EDA工具、處理器和IP核的應(yīng)用推廣平臺建設(shè)
1. 研究目標(biāo)
支撐“核高基”專項(xiàng)國產(chǎn)EDA工具、嵌入式微處理器、IP核在國內(nèi)IC設(shè)計(jì)行業(yè)的產(chǎn)業(yè)化應(yīng)用及示范推廣,促進(jìn)專項(xiàng)科研成果的產(chǎn)業(yè)化。建立國產(chǎn)EDA工具、嵌入式微處理器、IP核協(xié)同互動的軟硬件技術(shù)服務(wù)平臺,實(shí)現(xiàn)與國際相關(guān)主流產(chǎn)品在國內(nèi)IC設(shè)計(jì)行業(yè)的共存并用,并逐步在局部領(lǐng)域形成競爭優(yōu)勢。
2. 考核指標(biāo)
?。?) 要求聯(lián)合申報(bào)的各個單位在“十一五”基礎(chǔ)上新增10家國內(nèi)芯片設(shè)計(jì)企業(yè),完成不少于10款采用國產(chǎn)嵌入式微處理器的SoC產(chǎn)品開發(fā);
?。?) 要求聯(lián)合申報(bào)的各個單位在“十一五”基礎(chǔ)上新增10家國內(nèi)芯片設(shè)計(jì)企業(yè),完成不少于10款采用國產(chǎn)IP核的SoC產(chǎn)品開發(fā);
?。?) 要求聯(lián)合申報(bào)的各個單位舉辦國產(chǎn)EDA工具培訓(xùn)不少于5次,國產(chǎn)EDA工具推廣應(yīng)用會不少于5次,并應(yīng)有人數(shù)規(guī)模,并采用國產(chǎn)EDA工具設(shè)計(jì)10款SoC芯片;
?。?) 采用國產(chǎn)EDA工具設(shè)計(jì)芯片的企業(yè)均應(yīng)提供EDA工具使用報(bào)告和相關(guān)測試報(bào)告給國產(chǎn)EDA工具開發(fā)單位,以利于國產(chǎn)EDA工具的改進(jìn)和提升,增強(qiáng)國產(chǎn)EDA工具的市場競爭力。
3. 研發(fā)周期
2013年1月-2015年12月。
4. 其他要求
(1) 課題安排:公開發(fā)布,支持1家。
?。?) 課題資金資助方式為:前補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。中央財(cái)政資金不多于4000萬元。地方配套資金不低于中央財(cái)政資金的1倍。
?。?) 申報(bào)單位要求:
由1家國家集成電路設(shè)計(jì)產(chǎn)業(yè)化基地或集成電路公共服務(wù)平臺牽頭申報(bào),聯(lián)合其他地區(qū)(不超過5家)產(chǎn)業(yè)化基地或集成電路公共服務(wù)平臺共同承擔(dān),本課題聯(lián)合單位允許多于2家。
課題7-1 汽車電子高可靠基礎(chǔ)軟件平臺研制和應(yīng)用
1. 研究目標(biāo)
針對汽車整車網(wǎng)絡(luò)化、智能化和安全、節(jié)能方面的發(fā)展趨勢,結(jié)合汽車電子軟件平臺化的需求,研制滿足ISO 26262功能安全規(guī)范要求的高可靠實(shí)時嵌入式操作系統(tǒng),及覆蓋系統(tǒng)架構(gòu)設(shè)計(jì)與驗(yàn)證、整車網(wǎng)絡(luò)設(shè)計(jì)與驗(yàn)證、電子控制系統(tǒng)功能設(shè)計(jì)與驗(yàn)證、測試與標(biāo)定等汽車電子開發(fā)全過程的支撐環(huán)境,實(shí)現(xiàn)汽車電子復(fù)雜關(guān)鍵零部件電控系統(tǒng)和新能源汽車電控系統(tǒng)的應(yīng)用示范與推廣。
2. 考核指標(biāo)
技術(shù)指標(biāo):
?。?) 實(shí)時嵌入式操作系統(tǒng)產(chǎn)品滿足符合ISO 26262功能安全規(guī)范要求、具備故障診斷能力,支持分布式處理與功能隔離保護(hù),具有高度可配置的特性,最小配置小于10K,系統(tǒng)開銷小于10%;
?。?) 集成化開發(fā)環(huán)境產(chǎn)品支持系統(tǒng)架構(gòu)設(shè)計(jì)、整車網(wǎng)絡(luò)設(shè)計(jì)與驗(yàn)證、符合MISRA C規(guī)范的安全代碼生成、代碼安全驗(yàn)證以及系統(tǒng)仿真測試;
?。?) 整車通信支持CAN、LIN等總線協(xié)議、支持高速和低速CAN網(wǎng)絡(luò)管理策略,支持3個以上汽車電子控制器協(xié)同運(yùn)行;
?。?) 提供不少于3種復(fù)雜關(guān)鍵零部件電控系統(tǒng)、不少于3種處理器的軟硬件參考實(shí)現(xiàn)。
產(chǎn)業(yè)化指標(biāo):
(1) 實(shí)現(xiàn)3款以上電動助力轉(zhuǎn)向、ABS、發(fā)動機(jī)控制等復(fù)雜關(guān)鍵零部件電控系統(tǒng)和新能源汽車電控系統(tǒng)產(chǎn)品的應(yīng)用推廣,關(guān)鍵零部件電控系統(tǒng)符合整車廠試驗(yàn)要求,試驗(yàn)公里數(shù)大于3萬公里;
?。?) 實(shí)現(xiàn)汽車電子基礎(chǔ)軟件平臺在不少于4家整車廠、每個整車廠不少于2個關(guān)鍵零部件電控系統(tǒng)的應(yīng)用,應(yīng)用規(guī)??倲?shù)不少于10萬臺套。
3. 研發(fā)周期
2013年1月-2015年12月。
4. 其他要求
?。?) 課題安排:公開發(fā)布,支持1家。
(2) 課題資金資助方式為:前補(bǔ)助。
課題所需經(jīng)費(fèi)依據(jù)實(shí)際需要編制。中央財(cái)政資金不多于6000萬元。地方配套資金不低于中央財(cái)政資金的0.5倍,企業(yè)自籌資金不低于中央財(cái)政資金的1.5倍。
?。?) 申報(bào)單位要求:
由國內(nèi)實(shí)時控制類操作系統(tǒng)技術(shù)與產(chǎn)品研發(fā)優(yōu)勢企業(yè)牽頭申報(bào),可聯(lián)合零部件企業(yè)或4家整車廠商共同承擔(dān),本課題聯(lián)合單位允許多于2家。
課題8-1 智能數(shù)字電視終端基礎(chǔ)軟件研發(fā)及產(chǎn)業(yè)化
1. 研究目標(biāo)
針對智能數(shù)字電視終端高清交互、三網(wǎng)融合、多業(yè)務(wù)集成的特點(diǎn),結(jié)合終端軟件平臺互聯(lián)網(wǎng)化、業(yè)務(wù)平臺化、云端融合化的需求,重點(diǎn)突破能力開放、云端融合等關(guān)鍵技術(shù),研制基于開源與開放平臺技術(shù)的、自主可控的數(shù)字電視智能終端基礎(chǔ)軟件及應(yīng)用平臺,支持多感知人機(jī)交互體驗(yàn)和新型數(shù)字電視應(yīng)用業(yè)務(wù)快速開發(fā)與部署,實(shí)現(xiàn)內(nèi)容安全管控,云端融合的平臺體系架構(gòu),支持第三方應(yīng)用擴(kuò)展,形成專利和規(guī)范。推動國產(chǎn)智能數(shù)字電視終端軟件平臺及SoC在國產(chǎn)智能數(shù)字電視終端的規(guī)模化應(yīng)用,開展交互娛樂、應(yīng)用商店、電視商務(wù)等新型數(shù)字電視應(yīng)用系統(tǒng)示范。
評論
查看更多