完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數據: DS90UB914A-Q1 25MHz 至 100MHz、10/12 位 FPD-Link III 解串器 數據表 (Rev. A)
DS90UB914A-Q1器件提供一個具有高速正向通道和雙向控制通道的FPD-Link III接口,用于實現單一同軸電纜或差分對上的數據傳輸.DS90UB914A-Q1器件的高速正向通道和雙向控制通道數據路徑上均包含差分信令。該解串器針對電子控制單元(ECU)中成像器與視頻處理器的連接。非常適用于驅動需要高達12位像素深度,2個同步信號以及雙向控制通道總線的視頻數據。
該解串器特有一個多路復用器,可在兩個輸入成像器之間進行選擇,每次激活一個。主視頻傳輸將10位或12位數據轉換為單條高速串行數據流,另外一個獨立的低延遲雙向控制通道傳輸負責接收來自I2C端口的控制信息,與視頻消隱期無關。
憑借德州儀器(TI)的嵌入式時鐘技術,可在單一差分對上進行透明的全雙工通信,從而運載不對稱的雙向控制通道息。這個單個串行數據流通過消除并行數據與時鐘路徑間的偏差,簡化了印刷電路板(PCB)走線和電纜上的寬數據總線傳輸。這樣,通過限制數據路徑的寬度,大大節省了系統成本,相應地減少了PCB層數,電纜寬度以及連接器尺寸和引腳數量。此外,解串器輸入還提供自適應均衡功能來補償較長距離介質上的損耗。內部DC均衡編碼/解碼用于支持AC耦合互連。
所有商標均為其各自所有者的財產。所有商標均為其各自所有者的財產。
? |
---|
Function |
Color Depth (bpp) |
Pixel Clock Min (MHz) |
Pixel Clock (Max) (MHz) |
Input Compatibility |
Output Compatibility |
Features |
Signal Conditioning |
EMI Reduction |
Diagnostics |
Total Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
DS90UB914A-Q1 | DS90UB934-Q1 |
---|---|
Deserializer ? ? | Deserializer ? ? |
12 ? ? | ? |
25 ? ? | 25 ? ? |
100 ? ? | 133 ? ? |
FPD-Link III LVDS ? ? | FPD-Link III LVDS ? ? |
LVCMOS ? ? | LVCMOS ? ? |
FPD-Link III Coax ? ? | 2:1 input multiplexer CRC Dedicated GPIO FPD-Link III Coax Pattern Generator Remote Interrupt Pin Mirroring ? ? |
Adaptive Equalizer ? ? | Adaptive Equalizer Programmable Equalizer ? ? |
SSCG Staggered Outputs ? ? | BIST LVDS SSC Compatible SSCG ? ? |
BIST ? ? | I2C Bus ? ? |
1400 ? ? | 1600 ? ? |
Automotive ? ? | Automotive ? ? |
-40 to 105 ? ? | -40 to 105 ? ? |
WQFN ? ? | VQFN ? ? |
48WQFN: 49 mm2: 7 x 7(WQFN) ? ? | 48VQFN: 49 mm2: 7 x 7(VQFN) ? ? |
48WQFN ? ? | 48VQFN ? ? |